SU675600A1 - Формирователь импульсов - Google Patents

Формирователь импульсов

Info

Publication number
SU675600A1
SU675600A1 SU752194269A SU2194269A SU675600A1 SU 675600 A1 SU675600 A1 SU 675600A1 SU 752194269 A SU752194269 A SU 752194269A SU 2194269 A SU2194269 A SU 2194269A SU 675600 A1 SU675600 A1 SU 675600A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistor
input
collector
base
voltage
Prior art date
Application number
SU752194269A
Other languages
English (en)
Inventor
Станислав Иванович Дунькович
Original Assignee
Предприятие П/Я Г-4665
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4665 filed Critical Предприятие П/Я Г-4665
Priority to SU752194269A priority Critical patent/SU675600A1/ru
Application granted granted Critical
Publication of SU675600A1 publication Critical patent/SU675600A1/ru

Links

Landscapes

  • Dc-Dc Converters (AREA)

Description

(54) ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ
входного транзистора подключена через резистор к входу устройства з.
Недостатком этого формировател  им- пульсов  вл етс  низка  надежность устройства , обусловленна  незащищенностью
,i.. -выходного каскада от перегрузок.
Целью изобретени   вл ет б пбВВД}ениё
. надежности защиты выходного каскада от
.„ -перегрузок.
Это достигаетс  тем, что з формирователе импульсов, содержащем два ключевых транзисторных .каскада с нагрузкам и в ксшлерторных цеп х, коллектор входного и база выходного транзистора соединены между собой через резистор, а база входного транзистора подключена через резистор к входу устройства, между коллектором выходного трайзйстгбра и базой входного транзистора включен диод. На чертеже представлена принципиальна  электрическа  схема формировател  ийпуЛьсов.
Формирователь состоит из двух ключе7 вых каскадов, собранных на транзисторах 1 и 2. В коллекторную цепь транзистора 1 включена нагрузка 3, в коллекторную цепь транзистора 2 включен резистор 4, а в эмиттерную цепь источник 5 напр жени  смещени . Св зь между каскадами осуществл етс  с помощью резистора 6. На входе формировател  включен ограничительный резистор Tj причем точка соединени  резистора 7 с базой транзистора 2 через диод 8 соединена с коллекто{юм транзистора 1.
Схема работает следующим образом. При отсутствии сигнала на входе j формировател  транзистор 2 заперт нап- рйжёнием смещени  источника 5, тр1ан- зистор 1 также заперт и ток в нагрузке
отсутствует,
Запирание транзистора 1 оёеспечи7 вйетс а выбором суммарного сопротивлени  резисторов 4 и 6 такой Ё1эпйчгйныг чтобы падение напр жени  на нем за
СчбтйрЪтёканй  тепловых токов транзистора 1 не превышало напр жение открывани  транзистора 1. Схема не исключает возможности введени  принудительного смещени  в эмиттерной цепн транзистора 1-. -.,,...,.,...-.-....- ....--... -:-.-.-.-
При подаче положительного сигнала на вход формировател  в цёпиг резистор 7 - диод 8 нагрузки 3 начиТГает протекать ток. Если 3 коротко замкнута , нап|з жение на базе транзистора 2,, paiBHoe напр жению на диоде 8, Шйьше / напр жени  смещени  и транзистор 2
jcb-.i. -,.
675600
остаетс  В запертом состо нии, транзистор 1 при этом также заперт и ток в его коллекторной цепи отсутствует.
Если сопротивление нагрузки 3 не меньше допустимой величины R.J,
т. определ емой соотношением
- Jj t/« 5-ira
« w,
где Ej- напр жение источника рмешени
5; У . .
1/5,J- Напр жение открывани  транзистора 2; 1/9 - напр жение на диоде 8j
ток через диод 8; то напр жение на базе транзистора 2 превысит напр жение открывани , транзистор 2 открываетс  и открываетс  транзистор 1. Транзистор 1 работает в режиме насыщени , при этом амплитуда сигнала в нагрузке 3 близка к напр жению источника питани .
Насыщение транзистора 1 обеспечиваетс  выбором сопротивлени  резисто ра 6. .;;:, .. .
Если снижение сопротивлени  нагруз0 ки 3 произойдет при включенном транзисторе 1, то за счет понижени  потенциала базы транзистора 2 произойдет бьрхключенйе обоих транзисторов формировател .
Преимуществами предлагаемого формировател   вл етс  повьпиенна  надежность, простота его принципиальной электрической схемы, отсутствие дополнительных элементов.в цепи нагрузки и, как следствие этого, отсутствие дополнительных потерь мощности в них, возможность получени  высокой стабильности амплитуды выходного сигнала.

Claims (3)

  1. Формула изобретени 
    Формирователь импульсов, содержащий два ключевых транзисторных каскада с нагрузками в коллекторных цеп х, коллектор входного и выходного транзисторов соединены между собой через резнетор , а база входного транзистора подключена через резистор к входу устройства, о и ч а ю щ и и с   тем, что, с целью повьпиени  надежности зйщить выходного каскада от перегрузок, между коллектором выходного транзистора и базей входного транзистора включен диод. 5 Источники информации, прин тые во внимание при экспертизе 1 . Патент Великобритании № 1352913. кл. Н 03 К 17/О8, 1974. . № 675600 6
  2. 2. Авторское свиаетельство СССР 379О52, кл, Н 03 К 1 7/О8, 1969.
  3. 3. Авторское свиаетельство СССР 438114, кл. Н 03 К 17/08, 1973.
    О
SU752194269A 1975-12-01 1975-12-01 Формирователь импульсов SU675600A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU752194269A SU675600A1 (ru) 1975-12-01 1975-12-01 Формирователь импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU752194269A SU675600A1 (ru) 1975-12-01 1975-12-01 Формирователь импульсов

Publications (1)

Publication Number Publication Date
SU675600A1 true SU675600A1 (ru) 1979-07-25

Family

ID=20638827

Family Applications (1)

Application Number Title Priority Date Filing Date
SU752194269A SU675600A1 (ru) 1975-12-01 1975-12-01 Формирователь импульсов

Country Status (1)

Country Link
SU (1) SU675600A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2540813C1 (ru) * 2013-11-26 2015-02-10 Федеральное государственное автономное образовательное учреждение высшего профессионального образования "Национальный исследовательский университет "МИЭТ" (МИЭТ) Выходной формирователь импульсных сигналов с устройством защиты от электростатических разрядов для кмоп микросхем

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2540813C1 (ru) * 2013-11-26 2015-02-10 Федеральное государственное автономное образовательное учреждение высшего профессионального образования "Национальный исследовательский университет "МИЭТ" (МИЭТ) Выходной формирователь импульсных сигналов с устройством защиты от электростатических разрядов для кмоп микросхем

Similar Documents

Publication Publication Date Title
SU675600A1 (ru) Формирователь импульсов
SU470909A1 (ru) Транзисторный усилитель мощности
SU754647A1 (ru) Усилитель мощности 1
SU614521A1 (ru) Двухтактный усилитель с защитой от перегрузки
SU515256A1 (ru) Спусковое устройство
SU1576896A2 (ru) Двухпол рный стабилизированный источник питани
SU627590A1 (ru) Ключ
SU832725A1 (ru) Микромощный логический элементи-или/и-или-HE
SU1363439A1 (ru) Каскодный усилитель
SU843133A1 (ru) Преобразователь посто нного напр -жЕНи B пОСТО ННОЕ дВуХпОл РНОЕ
SU1504785A1 (ru) Усилительный каскад
SU748812A1 (ru) Триггер с эмиттерной св зью на транзисторах разного типа проводимости
SU1656667A1 (ru) Усилитель мощности
SU819962A1 (ru) Транзисторный ключ
SU610290A1 (ru) Преобразователь двухпол рного сигнала в однопол рный
SU1185570A1 (ru) Выходной двухтактный каскад
SU1051717A1 (ru) Полупроводниковый ключ
SU987791A1 (ru) Двухтактный усилитель
SU790306A1 (ru) Устройство коммутации и защиты преобразовател напр жени
SU642694A1 (ru) Стабилизатор посто нного напр жени с защитой от короткого замыкани
RU2092969C1 (ru) Мощный операционный усилитель
SU1157647A1 (ru) Каскодный усилитель
SU1193794A2 (ru) Электронный ключ
SU1427530A1 (ru) Ключевой усилитель мощности
SU911455A1 (ru) Двухпороговое устройство