SU674232A1 - Способ синхронизации последовательности - Google Patents

Способ синхронизации последовательности

Info

Publication number
SU674232A1
SU674232A1 SU762400257A SU2400257A SU674232A1 SU 674232 A1 SU674232 A1 SU 674232A1 SU 762400257 A SU762400257 A SU 762400257A SU 2400257 A SU2400257 A SU 2400257A SU 674232 A1 SU674232 A1 SU 674232A1
Authority
SU
USSR - Soviet Union
Prior art keywords
sequence
received
information
signal
input
Prior art date
Application number
SU762400257A
Other languages
English (en)
Inventor
Григорий Львович Рубинштейн
Валерий Аркадьевич Чердынцев
Original Assignee
Предприятие П/Я В-8117
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8117 filed Critical Предприятие П/Я В-8117
Priority to SU762400257A priority Critical patent/SU674232A1/ru
Application granted granted Critical
Publication of SU674232A1 publication Critical patent/SU674232A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Claims (3)

  1. ледовательности. Первый вариа{гг целесообразен, , второй - если . На фиг. I и 2 приведены структурные электрические схемы соответственно первого и второго вариантов устройств, реализующих предложенный способ. Устройства содержат преобразователь 1, линию задержки 2, блок сравнени  3, ссйгласованньш фильтр 4, блок 5 вычислени  разности между числом совпавших и несовпавших символов Н распределитель 6. Выходы 7, 8 и 9  вл ютс  вы ходами согласованного фильтра 4, распределител  6 и блока 5 ч;оответстве1ШО. На фиг. 1 вход устройства соедин етс  с одним из входов блока сравнени  3 через преобразователь 1, а с другим входом - через линию задержки 2. На фиг.2 вход устройства соедин етс  с одним из входов блока сравнени  3 через последовательно соединенные линию задержки 2 и преобразователь I (могут быть соединен в произвольном пор дке ), & с другим входом - непосредственно. Устройство (фиг. 1) работает следующим образом .. Сигнал, представл ющий собой промодулированную информацией т-последовательность, поступает на вход преобразовател  I и вход линии задержки 2. Преобразователь 1 инвариантен к ин версии .исходной т-последовдтельности и обеспе чивает суммирование по mod 2 четного числа сим волов принимаемого сигнала. Преобразовашшш сигнал отличаетс  от исходной т-последовательности циклическим фазбвымсдвигом на величину tn, возникающим при преобразовании, и одH№ символом после кагждого перехода от 1:швертИрованного к неинвер1йрованному сегменту или наоборот. Преобразованный сигнал  вл етс  опор 1ШМ дл  выделени  информации. Дл  компенсащш фазового сдвига «Рп, возникающего при преобразовании , принимаемый сигнал задерживаетс  в линии задержки 2 на врем Тп. Опорный и задержанный сигнал. поступают на блок сравнени  3, где производ тс  сравнение символов опорного и принимаемого сигналов по mod
  2. 2. С выхода блока сравнени  3 сигнал поступает на блок 5. Согласованный фильтр 4 вырабатывает импуль Сйнхронизащи по Периоду поступаюшей на его вход с выхода тпреобразовател  1 т-последовательности , который используетс  дл  фазировки распределител  6, формир51о1це1-о импульсы местной тактовой последовательности с периодом, равным длительности разр да принимаемой информации , фаза которых р точностью до долей длительности символа пришибаемого сигнала совпадает с Моментами переключени  значений разр дов передаваемой информации. Блок 5 вычисл ет знак разности между числом совттадающих и несовпадающих символов в пределах временного интервала, определ емого периодом импульсов местной тактовой последовательности. На выходе 9 формируетс  код прий той информации , на выходе 7 - импульсы синхронизации по периоду т-последовательности, на выходе 8 - импульсы, период которых равен длительности разр да принимаемой информации. В устройстве, показанном на фиг. 2, сигнал, представл ющий собой промодулированную информацией т-последовательность, поступает на вход преобразовател  1 через линию задержки 2 И на вход блока сравнени 
  3. 3. Дл  компенсации ,фазового сдвига, возникающего при преобразовании , прйнимаелвый сигнал задерживаетс  в линии задержки 2 на врем  Mt- Т п. В остальном это устройство работает аналоТично устройству, представленному на фиг. 1. Прёдложен1и 1Й способ осуществл ет беспоисковый прием информации, передаваемой П5тем инверсной модул ции т-последова1ельности, что значительно уменьшает врем  вхождени  в синхронизм и потери информации. Формула изобретени  Способ синхронизации т-последовательности при приеме информавди, передаваемой путем инверсной модул ции т-последовательности, заключающийс  в прео азовании прин той последовательности путем суммировани  но модулю двух соотвёт1гтв5ющих символов прин той последовательности , выделении импульсов синхронизации по периоду т-последовательности, с помощью которых осуществл ют фазирование импульсов синхронизации по символам прин той информации ,, а также в посимвольном сравнении прин той последовательности с опорньпи сигналом, иН1егрировашга полученного сигнала в пределах временного интервала, равного периоду илшульсов синхронизации по символам щ ин той информации и в прин тии решени  о значении символов прин той информации, отличающийс  тем, что, с целью сокращени  времени вхождени  в синхронизм и уменьшени  потерь информации , перед сравнением прин той и преобразованной последовательностей одну из них задерживают на врем  , определ емое фазовьпи сдвигом, возникающим при 1феобразовании прин той последовательности , а в качестве опорного сигнала используют преобразованную прин тую последовательность , из которой выдел ют импульсы синхронизации по периоду т-последовательности путем согласованной фильтрации. Источники информации, прин тые во внима- ние при экспертизе 1. Авторское свидетельство СССР N 512590, кл. Н 04 L 7/02, 1972.
    4
    ./
    Т
    Т
    м-
    г.2
SU762400257A 1976-08-23 1976-08-23 Способ синхронизации последовательности SU674232A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762400257A SU674232A1 (ru) 1976-08-23 1976-08-23 Способ синхронизации последовательности

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762400257A SU674232A1 (ru) 1976-08-23 1976-08-23 Способ синхронизации последовательности

Publications (1)

Publication Number Publication Date
SU674232A1 true SU674232A1 (ru) 1979-07-15

Family

ID=20675487

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762400257A SU674232A1 (ru) 1976-08-23 1976-08-23 Способ синхронизации последовательности

Country Status (1)

Country Link
SU (1) SU674232A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2700400C1 (ru) * 2018-07-26 2019-09-16 федеральное государственное бюджетное образовательное учреждение высшего образования "Южно-Российский государственный политехнический университет (НПИ) имени М.И. Платова" Способ и устройство безопасной обработки служебно-технологических команд в инфокоммуникационных системах

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2700400C1 (ru) * 2018-07-26 2019-09-16 федеральное государственное бюджетное образовательное учреждение высшего образования "Южно-Российский государственный политехнический университет (НПИ) имени М.И. Платова" Способ и устройство безопасной обработки служебно-технологических команд в инфокоммуникационных системах

Similar Documents

Publication Publication Date Title
DE3788383D1 (de) Verfahren und Schaltungsanordnung zur Sicherstellung der Bitsynchronisation eines Datenblocks in einem Empfänger.
SU674232A1 (ru) Способ синхронизации последовательности
RU2277760C2 (ru) Способ передачи информации в системах связи с шумоподобными сигналами и программный продукт
FI57198C (fi) Anordning foer fasanpassning foer demodulering av bipolaera signaler
SU758533A1 (ru) Импульсна система передачи двоичных сигналов
SU974598A2 (ru) Способ синхронизации @ -последовательности
SU720826A1 (ru) Устройство дл приема адресной комбинации
SU1732482A1 (ru) Способ регенерации цифрового сигнала
SU1119184A1 (ru) Система передачи и приема дискретной информации
SU559440A1 (ru) Импульсный фазовый манипул тор
SU569037A1 (ru) Совмещенна радиолини с шумоподобными сигналами
SU500570A1 (ru) Устройство дл преобразовани входного сигнала в системах синхронизации
SU1392622A1 (ru) Устройство дл приема сигналов в многоканальной когерентной системе св зи
SU1555892A1 (ru) Устройство тактовой синхронизации
SU760469A1 (ru) Устройство синхронизации псевдошумовых сигналов 1
SU572938A1 (ru) Устройство дл временного уплотнени каналов
SU405181A1 (ru) УСТРОЙСТВО дл ПЕРЕДАЧИ —ПРИЕМА КВАЗИТРОИЧНЫХ
SU1443193A1 (ru) Система цикловой синхронизации
SU1001460A1 (ru) Преобразователь двоичного кода во временной интервал
SU674225A1 (ru) Устройство приема самосинхронизирующихс импульсных последовательностей
SU1285569A1 (ru) Устройство дл формировани случайных интервалов времени
SU684758A1 (ru) Устройство синхронизации по циклам
SU1172050A1 (ru) Устройство цифровой фазовой синхронизации
SU917333A1 (ru) Цифровой демодул тор сигналов относительной фазовой манипул ции
SU944136A1 (ru) Устройство цикловой синхронизации