SU651362A1 - Rooting arrangement - Google Patents

Rooting arrangement

Info

Publication number
SU651362A1
SU651362A1 SU772537488A SU2537488A SU651362A1 SU 651362 A1 SU651362 A1 SU 651362A1 SU 772537488 A SU772537488 A SU 772537488A SU 2537488 A SU2537488 A SU 2537488A SU 651362 A1 SU651362 A1 SU 651362A1
Authority
SU
USSR - Soviet Union
Prior art keywords
rooting
arrangement
output
voltage
certificate
Prior art date
Application number
SU772537488A
Other languages
Russian (ru)
Inventor
Александр Иванович Фесенко
Виталий Иванович Бодров
Евгений Иванович Глинкин
Original Assignee
Тамбовский институт химического машиностроения
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Тамбовский институт химического машиностроения filed Critical Тамбовский институт химического машиностроения
Priority to SU772537488A priority Critical patent/SU651362A1/en
Application granted granted Critical
Publication of SU651362A1 publication Critical patent/SU651362A1/en

Links

Landscapes

  • Processing Of Solid Wastes (AREA)

Description

поддерживаетс  напр жение, соответствующее условному О и закрьюающее ключи 6 и 7. При равенстве напр жени  с выхода интегратора 2 и входного напр жени  Ux устройства на выходе схемы qjas нени  3 (рмируетс  импульс, который пгреключает триггер Шлаита 4 и открывает через 1швертор 5 электронные ключи 6, 7, обнул   интеграторы 1, 2, Триггер Шмитта возвращаетс  в исходное единичное состо ние и запускает снова блок интегрировани .the voltage corresponding to the conditional O and the closing keys 6 and 7 is maintained. When the voltage from the integrator 2 output and the input voltage Ux of the device at the output of the qjas circuit is less than 3, the impulse that sets the Schlait trigger 4 and opens the electronic keys 6, 7, reset the integrators 1, 2, the Schmitt trigger returns to the initial unit state and starts the integration unit again.

При этом описанный цикл работы устройства повтор етс . На выходе устройства формируетс  поток илтульсов, длительное. которых пр мо пропорциональна корню квадратному из напр жени  Ux.At the same time, the described operation cycle of the device is repeated. At the output of the device, a stream of long pulses is formed. which is directly proportional to the square root of the voltage Ux.

При последовательном соединении п блоков интегрировани  возможно извлечение корн  п-степени.With a series connection of n integration blocks, it is possible to extract a n-degree root.

Изобретение позволило значительно повысить информационную способность устройства и точность работы за счет автоматического регулирований периода выходных импульсов.The invention allowed to significantly increase the information capacity of the device and the accuracy of work due to automatic adjustments of the output pulse period.

Claims (2)

1.Авторское свидетельство СССР N 369579, кл.О 06 G 7/20, 1970.1. USSR author's certificate N 369579, cl. О 06 G 7/20, 1970. 2.Авторское свидетельство СССР N 423136, кл, G 06 G 7/20, 1971.2. USSR author's certificate N 423136, class, G 06 G 7/20, 1971. ыхs
SU772537488A 1977-10-25 1977-10-25 Rooting arrangement SU651362A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772537488A SU651362A1 (en) 1977-10-25 1977-10-25 Rooting arrangement

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772537488A SU651362A1 (en) 1977-10-25 1977-10-25 Rooting arrangement

Publications (1)

Publication Number Publication Date
SU651362A1 true SU651362A1 (en) 1979-03-05

Family

ID=20730408

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772537488A SU651362A1 (en) 1977-10-25 1977-10-25 Rooting arrangement

Country Status (1)

Country Link
SU (1) SU651362A1 (en)

Similar Documents

Publication Publication Date Title
SU651362A1 (en) Rooting arrangement
JPS549563A (en) A-d converter
IT7926217A0 (en) DEVICE TO ELECTRONICALLY CONTROL THE INPUT OF PULSES OF A PULSE GENERATOR, ROTATED BY HAND, INTO AN ELECTRONIC MEMORY.
FR2310661A1 (en) ELASTIC MEMORY FOR ASYNCHRONOUS CODED PULSE MODULATION (PCM) MULTIPLIER
JPS57151888A (en) Time measuring device
SU769723A1 (en) Pulse shaper
JPS5425148A (en) Pulse filter circuit
JPS525577A (en) Time count correcter
JPS53139456A (en) Clock driver circuit
SU415795A1 (en)
JPS5317443A (en) Electronic game device
SU438989A1 (en) Device for squaring numbers represented by a number-impulse code
SU552624A1 (en) Analog-to-digital functional converter
JPS53115256A (en) Counter circuit
SU853786A1 (en) Control voltage shaping device
SE7706259L (en) VETSEMENOMMEGETER
SU731587A1 (en) Time delay device
SU637807A1 (en) Arrangement for analogue information
SU480185A1 (en) Normalized Pulse Generator
SU449438A1 (en) Number to code converter
SU1081787A2 (en) Voltage-to-time interval converter
JPS5465582A (en) Judgement circuit of chattering time
SU613499A1 (en) Pulse off time selector
SU1422363A1 (en) Digital variable delay line
JPS52102666A (en) Timer circuit