SU650232A1 - Устройство дл приема и регенерации дискретной информации - Google Patents
Устройство дл приема и регенерации дискретной информацииInfo
- Publication number
- SU650232A1 SU650232A1 SU772454104A SU2454104A SU650232A1 SU 650232 A1 SU650232 A1 SU 650232A1 SU 772454104 A SU772454104 A SU 772454104A SU 2454104 A SU2454104 A SU 2454104A SU 650232 A1 SU650232 A1 SU 650232A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- distributor
- discrete information
- trigger
- Prior art date
Links
Landscapes
- Logic Circuits (AREA)
Description
1
Изобретение относитс к радиотехнике и может использоватьс в устройствах дл передачи данных.
Известно устройство дл приема и регенерации дискретной информации, содержащее последовательно соединенные первый элемент И, первый распределитель, второй элемент И, триггер, другой вход которого соединен с соответствующим разр дным выходом первого распределител и входом второго распределител , и последовательно соединенные третий элемент И и выходной триггер, на другой вход которого подан входной сигнал, а также четвертый элемент И 1.
Однако известное устройство не дает возможности осуществл ть прием дискретной информации с различной скоростью.
Цель изобретени - обеспечение возможности приема дискретной информации с различной скоростью.
Дл этого в устройство дл приема и регенерации дискретной информации введены два элемента ИЛИ, регистр и элемент И- НЕ, причем выход элемента И-НЕ подключен к другим входам первого элемента И и первого распределител , а вход - к выходу триггера, один из разр дных выходов первого распределител подключен к
первым входам третьего и четвертого элементов И, цри этом разр дные выходы второго распределител подключены соответственно к входам первого элемента ИЛИ и
к первому и второму входам второго элемента ИЛИ, третий вход которого соединен с выходом первого элемента ИЛИ и через четвертый элемент И с входом регистра , причем один из разр дных выходов
второго распределител соединен с другим входом второго элемента И, выход второго элемента ИЛИ соединен с вторым входом третьего элемента И, на третий вход которого , третий вход четвертого элемента И и
на управл ющий вход первого элемента И поданы тактовые импульсы, а на другие входы регистра и элемента И-НЕ подан входной сигнал.
На чертеже представлена структурна
электрическа схема предложенного устройства .
Устройство дл приема и регенерации дискретной информации содержит первый элемент И 1, первый распределитель 2,
второй элемент И 3, триггер 4, второй распределитель 5, третий элемент И 6, выходной триггер 7, два элемента ИЛИ 8 и 9, регистр 10, элемент И-НЕ 11 и четвертый элемент И 12.
Устройство дл приема и регенерации дискретной информации работает следующим образом.
При поступлении на информационный вход устройства пусковой посылки стартстопной комбинации на выходе элемента И-НЕ 11 по вл етс высокий потенциал. При этом выдаетс разрешение па прохождение тактовых импульсов через нервый элемент И 1 па первый вход первого распределител 2 и одновременно выдаетс разрешение на работу распределител 2 по второму входу.
Если до момента поступлени импульса с выхода первого распределител 2 пускова пол рность на информационном входе устройства вследствие искажени пусковой посылки исчезла, то на выходе элемента И-НЕ 11 по витс низкий потенциал, запрещающий прохождение тактовых импульсов на вход первого распределител 2, этим же потенциалом первый распределитель 2 установитс в исходное состо ние.
Если к моменту поступлени импульса с выхода первого распределител 2 па информационном входе устройства сохранилась пускова пол рность, то от этого импульса срабатывает триггер 4. С выхода триггера 4 низкий потенциал выдаетс на вход элемента И-НЕ 11, на выходе этого элемента будет высокий потенциал независимо от уровн потенциала на информационном входе устройства. Импульс с выхода первого распределител 2 поступает на вход второго распределител 5 и на втором выходе второго распределител 5 по витс высокий потенциал, который поступает на второй вход второго элемента ИЛИ 8, а с его выхода - на второй вход третьего элемента И 6.
Частота тактовых импульсов, поступающих на вход устройства, подбираетс таким образом, чтобы цикл работы первого распределител 2 был равен длительности элементарной кодовой посылки стартстопной комбинации. Импульс с выхода первого распределител 2 поступает на первый вход третьего элемента И 6, что соответствует середине посылки, на третий его вход поступают тактовые импульсы. В результате на выходе третьего элемента И 6 по витс импульс, соответствующий середине стартовой посылки. При дальнейшей работе устройства высокие потенциалы будут последовательно по вл тьс на следующих выходах второго распределител 5 и с выхода первого элемента ИЛИ 9 поступать на третий вход второго элемента ИЛИ 8, с выхода которого - на второй вход третьего элемента И 6.
При одновременном совпадении тактовых импульсов, импульсов с выхода первого распределител 2 и при наличии высокого потенциала на втором входе третьего элемента И 6 на его выходе по в тс импульсы , соответствующие средней, неискаженной части посылок стартстопной кодовой комбинации. Эти импульсы поступают на второй вход выходного триггера 7, на первый вход которого подаетс входна стартстопна комбинаци . Выходной триггер 7 осуществл ет регистрацию посылок в их средней, наименее искаженной, части и с его выхода выдаютс иснравленные посылки первоначальной длительности и формы, сдвинутые на ноловину элементарной посылки ПО отношению к принимаемым.
На второй вход четвертого элемента И 12 с выхода первого элемента ИЛИ 9 высокий потенциал поступит только в моменты, когда есть высокие потенциалы на выходах второго распределител 5. Это соответствует присутствию на информационном входе устройства импульсов дискретной информации (импульсов кодовой части входпой стартстопной комбинации).
Импульсы, соответствующие серединам только кодовых посылок, с выхода четвертого элемента И 12 поступают на первый
вход регистра 10, на его второй вход поступает входна стартстопна комбинаци , запись кодовых посылок которой осуществл етс в регистре 10 также в средней, наименее искаженной, части.
При последующей работе высокий потенциал , по вившийс на выходе второго распределител 5, поступает на вход второго элемента И 3. При по влении высокого потенциала на выходе первого распределител по вл етс высокий потенциал на выходе второго элемента И 3, которым триггер 4 устанавливаетс в исходное состо ние . В результате на первый вход элемента
И-НЕ 11 поступает высокий потенциал, при этом на втором присутствует высокопотенциальна стопова посылка, в результате чего на выходе элемента И-НЕ 11 по витс низкий потенциал, который запрещает прохождение тактовых импульсов через первый элемент И 1, и первый 2 и второй 5 распределители будут оставатьс в таком состо нии до прихода следующей стартовой посылки.
При поступлении стартовой посылки новой стартстопной комбинации цикл повторитс .
Предложенное устройство обеспечивает возможность приема дискретной информации с различной скоростью.
Claims (1)
1. Новиков В. В. и др. Основы телеграфии и телеграфные станции. М., «Св зь, 1970, с. 322.
6
#7
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772454104A SU650232A1 (ru) | 1977-02-15 | 1977-02-15 | Устройство дл приема и регенерации дискретной информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772454104A SU650232A1 (ru) | 1977-02-15 | 1977-02-15 | Устройство дл приема и регенерации дискретной информации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU650232A1 true SU650232A1 (ru) | 1979-02-28 |
Family
ID=20696136
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772454104A SU650232A1 (ru) | 1977-02-15 | 1977-02-15 | Устройство дл приема и регенерации дискретной информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU650232A1 (ru) |
-
1977
- 1977-02-15 SU SU772454104A patent/SU650232A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1163981A (en) | Improvements in or relating to Time Division Communication Systems | |
SU650232A1 (ru) | Устройство дл приема и регенерации дискретной информации | |
US3898572A (en) | Code regenerating network for pulse code communication systems | |
SU1113896A1 (ru) | Стартстопное приемное устройство | |
SU422116A1 (ru) | ||
SU1674150A1 (ru) | Устройство дл моделировани системы св зи | |
SU1709335A1 (ru) | Устройство дл моделировани систем св зи | |
SU1292025A1 (ru) | Устройство дл приема информации | |
GB1339412A (en) | Data transmission systems | |
SU1439650A1 (ru) | Устройство дл приема информации | |
SU1698894A1 (ru) | Устройство дл моделировани тракта передачи данных | |
SU1264367A1 (ru) | Многоканальное приемное устройство стартстопных телеграфных сигналов | |
SU1399762A1 (ru) | Устройство дл моделировани системы св зи | |
SU1325721A1 (ru) | Приемное стартстопное устройство | |
SU454555A1 (ru) | Устройство дл сопр жени канала св зи с эвм | |
SU1177934A1 (ru) | Устройство дл имитации краевых искажений телеграфных сигналов | |
SU1619407A1 (ru) | Преобразователь параллельного кода в последовательный | |
SU1092727A1 (ru) | Пороговый элемент | |
SU390676A1 (ru) | Устройство определения перерывов цифрового сигнала в радиоканале | |
SU1365093A1 (ru) | Устройство дл моделировани систем св зи | |
SU1095220A1 (ru) | Устройство дл передачи и приема дискретных сообщений | |
SU1481899A1 (ru) | Кодирующее устройство | |
SU1665526A1 (ru) | Устройство дл приема дискретной информации | |
SU1347161A1 (ru) | Формирователь пачек импульсов | |
SU1113792A1 (ru) | Устройство дл сопр жени электронной вычислительной машины с алфавитно-цифровыми диспле ми |