а6 камн испытуемых точек и к блоку изм рени сопротивлений, введены блок оп ративной пам ти и переключатель, при этом выхода блока последовательного переключени и замыкани испытуемых точек подключены к адресным входам блока оперативной пам ти, воспроизво д щий выход которого соединен с пере ключателем, записывающий вход - с выходом измерительного элемента, име щего меньш:ий порог срабатывани , а входы измерительных элементов соедийены с переключающим выходом блока последовательного переключени и зам кани испытуемых точек через переклю чатель. На чертеже представлена структурна электрическа схема устройства. Устройство содержит подсоедин емы к провер емой печатной плате контактирующий блок 1, контакты которого соединены с переключающими и замыкаю щими контактами переключающих чеек блока 2 последовательного переключени и замыкани испытуемых точек, общий замыкающий выход которого соед нен с корпусом источника питани , а переключающий выход через переключатель 3 соединен с входами измеритель ных элементов 4, блока б измерени сопротивлений. Измерительный элемент ,4 предназначен дл измерени сопротивлени проводников и имеет малый порог срабатывани по верхнему пределу измер емых сопротивлений пор дка долей ом. Измерительный элемент 5 предназначен дл измерени сопротивлени изол ции между различными проводниками и имеет большой порог срабатывани по нижнему пределу измер емых сопротивлений - пор дка дес тков мегаом и более. Выходы измерительных элементов 4 и 5 через Логический блок 7 соединены с внешними исполнительныгли и регистрирующими устройствами. Выход измерительного элемента сое динен с записывающим входом блока оперативной пам ти 8, адресные входы которого соединены с переключающими чейками блока 2 последовательного переключени и замыкани испытуемых точек, а воспроизвод щий выход - с переключателем 3, Блок 2 последовательного переключени и замыкани испытуемых точек и стробирующие входы элементов 4 и 5 соединены с общим синхронизатором 9. Все элементы приведенной схемы имеют общий источник цитани . Устройство работает следующим образом. Предварительно контактируютий бло 1 подсоедин ют к контрольным точкам провер емой печатной платы. После включени устройства такто выми импульсами, поступающими с синх ронизатора 9, ступенчато переключаютс чейки блока 2 последовательного переключени и замыкани испытуемых точек и открываютс на врем действи импульса элементы 4 и 5, При каждом очередном такте переключа шцие контакты точек блока 2 подключаютс к очередной испытуемой точке провер емой Платы, а их замыкающие контакты замыкают все предшествующие испытуемые точки на общий корпус питани . Измерительные элементы 4 или 5 измер ют при этом сопротивление между очередной контрольной точкой и общим корлусом, на который замкнуты все предшествующие испытуемые точки. Если очередна и хот бы одна предшествующа ей из испытуемых точек исправной платы принадлежит одному проводнику , то измер емое сопротивление будет мало-меньше предела срабатывани элемента 4.Если же очередна и предшествующие контрольные точки принадлежат различным проводникам,то сопротивление между ними-будет великобольше предела срабатывани элемента 5 и, тем более, превышающее предел срабатывани элемента 4. В режиме запись к блоку 1 подсоедин ют заведомо исправную плату, прин тую за эталон, блокир ют воспроизвод щий выход блока 8, например путем обрыва воспроизвод щей св зи дополнительным выключателем (на ,-схеме не показан), и включают пуск блока 2, При-этом контакт переключател 3 остаетс посто нно замкнутым с входом элемента 4, который срабатывает каждый раз при подключении испытуемой точки, не имеющей гальванической св зи с предшествунзщими испытуемыми точками платы, т.е. принадлежащим ее различным проводникам.Вырабатываемый при этом, элементом 4 сигнал логической единицы поступает.на записывающий вход блока 8 и запоминаетс в его чейках пам ти, адреса которых соответствуют включенным в данный момент переключаемым чейкам блока 2. . В режиме контрол печатной платы, исправность которой надлежит проверить , ее подсоедин ют к блоку 1 взамен используемой при записи эталонной платы. Воспроизвод щий выход блока 8 при этом разблокируешьс , а записывающий вход - блокируетс , включают пуск блока 2. При этом дл каждой провер емой точки в соответствии с ее адресом из блока оперативной пам ти на привод переключател 3 поступает сигнал логического нул или единицы, в зависимости от того, какой сигнал был записан в блок 8 дл идентичной контрольной точки с эталонной платы. При поступлении на привод переключател 3 сигнала логической единицы, он срабатывает и подключает в измерительный тракт вход элемента 5, в остальных случа х остаетс подключенным вход элемента 4. Если при