ни опорного колебани . При этом выход соответствующего из М косинусных конверторов через один из усреднителе подключен к управл ющему входу одного из ft аттенюаторов синфазного подканал а выход соответствующего из П синусных конверторов через один из усреднителей подключен к управл ющему входу одного иа и аттенюаторов квадратурного подканала. Выход третьего cyNwaTopa через последовательно соединенные , первый выпp aIтeль и первый фильтр нижних частот подключен к объединенным опорным входам синусных и косинусных конверторов, объединенные модульные входы которых через последовательно соединенные второй выпр митель и второй фильтр нижних частот соединены с выходом третьего сумматора, который через блок- выделени опорного колебани подключен к третьему входу детектора, -первый и второй входы и выход которого соеди йены соответственно с первым, вторым и третьим входами блока t формировани стробирующих импульсов.. Первый выход этого блока подключен ко входу первого блока сдвига импульсов и к объединенным первым входам стробировани синусных конверторов, объёдиненные вторые входы стробировани которых соединены со вторьвл выходом блока формировани стробирующих импульсов и входом второго блока сдвига импульсов, выход которого подклгочен к объединенным вторым входам стробировани косинусных конверторов объединенные первые входы стробировани которых соединены с выходом первого блока сдвига импульсов. На чертеже представлена структурна электрическа схема устройства. Адаптивный корректор сигналов фазовой модул ции содержит блок задержки I, каждый из выходов которого через соответствующий из П аттенюаторо 2 синфазного подканала 3 подключен к одному из п входов первого сумматора 4. Через соответст вуюишй из Y аттеню аторов квадратурного подканала 5 каждый из п выходов блока задержки подключен к одному из П входов второ го сумматора 6, выход которого через фазовращатель 7 подключен к первому . входу третьего сумматора 8 г второй вход которого соединен с выходом первого сумматора 4. Выход третьего сумматора 8 подключен ко входу блока 9 выделени тактового колебани и к первому входу детектор а 10, второй вход которого соединен с выходом блока 9 выделени тактового колебани Корректор также содержит п синусных конверторов 11,П косинусных конверторов 12, 2 п усреднителей 13, первый и второй выпр мители 14, 15, первый и второй фильтры 16 и 1 ниж них частот, первый и второй блоки 18 19 сдвига импульсов, блок 20 формировани стробирующих импульсов и блок 21 выделени опорного колебани . При этом выход соответствующего из п косинусных конверторов 12 через один из усреднителей 13 подключен к управл ющему входу одного из аттенюаторов 2 синфазного подканала 3, а выход соответствующего из п синусных конверторов 11 через один из усреднителей 13 подключен к управл ющему входу одного из И аттенюаторов 2 квадратурного подканала 5. Выход третьего сумматора 8 через последовательно соединенные первый выпр митель 14 и первый фильтр 16 нижних частот подключен к объединенным Опорным чходам синусных и косинусных конверторов 11, 12, объединенные модульные входы которых через последовательно соединенные второй выпр митель 35 и второй фильтр 17 нижних частот соединены с выходом третьего сумматора 8. Сумматор 8 через блок 21 выделени опорного колебани подключен к третьему входу детектора 10, первый и второй входы и выход которого соединены соответственно с первым, , вторым и третьим входами блока 20 формировани стробирующих импульсов. Первый выход блока 20 подключен ко входу первого блока 18 сдвига импульсов и к объединенным первым входам стробировани синусных конверторов 11, объединенные вторые входы стробировани которых соединены со вторым выходом блока 20 формировани строби. рующих импульсов и входом второго блока 19 сдвига импульсов. Выход блока 19 подключен к объединенным вторым входам стробировани косинусных конверторов 12, объединенные первые входы стробировани которых соединены с выходом первого блока 18 сдвига импульсов . Устройство работает следуюнщм образом . Дл обеспечени процесса адаптивной настройки корректора на управл ющие входы аттенюаторов 2 подаютс через усреднители 13 сигналы управлени . Эти сигналы вырабатываютс в соответствии с фopмyлa 1и, определ ющими алгоритм адаптивной настройки корректора . Сигнал А(О) получают в результате выпр млени и фильтрации в выпр мителе 14 и фильтре 16 выходного сигнала . Сигнал А(г) получают в результате аналогичных операций в таких же блоках , подключенных к выходу корректора. Дл получени сигнала А(О) используетс фильтр 16 с посто нной времени значительно большей единичного интерва .ла, а дл получени сигнала A(i) фильтр 17 беретс с посто нной времени Г4НОГО меньшей единичного интервала. Основными операци ми в формулах, описывающих алгоритм настройки, вл етс определение величины косинуса или синуса разности углов наполн ющих колебаний на выходе корректора и на отводах блока задержки 1. Эти операции в корректоре осуществл ютс с помощью косинусных и синусных кон верторов 12, 11, которые представл ю собой ключи, пропускающие на свой вы ход сигнал с отвода блока задержки в момент по влени стробирующего импульса. При зтом дл синусного кон вертора 11 момент по влени стробирующего импульса соответствует положительному нулевому пересечению сигнала на выходе корректора. Этот импульс дл определени синуса углов f(i) Ц (i-e) получают в результат дифференцировани сигнала с дополнительного выхода детектора 10, а дл определени синуса углов У(i )-4Ci-e в результате ограничени сигнала на выходе третьего сумматора 8 и выделе нием первого импульса в блоке 20. Блок 20 обеспечивает прохождение на свой выход первого импульса Из после довательности, поступающей после фронта тактового колебани от блока 9, расположенного в середине значащего интервала. Аналогичные стробирующие импульсы подаваемые на косинусные конверторы 12, получают путем задержки импульсов дл синусных конверторов 11 на 0,25 периода наполн ющего колебани сигнала в блоках 18, 19. Результаты перемножени величин А(0) и A(i) на соответствующие синус и косинус указанных углов складываютс с учетом знака в сумматорах 4, .6, 8. Формула изобретени Адаптивный корректор сигналов фазовой модул ции, содержащий блок задержки , каждый из П выходов которого через соответствующий из п аттенюаторов синфазного подканала подключе к одному из П входов первого сумматора , а через соответствующий из П аттенюаторов квадратурного подканала кажделй из ft выходов блока задержки подключен к одному из п входов второго сумматора, выход которого через фазовращатель подключен к первому входу третьего сумматора, второй вхо которого соединен с выходом первого сумматора, а выход третьего су.тматор 76 подключен ко входу блока выделени тактового колебани и к первому входу детектора, второй вход которого соединен с выходом блока выделени тактового колебани , отличающийс тем, что, с целью сокращени времени коррекции путем повыи1ени{ скорости сходимости алгоритма адаптивной настройки, введены п синусных конверторов, п косинусных конверторов , 2 п усреднителей, первый и второй выпр мители, первый и второй фильтры нижних частот, первый и второй блоки сдвига импульсов, блок формировани стробирующих импульсов и блок выделени опорного колебани , при этом выход соответствующего из п косинусных конверторов через один из усреднителей подключен к управл ющему входу одного из п аттенюаторов синфазного подканала, а быход соответствующего из П синусных конверторов через один из усреднителей подключен к управл ющему входу одного из аттенюаторов квадратурного подканала, выход третьего сумматора через последовательно соединенные первый выпр митель и первый фильтр нижних частот подключен к объединенным опорным входам синусных и косинусных конверторов, объединенные модульные входы которых через последовательно соединенные второй выпр митель и второй фильтр нижних частот соединены с выходом третьего сумматора, который через блок выделени опорного колебани подключен к третьему входу детектора , первый и второй входы и выход которого соединены соответственно с первым, вторым и третьим входами блока формировани стробирующкх импульсов , первый выход которого подключен ко входу первого блока сдвига импульсов и к объединенным первым входам стробировани синусных конверторов, объединенные вторые входы стробировани которых соединены со вторвлм выходом блока формировани стро бир тсщик импульсов и входсм второго блока сдвига импульсов, выход которого подключей к объединенным вторь входам стробировани косинусных конверторов, объединенные первые входы стробировани которых соединены с выходом первого блока сдвига импульсов. Источники информации, прин тые во внимание при экспертизе: 1. Патент США 3727136, кл. 325/320, 1973.