SU595866A1 - Адаптивный корректор сигналов с фазовой модул цией - Google Patents
Адаптивный корректор сигналов с фазовой модул циейInfo
- Publication number
- SU595866A1 SU595866A1 SU752156173A SU2156173A SU595866A1 SU 595866 A1 SU595866 A1 SU 595866A1 SU 752156173 A SU752156173 A SU 752156173A SU 2156173 A SU2156173 A SU 2156173A SU 595866 A1 SU595866 A1 SU 595866A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- phase
- inputs
- signal
- input
- output
- Prior art date
Links
Landscapes
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
Description
1
Изобретение относитс к электросв зи и может использоватьс в системах передачи данных, использующих фазовую или относительную фазовую модул цию.
Известен адаптивный корректор сигналов с фазовой модул цией, содержащий широкополосный фазовращатель, источник тактовых колебаний, сумматор, два косинусных преобразовател , выходы которых соединены с входами соответствующих коррел торов, два синусных преобразовател , выходы которых через соответствующие коррел торы соединены с управл ющими входами аттенюаторов, первый и второй блоки задержки, фазовый детектор 1.
Однако известный адаптивный корректор имеет иизкую скорость настройки и невысокую помехозащии1,енность.
Цель изобретени - ускорение адаптивной настройки и повыщеиие помехозащищенности.
Дл этого в адаптивный корректор сигналов с фазовой модул цией, содержащий щирокополосный фазовращатель, источник тактовых колебаний, сумматор, два косинусных преобразовател , выходы которых соединены с входами соответствующих коррел торов, два сииусных преобразовател , выходы которых через соответствующие коррел торы соединены с управл юилими входами аттенюаторов , первый и второй блоки задержки, фазовыи детектор, введены отсчетный блок амплитуды , отсчетный блок фазы, первый и второй ограничители амплитуд, три перемножител , два фазовращател , фильтр нижних частот и источник опорных колебаний, причем входы широкополосного фазовращател , первого ограничител амплитуд и источника тактовых колебаний объединены i вл ютс входом устройства, выходы источника тактовых колебаний ц первого ограничител амплитуд через отсчетный блок фазы соединены с первым входом первого фазовраи1ател , первый выход отсчетного блока фазы через второй блок задержки соединен с первым входом второго фазовращател , а второй выход - с первым входом отсчетного блока амплитуды, выход которого соединен с сигнальным входом первого аттенюатора и через первый блок задержки - с сигнальным входом второго аттенюатора , выходы обоих аттенюаторов через нервый и второй перемножители соединены с первым п вторым входами сумматора соответственно , выход которого через последовательно соединенные фильтр нижних частот п второй ограничитель амнлитуд соединен с первым входом фазового детектора и с первыми входами косинусных и синусных преобразователей , вторые входы которых соединены с выходами соответствующих фазовращателей, соединенными также с другими входами неремножителеи , причем вторые входы оооих фазовращателей соединены с выходами соответствующих коррел торов, другие входы зсех коррел торов соединены с одним из выходов фазового детектора, другой выход которого вл етс выходом устройства, а второй вход фазового детектора через источник опорных колебаний соединен с выходом второго ограничител амилитуд, ири этом дополнительный выход первого и второго блоков задержки через третий иеремножитель соединен с третьим входом сумматора.
На чертеже изображена структурна электрическа схема предложенного адаптивного корректора.
Адаптивный корректор содержит щирокополосный фазовращатель 1, источник 2 тактовых колебаний, два косинусных преобразовател 3 и 4, выходы которых соединены с входами соответствуюнщх коррел торов 5 и 6, два синусных преобразовател 7 и 8, ВЕЛХОды которых через соответствующие коррел торы 9 и 10 соединены с управл ющими входами аттенюаторов И и 12, первый 13 и вто рой 14 блоки задержки, отсчетный блок 15 амплитуды, отсчетный блок 6 фазы, первый 17 и второй 18 ограиичители амплитуд, перемножители 19-21, фазовращатели 22 п 23, с1|ИЛ /гр 24 иижних частот (ФНЧ), источиик 25 опорных колебаний, сумматор 26 и фазовый детектор 27, причем входы щирокоиолосного фазоврап1ател 1, первого 17 ограничител акилитуд п источника 2 тактовых колебаний объединены и вл юте входом устройства , выходы источиика 2 тактовых колебаний и иервого 17 ограиичител амплитуд через отсчетиый блок 16 фазы соедииеиы с иервым входом фазовращател 22, первый выход отсчетпого блока 16 фазы через второй 4 блок задержки соединен с перзым входом фазовраихател 23, а второй выход- -с nepisbiM входом отсчетного блока 15 амплитуды, выход которого соединен с спгпальиым i3xo;i,oM аттенюатора 11 и через пер )ый 13 блок задержки - с с 1Гнал1)Ным вхолом irroporo аттенюатора 12. выходы обоих атте1 1оато|)ов 11 п 12 через первый 19 и зтоpoii 20 )геремножители соединены с первым и иторым входами сумматора 26 соответствеппо, |;ыход которого через носледонателыга соеди ;еп11ые ФПЧ 24 и второй ограиичитель 18 амплитуд соединс с иервым входом фазового детектора 27 и с первыми входами косинусных 3 и 4 1 синусных 7 и 8 преобразователей, вторые входы которых соединены с выходами соответствуюнщх фазовращателей 22 и 23, сосдиненнымн также с другими входами перемножителей 19 и 20, причем вторые входы обоих фазовращателей 22 и 23 соединены с 1:.ыходами соотвстствуюпнх коррел торов 5 и G, другие входы коррел торов 5, 6 и 9, 10 соедииеиы е одиим з выходов фазового детектора 27, другой которого вл етс выходом устройства, а второй вход фазового детектора 27 через источник 25 онорных колебаНИИ соединен с выходом второго ограиичител 18 амплитуд, при этом дополнительный выход иервого 13 и второго 14 блоков задерж1 и через третий иеремиож1 тель 21 соедииен с третьим входом сумматора 26.
Адаптивный корректор работает следуюП1ИМ образом.
Входной сигиал подаетс па отсчетпый блок 16 фазы и отечетный блок 15 амплитуды че )ез ограничитель 17 амплитуды и шнрокополосный фазоврап1ател-з 1 соответственно. Эти блоки по импульсу, поданному от источиика 2 тактовых колебаиий, осущ.еетвл ют отсчет указанных параметров сигна.та. Отсчет значений фазы сигнала осупестзл етси путем регистрапии нулевых переееченнй напр жени сигнала, которые следуют сразу после начала тактового нмпульеа. При регистраиии нулевого иересечени отсчетный блок 16 фазы создает имнулье на своем выходе, подключенном к отсчетному блоку 15 амплитуды. Си иалы, соответетвуюн1ие отсчетам входного сигнала, проход т через блоки 13 и 14 задержки с замедлеиием на врем одного тактового интервала в каждом элементе. Ма выходах блока 13 задержки ирисутспзуют ciirnajibi посто нпого токи с амп.1иту,;,ой, npcjnopnnojia.union величине модул амплитуды отсчетов, а на выходах 14 задер/и-си присутствуют сигналы 1) ви;е ир моу1ольпых имну.1ьсо:5 с частотой следовани , рапной частоте necynieго колебкип/; сигнала, екважиостью, равной 2, и с фазами, равными фазам сигнала в соответствующие отсчетные мо.менты времени. Сигиалы с выходов блока 14 задержки, через фазо1)ан.1,атели 22 и 23 открывают и закрывают ключи, которые выиоли ют фуикции иеремножнтелей 19---21. Ма входы иеремножителей 19-21 через аттенюаторы 11 и 12 подаюте потеии,иалг)1 е выходов блока 13 задержки . Эти иотеиниалы н юход т па выход перемножнтелей 19- -2 в моменты. ;-.;()Гда они открыты . В результате па их выходах ло в.т ютс нр моуго.л:-:пые лолебан1 с амжчитудами иервой гармо1П;ки, еоо ветству10И ими амилитудам отсчетов входного сигнала, умио кенн ) на ко фгЬиллюипл нередачи аттенюаторов 11 | 12, и с фазами, еоогвотстн Ю Иим1Г ()азам i;xo;iiioro сигнала а моменты отсчетов, со сдвнгам ;, ():1ределием1хми параметрами фазовра :,ателе | 22 и 23. Эти колебани складываютс L сумматоре 26. Далее с помоиило фильтра 24 нижних частот ()еущест)л ете иодаьленне ме иа ОН1мч гар юнич;ских составл ющих iiecyn.i.ero колебани . Затем иодвергаетс ограиичению по амглмтуде i ограничителе 17 амплитуд и ноис.л.ает на фазо1 ый детектор 27 и нсточннк 25 oncjpHbix колебании . В фазозом дет(м :торе 27 происходит сравнение фаз нанолн ющего кслебапи сигнала , нос1унаюн1его от огра1 1 Ч1Ггел 17 амнлитуд н опорного колебани , гюстуиаюндего от источ1нгка 25 онорного колебани . Сравнеине осу1нест15л етс /ю ноложе1иио нулевых 1сч1есечений указанных енгиалов. На выходе
фазового детектора 27 получают последовательность информационных импульсов, соответствующих информации, заложенной в сигнал , подаваемый на вход корректора. У фазового детектора 27 имеетс еще один выход, называемый знаковым. На этом выходе при каждом сравнении фаз наполн ющего колебани сигнала от ограничител 17 амплитуды и опорного колебани по вл етс двоичный сигнал знака ощибки, т. е. сигнал, свидетельствующий об опережении или отставании вектора , характеризующего наполн ющее колебание с выхода ограничител 17 амплитуды относительно вектора, характеризующего опорное колебание, поступающее от источника 25 опорного колебани . Этот сигнал используетс дл получени сигналов управлени фазовращател ми 22 и 23 и аттенюаторами И и 12, дл чего он подаетс на вторьте входы коррел торов 5, 6 и 9, 10. В общем случае, кроме сигнала знака ощибки с выхода фазового детектора 27 может сниматьс сигнал величины ощибки, который, будучи поданным на коррел торы, может обеспечить изменение скорости подстройки корректора в зависимости от степени коррекции сигнала. Дл получени сигналов управлени кроме указанного используетс сигнал, подаваемый на вход фазового детектора 27, который дл этого подаетс на все косинусные 3 и 4 и синусные 7 и 8 преобразователи. На вторые входы синусных 7 и 8 и косинусных 3 и 4 преобразователей подаютс сигналы с соответствующих им фазовращателей 22 и 23. В синусных 7 и 8 и косинусных 3 и 4 преобразовател х осуществл етс получение сигналов, величина и знак которых соответствуют значению соответственно синуса и косинуса разностей фаз поданных на их входы колебаний. Практически достаточно определить знак синуса или косинуса указанных разностей фаз. Далее в коррел торах 5, 6, 9 и 10 осущесгвл етс перемножение сигналов от косинусных 3 и 4 и синусных 7 и 8 преобразователей с сигналом знака ошибки от фазового детектора 27 с последующим усреднением. В результате указанных операций получают сигналы управлени соответствующими фазовращател ми 22 и 23 и аттенюаторами 11 и 12. Соответственно этим сигналам фазовращатели 22 и 23 измен ют свое состо ние на угол +AY, а аттенюаторы И и 12 измен ют коэффициент передачи на величину ±Да, чем обеспечиваетс реализаци алгоритма настройки корректора.
Предложенное устройство, по сравнению с известным, за счет ускорени процесса сходимости алгоритма настройки позвол ет улучпить параметры системы передачи информации и уменьшить ьрсм зан ти используемого канала св зи.
Claims (1)
1. Патент США № 3727136, М. Кл. Н 04В 1/12, опублик. 1974.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU752156173A SU595866A1 (ru) | 1975-07-14 | 1975-07-14 | Адаптивный корректор сигналов с фазовой модул цией |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU752156173A SU595866A1 (ru) | 1975-07-14 | 1975-07-14 | Адаптивный корректор сигналов с фазовой модул цией |
Publications (1)
Publication Number | Publication Date |
---|---|
SU595866A1 true SU595866A1 (ru) | 1978-02-28 |
Family
ID=20626600
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU752156173A SU595866A1 (ru) | 1975-07-14 | 1975-07-14 | Адаптивный корректор сигналов с фазовой модул цией |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU595866A1 (ru) |
-
1975
- 1975-07-14 SU SU752156173A patent/SU595866A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5050188A (en) | Method and apparatus for transmitting coded information | |
GB1505139A (en) | Ultrafast adaptive digital modem | |
GB1210445A (en) | Device for the transmission of synchronous pulse signals | |
US3697689A (en) | Fine timing recovery system | |
US3723880A (en) | System for the transmission of multilevel data signals | |
US3638122A (en) | High-speed digital transmission system | |
GB1355069A (en) | Automatic equaliser systems for phase-modulated data signals | |
GB1525706A (en) | Automatic passband equalizer for data transmission system | |
US3908896A (en) | Digital resolver filter and receiver using same | |
US4477913A (en) | Automatic equalizer apparatus | |
SU595866A1 (ru) | Адаптивный корректор сигналов с фазовой модул цией | |
US4245320A (en) | Method and device for measuring the slope of the envelope delay characteristic of a transmission channel and their application to an automatic equalizer selection technique | |
US4389727A (en) | Method for controlling the clock phase of a receiving system for digital data, phase recovery circuit for effectuating this method and digital data receiving system comprising said circuit | |
US3665328A (en) | Synchronizing signal generator for use with a differentially multiphase modulated signal receiver | |
US4182932A (en) | A-m stereo system | |
GB977474A (en) | Tone frequency control means for keyed filtered systems | |
JPS5890856A (ja) | サンプリング位相同期回路 | |
US3979677A (en) | System for automatic equalization | |
US3999130A (en) | Automatic frequency translator for use with a delay/amplitude equalizer | |
US3299357A (en) | Sampled frequency modulation | |
SU1653171A1 (ru) | Устройство анализа сигналов с амплитудно-фазовой модул цией | |
US3560654A (en) | Modulation and demodulation apparatus using reference time functions | |
US3990022A (en) | System for automatic equalization | |
SU657626A1 (ru) | Адаптивный корректор | |
SU641660A1 (ru) | Устройство коррекции каналов св зи по импульсной реакции |