SU618734A1 - Information input arrangement - Google Patents

Information input arrangement

Info

Publication number
SU618734A1
SU618734A1 SU772464461A SU2464461A SU618734A1 SU 618734 A1 SU618734 A1 SU 618734A1 SU 772464461 A SU772464461 A SU 772464461A SU 2464461 A SU2464461 A SU 2464461A SU 618734 A1 SU618734 A1 SU 618734A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
block
unit
frequency
Prior art date
Application number
SU772464461A
Other languages
Russian (ru)
Inventor
Александр Геннадиевич Годнев
Original Assignee
Предприятие П/Я А-3759
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3759 filed Critical Предприятие П/Я А-3759
Priority to SU772464461A priority Critical patent/SU618734A1/en
Application granted granted Critical
Publication of SU618734A1 publication Critical patent/SU618734A1/en

Links

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)

Description

Изобретение относитс  к области вычислительной техники и может быть использовано дл  ввода информации от циф.ровых регистраторов импульсных процессов .The invention relates to the field of computer technology and can be used to enter information from digital recorders of impulse processes.

Известно устройство дл  ввода информации , содержащее аналого-цифровой преобразователь АЦП, блок пам ти, пороговый блок и блок управлени  записью |lj .A device for inputting information is known, comprising an A / D converter A / D converter, a memory unit, a threshold unit, and a write control unit | lj.

Недостатком известного устройства  вл етс  его невысока  надежность.A disadvantage of the known device is its low reliability.

Наиболее близким по технической сущности к изобретению  вл етс  устройствоThe closest in technical essence to the invention is the device

2 , содержащее АЦП, вход которого подключен ко входу устройства и входу порогового блока, выход которого соединен со входом блока управлени  записью, блок оперативной пам ти, первый и второй входы которого подключены к выходу АЦП и первому выходу формировател  адреса, а его выход - к выходу устройства . Выход блока управлени  записью соед1шен со входом 4юрмировател  адреса.2, which contains an A / D converter whose input is connected to the input of the device and an input of a threshold unit whose output is connected to the input of the recording control unit, a random access memory unit whose first and second inputs are connected to the output of the A / D converter and the first output of the address racer, and its output to device output. The output of the recording control block is connected to the input of the 4 addressable address.

Недостатком данного устройства  вл етс  невысока  точность его работы.The disadvantage of this device is the low accuracy of its operation.

Целью изобретени   вл етс  повышение точности работы устройства.The aim of the invention is to improve the accuracy of the device.

Поставле1та  цель цостигаетс  тем,The goal is achieved by

что в предложенное устройство введены блок переключени  частот и счетчик, вход которого подключен к в.1ходу формировател адреса , а выход - к третьому входу блока оперативной тгам ти и первому входу блока : переключени  частот, второй вход которого соеаинен с выходом блока управлени  записью. Выход блока переключени  частот соединён с четвертым входом блока оперативной пам ти.that the proposed device includes a frequency switching unit and a counter, the input of which is connected to the first time address address shaper, and the output to the third input of the operational tag and the first input of the unit: frequency switching, the second input of which is connected to the output of the recording control unit. The output of the frequency switching unit is connected to the fourth input of the RAM unit.

На чертеже приведена структурна  схема устройства.The drawing shows a block diagram of the device.

Устройство содержит АЦП 1, блокThe device contains ADC 1, block

2 оперативной пам ти, пороговый блок 3, блок 4 управлени  .записью, блок 5 переключени  частот, формирователь 6 аареса и счетчик 7.2 RAM, threshold unit 3, recording control unit 4, frequency switching unit 5, Aares shaper 6 and counter 7.

Устройство работает следующих образом .The device works as follows.

. При псжтуплении на вход 8 устройства регистрируемого импульса срабатывает пороговый блок 3 и на блок 4 управлени  записью поступает разрешение на регистрацию импульса.. In the case of flipping, the threshold unit 3 is triggered to the input 8 of the device of the recorded pulse, and the permission to register the pulse arrives at the recording control unit 4.

С выхода блока 4 на первый вход адресного формировател  б и на вход блока 5 переключени  частот поступают импульсы опроса с частотой F , С выхода блока 5 на вход блока 2 рперативной пам ти также поступают импульсы опроса с частотой F . Таким образом , в блоке 2 записаны мгновенные значени  импульсного процесса с шагом дискретизации .From the output of block 4, polling pulses with a frequency F are sent to the first input of the address shaper b and to the input of the frequency switching unit 5, polling pulses with a frequency F are also fed from the output of block 5 to the input of block 2 of the operational memory. Thus, in block 2, the instantaneous values of the pulse process with a discretization step are recorded.

После записи в блок 2 оперативной пам ти выборки, т.е. после установки формировател  6 адреса в исходное состо ние , срабатывает счетчик переключени  7, а его выходной сигнал переклкхчает в блоке 5 переключени5 частот частоту опроса с P-f на - After writing to the memory block 2, i.e. After setting the address generator 6 to the initial state, the switching counter 7 is triggered, and its output signal switches the frequency of the polling from P-f to - in the frequency switching unit 5

Таким образом, дальнейша , региотраци  импульсного процесса происходит с частотой опроса Рд . При этом новые выборк-т мгновенных значений 1Шпульса занос тс  в блок 2 оперативной пам ти только по четным адресам (2 4-6 и т.д.) взамен записанных туда ранее.Thus, further, the registration of the impulse process takes place at the polling frequency Rd. At the same time, new samples of instantaneous values of 1Pulse are put into block 2 of RAM only at even addresses (2 4-6, etc.) instead of those recorded earlier.

После второго заполнени  блока 2 оперативной пам ти счетчик 7 переключени  переключает частоту опроса с Р  на Fa а При этомAfter the second filling of the second memory block 2, the switch 7 switches the polling frequency from P to Fa.

( вы2 на rj - 2 (vy2 on rj - 2

борки мгновенных значений занос тс  в блок 2 взамен предыдущих выборок |К)аа|) 2, 3,.6, 7, 10, 11 и т.д. По окончании действи  импульса в строку под номером 2 записываетс  код переполнени , и .регистраци  прекращаетс . Код переполнени  используетс  при расшифровке записанной Б блок 2 оперативной пам ти информации н выражает собой число переключений частоты опроса. В дгшом случае это означает , что частота оггроса переключалась 2 раза ( с F на F,j и на в A set of instantaneous values is entered into block 2 instead of previous samples | K) aa |) 2, 3, .6, 7, 10, 11, etc. When the pulse expires, an overflow code is written to line 2, and registration is terminated. The overflow code is used in decrypting the information recorded by the B block of operating memory 2 and represents the number of polling frequency switchings. In the latter case, this means that the frequency of the switch is switched 2 times (from F to F, j and to

Таким образом, устройство позвол ет проводить регистрацию импульсных процессов (длительность которых неизвестна ) с минимально возможной при фиксированном шаге дискретизации погрешностью преобразовани .Thus, the device allows the registration of pulsed processes (the duration of which is unknown) with the minimum possible conversion error at a fixed discretization step.

Claims (2)

1.Патент США Ns 3483528, гл. 340-173, 1П72.1. US Patent Nos. 3483528, ch. 340-173, 1P72. 2.Каталог фирмы . Брюль и Кьвр, модель 7502, Дани , 1975-76.2. Company directory. Bruhl and Kvr, model 7502, Dani, 1975-76.
SU772464461A 1977-03-21 1977-03-21 Information input arrangement SU618734A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772464461A SU618734A1 (en) 1977-03-21 1977-03-21 Information input arrangement

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772464461A SU618734A1 (en) 1977-03-21 1977-03-21 Information input arrangement

Publications (1)

Publication Number Publication Date
SU618734A1 true SU618734A1 (en) 1978-08-05

Family

ID=20700234

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772464461A SU618734A1 (en) 1977-03-21 1977-03-21 Information input arrangement

Country Status (1)

Country Link
SU (1) SU618734A1 (en)

Similar Documents

Publication Publication Date Title
SU618734A1 (en) Information input arrangement
SU507897A1 (en) Memory device
SU1688237A1 (en) Device for information input
SU1282107A1 (en) Information input device
SU785897A1 (en) Associative storage
SU1695289A1 (en) Device for computing continuously-logical functions
SU1583744A1 (en) Apparatus for debugging programs
SU501362A1 (en) Device for recording waveforms of nanosecond repetition
SU1278741A1 (en) Device for registering signals
SU1238165A1 (en) Device for checking blocks of read-only memory
SU1487191A1 (en) Multichannel code-voltage converter
SU750496A1 (en) Multichannel system for analysis of extremums
RU1783529C (en) Device for program control
SU510754A1 (en) Device for controlling memory blocks
SU1605208A1 (en) Apparatus for forming control tests
SU881727A1 (en) Liscrete information collecting device
SU494745A1 (en) Device for the synthesis of multi-cycle scheme
SU691925A1 (en) Memory device
SU1734109A1 (en) Pulse counting device
SU489124A1 (en) Device for recording information
SU864551A1 (en) Digital register of pulse proscesses
SU506022A1 (en) Device for recording operator actions
SU1695286A1 (en) Sensor interface
RU2000602C1 (en) Data input device
SU622172A1 (en) Dynamic storage