SU617865A1 - Устройство дл подавлени фоновых составл ющих в видеосигнале - Google Patents

Устройство дл подавлени фоновых составл ющих в видеосигнале

Info

Publication number
SU617865A1
SU617865A1 SU772462991A SU2462991A SU617865A1 SU 617865 A1 SU617865 A1 SU 617865A1 SU 772462991 A SU772462991 A SU 772462991A SU 2462991 A SU2462991 A SU 2462991A SU 617865 A1 SU617865 A1 SU 617865A1
Authority
SU
USSR - Soviet Union
Prior art keywords
signal
output
input
delay line
inverter
Prior art date
Application number
SU772462991A
Other languages
English (en)
Inventor
Владимир Николаевич Макаров
Александр Константинович Цыцулин
Original Assignee
Предприятие П/Я А-1772
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1772 filed Critical Предприятие П/Я А-1772
Priority to SU772462991A priority Critical patent/SU617865A1/ru
Application granted granted Critical
Publication of SU617865A1 publication Critical patent/SU617865A1/ru

Links

Landscapes

  • Picture Signal Circuits (AREA)

Description

1
Изобретение относитс  к промышленным средствам св зи и использоватьс  в телевизионных системах обнаружени  и измерени  углового положени  точечных объектов на неравномерном и фоне.
Известно устройство дл  подавлени  фоновых составл ющих в видеосигнале, содержащее сумматор, на первый вход которого непосредственно, а на второй через первую линию задержки подан видеосигнал 1.
Однако в известном устройстве при работе на фоне с резкими гранипами в выходном сигнале содержатс  импульсы от фопа, в песколько раз превыщающие полезный сигнал.
Цель изобретени  - увеличение отношени  сигнала к фоновой помехе.
Дл  этого в устройство дл  подавлени  фоновых составл ющих в видеосигнале, содержащее сумматор, на первый вход которого непосредственно, а на второй через первую линию задержки подап видеосигпал , введены дифференцирующий блок, инвертор , втора  лини  задержки, элемент И и ограничитель, нри этом к выходу сумматора подключен вход дифференцирующего блока, выход которого соединен с входом инвертора и с входом второй линии задержки , выход инвертора соединен с первым входом элемента И, а выход второй линии задержки соединен с вторым входом элемента И, выход которого подключен к входу ограничител .
На фиг. 1 изображена структурна  электрнческа  схема предложенного устройства; на фиг. 2 - временные диаграммы, по сн ющие его работу.
Устройство содержит сумматор 1, па первый вход которого иепосредствепно, а на второй через первую линию задержки 2 подан видеосигнал, дифференцирующий блок 3, инвертор 4, вторую линию задерл кн 5, элемент И 6 и ограничитель 7, при этом к выходу сумматора 1 подключен вход днфференцирующего блока 3, выход которого соединен с входом инвертора 4 и с входом второй линии задерл ки 5, выходы инвертора 4 и линии задерл ки 5 подключены соответственно к первому и второму входам элемента И 6, выход которого подключен к входу ограничител  7.
Устройство работает следующим образом .

Claims (2)

  1. Входной видеосигнал (фиг. 2а) поступает па пеинвертирующий вход сумматора 1 и на линию задержки
  2. 2. Врем  задерл ки выбираетс  равным длительиости точечного сигнала. Задерл :анный видеосигнал (фиг. 26) подаетс  на инвертирующий вход сумматора 1 и вычитаетс  из исходиог-о сигнала (фиг. 2в). Разностный сигнал с выхода сумматора 1 содержит выбросы от фронтов и коротких импульсов, а также остаточный сигнал от неравномерного фона (фиг. 2в). Этот сигнал поступает на дифференцирующий блок 3, который умешлнает остаточный сигиал от фоиа (фиг. 2г). Сигнал с выхода дифференцирующего блока 3 поступает на входы инвертора 4 и линии задержки 5. Врем  задержки также равно длительности точечного сигнала. Проинвсртированный (фиг. 2е) и задер/канный (фиг. 2д) разностные сигналы подаютс  на входы элемента И 6. Мгновенное значение сигнала на выходе элемента И 6 pamro минимальному значению из двух сигналоп (фиг. 2ж), т. е. вынолн етс  условие рз если р /р„ вых. г если t/p /р„ где t/pg -мгновенное значение разностного задержанного сигнала; t/pjj - мгновенное значение разностного проинвертированного сигнала. Сигнал с выхода элемента И 6 подаетс  на ограничитель 7 с регулируемым порогом. На выходе ограничител  7 нрисутствуют точечные сигналы (фиг. 2з). Порог ограничени  выбираетс  исход  из заданной веро тности ложной тревоги при наличии Hiyмов и мещающего фона. Использование дополнительных элементов - второй линии задержки, инвертора, днфференнлрующею блока, элемента И и ограничител  выгодно отличает предлагаемое устройство от известного, так как нозвол ет значительно изменить отношение сигнала к фоновой помехе (в 20-50 раз но сравнению с известным в зависимости от характера фона). Формула изобретени  Устройство дл  нодавлени  фоновых составл ющих в видеосигнале, содержащее сумматор, на первый вход которого непосредственно , а на второй через первую лннню задержки подан видеосигнал, отличающеес  jCM, что, с нелью увеличени  отнощсни  сигнала к фоновой номехс, в него введены дифференцирующий блок, инвертор , втора  лини  задержки, элемент И и ограничитель, при этом к выходу сумматора подключен вход дифференцирующего блока, выход которого соединен с входом инвертора и с входом второй линии задержки , выход инвертора соединен с первым входом элемента И, а выход второй линии задержки соединен с вторым входом элемента И, выход которого подключен к входу ограничител . Источники информации, нрин тые во внимание при экспертизе 1. Патент США № 3258529, кл. 178-68, 1966.
SU772462991A 1977-03-15 1977-03-15 Устройство дл подавлени фоновых составл ющих в видеосигнале SU617865A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772462991A SU617865A1 (ru) 1977-03-15 1977-03-15 Устройство дл подавлени фоновых составл ющих в видеосигнале

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772462991A SU617865A1 (ru) 1977-03-15 1977-03-15 Устройство дл подавлени фоновых составл ющих в видеосигнале

Publications (1)

Publication Number Publication Date
SU617865A1 true SU617865A1 (ru) 1978-07-30

Family

ID=20699632

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772462991A SU617865A1 (ru) 1977-03-15 1977-03-15 Устройство дл подавлени фоновых составл ющих в видеосигнале

Country Status (1)

Country Link
SU (1) SU617865A1 (ru)

Similar Documents

Publication Publication Date Title
KR890013907A (ko) 라디오수신기의 잡음 블랭킹(Blanking)시스템
KR850006800A (ko) 차량의 정보 전달 장치
KR100332846B1 (ko) 비디오신호의노이즈성분결정방법및그방법을실행하는회로
SU617865A1 (ru) Устройство дл подавлени фоновых составл ющих в видеосигнале
JPS5549042A (en) Sound momentary break interpolating receiver
KR840001389A (ko) 전하 이송장치로부터 2진 정보를 검출하는 방법 및 장치
SU1690218A2 (ru) Устройство дл подавлени фоновых составл ющих в видеосигнале
SU790248A2 (ru) Селектор пачки импульсов по длительности
SU993456A1 (ru) Устройство дл синхронизации
SU966928A2 (ru) Устройство дл приема информации с подавлением помех
RU2244375C1 (ru) Устройство поиска широкополосных сигналов
SU886288A2 (ru) Устройство синхронизации
SU756660A1 (ru) Устройство для приема информации • с подавлением помех 1
SU482024A1 (ru) Устройство дл обнаружени сбо цикловой синхронизации в системах передачи данных с последовательным декодированием
SU621091A2 (ru) Устройство декодировани импульсной информации
SU610313A1 (ru) Регенератор двоичных символов
SU1029407A2 (ru) Селектор импульсов по длительности
RU2273953C1 (ru) Устройство поиска широкополосных сигналов
SU860328A1 (ru) Устройство обнаружени импульсного сигнала
RU2044406C1 (ru) Селектор импульсов заданной длительности
SU577661A1 (ru) Устройство дл определени временного положени основного максимума периодического сигнала
KR910017374A (ko) 광디스크의 데이타 연속 입력 제어 시스템
SU785822A1 (ru) Устройство передачи и приема поправок в сверхдлинноволновых радионавигационных системах
JPS56123160A (en) Trunk line channel fault monitoring system
JPS546436A (en) Operation detector of electronic computer