SU615545A1 - Analogue storage - Google Patents

Analogue storage

Info

Publication number
SU615545A1
SU615545A1 SU762428140A SU2428140A SU615545A1 SU 615545 A1 SU615545 A1 SU 615545A1 SU 762428140 A SU762428140 A SU 762428140A SU 2428140 A SU2428140 A SU 2428140A SU 615545 A1 SU615545 A1 SU 615545A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
generator
trigger
voltage
Prior art date
Application number
SU762428140A
Other languages
Russian (ru)
Inventor
Иосиф Зиновьевич Животовский
Original Assignee
Всесоюзный научно-исследовательский институт нефтепромысловой геофизики
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Всесоюзный научно-исследовательский институт нефтепромысловой геофизики filed Critical Всесоюзный научно-исследовательский институт нефтепромысловой геофизики
Priority to SU762428140A priority Critical patent/SU615545A1/en
Application granted granted Critical
Publication of SU615545A1 publication Critical patent/SU615545A1/en

Links

Landscapes

  • Plasma Technology (AREA)

Description

(54) АНАЛОГОВОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО(54) ANALOG STORAGE DEVICE

Claims (2)

Изобретение относи ге  к устройствам импупьсной .техники и примен етс  дл  запоминани  или задержки широгно-моду пированного сигнапа. Известны устройства дл  запоминани  и задержки дпитепьносгей пр моугольных импульсов, одно из которых содержит накопитель , генератор, распределитель и узлы коррекции ij . Из известных устройств иаибопее близким к изобретению по технической сущнос и  вл етс  усгройствпсодержащеё два генератора линейно-нарастающего напр жени , триггер, фор мир t ватапь, один вход которого соединен с выходом схемы сравнени , а другой входс первым входом устройства 2 . Однако известные устройства не позвол ют точно восстанавливать-длительность выходного импупьса. Целью изобретени   вл етс  повышение точности. В описываемом устройстве эго достигаетс  тем, что в нем первый вход триггера соединен с первым входом уст ройства, второй вход - со вторым входоц устройства и входом генератора линейно нарастающего напр жени , выход iKOToporo- подключен к первому входу схемы сравнени , второй вход которой соединен с выходом второго генератора линейно нарастающего напр жени , вход Kt торого св зан с выходом триггера. На фиг. 1 приведена блок-схема описываемого устройства; на фиг. 2 - временна  диаграмм его работы. Описываемое устройство содержит триггер 1, первый генератор 2 линейно нарастающего напр жени , втфой генератор 3 линейно нарастающего иапр жени , схему 4 сравнени  и формирователь 5 выходного сигнала; первый 6 и второй 7 входы устройства. На второй вход 71устройства и вход генератора 2 поступает запоминаемый импульс Gli, Триггер 1 перебрасываетс  от переднего фронта импупьса О   .запускает генератор 3, а генератор 2 запускаегс  от заднего ( импупьса а . Наклон л нейио измен ющихс  нап р жений d и -6 - одинаков. С приходом на первый вход 6 импульса 2 , отсговщего от начапа запоминаемого импупь са о на вепичину задержки, триггер 1 перебрасываетс  в первоначальное состо ние , формиру  импупьс 9 на внходе, формироватепь 5 формирует передний фронт выходного запоминаемого импупьса е , а генератор 2. прекращает генерировать пинейно нарастающее напр жение и поддерживает на выходе то напр жение до которого Ьно успепо нарасти -сигнал ( ЗГ . На. входы схемь 4 сравнени  посту пают сигнапы SH J с генераторов 2 и 3 В момент равенства напр жений (Г., и -и схема 4 вырабатывает импупьс, который подаетсй на один из входов форкгаровател  5 и на его выходе формируетс  зад (шй фронт запоминаемого импульса е . Вы кодной сигнал е формируетсй между импул сом, отсто щим,от начапа гвапоминаемого импульса на. вепичину задержки и моме том раве ства выходных напр жений cF «.6 двух генераторов. Следовательно, повышаютс  метрологические характеристики запомннак деЛ уст ройства. Формула изобретени  Анапоговое запоминак цее устройство, содержащее два генератора пинейно нараогающего напр жени , триггер.формироватепь , один вход которого соединен с схемы сравнени , а другой вход - с первым входом устройства, о т п и ч а е е с   тем, что, с цепью повьпиени  точности устройства, в нем первый вход триггера соединен с первым входом устройства , второй вход - со вторым входом устройства и входом первого генератора линейно нарастающего напр жени , выход которого подключен к первому входу схемы сравнени , второй вход которой соединен с выхо/;эм второго генератора пинейно нарастающего напр жени , вход которого св зан с выходом триггера. Источники информации, прин тые во внимание при экспертизе: 1.Авторское свидетепьство СССР № 4766О4, кп. Gill С 27/ОО, 1973. The invention relates to improvised technology devices and is used for memorizing or delaying the pulse mode. Devices are known for storing and delaying dal-sided square pulse pulses, one of which contains a drive, a generator, a distributor, and correction nodes ij. Of the known devices, it is closest to the invention to the technical essence and is to use two linearly-increasing voltage generators, a trigger, the shape of the world, and one input connected to the output of the comparison circuit and the other input to the first input of the device 2. However, the known devices do not allow for accurate recovery of the output impulse duration. The aim of the invention is to improve the accuracy. In the described device, the ego is achieved by the fact that in it the first input of the trigger is connected to the first input of the device, the second input is connected to the second input of the device and the generator input of the linearly increasing voltage, the output iKOToporo is connected to the first input of the comparison circuit, the second input of which is connected to the output of the ramp voltage generator, the input Kt of the latter, is connected with the trigger output. FIG. 1 shows a block diagram of the described device; in fig. 2 - time diagrams of his work. The described device comprises a trigger 1, a first linearly increasing voltage generator 2, a linearly increasing voltage generator 3, a linearly increasing voltage generator 3, a comparison circuit 4 and an output signal shaper 5; The first 6 and second 7 inputs of the device. The second input 71 of the device and the input of the generator 2 receive the remembered pulse Gli, Trigger 1 is transferred from the leading edge of the impedance O. The generator 3 starts, and the generator 2 starts from the rear (impulse a. The slope of the neo of varying stresses d and -6 is the same With the arrival at the first input 6 of a pulse 2, which bounces off the beginning of the memorized delay on the delay time, the trigger 1 is transferred to the initial state, forming an impregnation 9 on the input, the front end 5 forms the front front of the output memorized imp, and the gene The generator 2. ceases to generate a punchy increasing voltage and maintains at the output that voltage to which the voltage rises well. Signal (SG. On. Circuit inputs 4 comparisons receive SH J signals from generators 2 and 3 At the moment of equal voltage (G. , and - and circuit 4 generates an impulse that is applied to one of the inputs of the forker 5 and forms its rear (exit edge of the memorized pulse e.) You code signal e is formed between the pulse away from the beginning of the memorized pulse on. The magnitude of the delay and the momentum of the output voltage cF «.6 of two generators. Consequently, the metrological characteristics of the memory of the device increase. Claims An antagon device is a device containing two generators of a voltage-receiving voltage, a trigger form, one input of which is connected to a comparison circuit, and the other input - with the first input of the device, with the accuracy of the device, the first input of the trigger is connected to the first input of the device, the second input is connected to the second input of the device and the input of the first ramp voltage generator, the output of which is connected to the first input of the comparison circuit, the second input of which This is connected to the output of the second generator of the pin-rising voltage generator, the input of which is connected with the trigger output. Sources of information taken into account in the examination: 1. Authorship of the USSR No. 4766О4, кп. Gill C 27 / OO, 1973. 2.Авторское свидетельство СССР № 2О9О82, кл, Qll С 27/ОО, 197О.2. USSR author's certificate No. 2О9О82, class, Qll С 27 / ОО, 197О.
SU762428140A 1976-12-13 1976-12-13 Analogue storage SU615545A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762428140A SU615545A1 (en) 1976-12-13 1976-12-13 Analogue storage

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762428140A SU615545A1 (en) 1976-12-13 1976-12-13 Analogue storage

Publications (1)

Publication Number Publication Date
SU615545A1 true SU615545A1 (en) 1978-07-15

Family

ID=20685952

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762428140A SU615545A1 (en) 1976-12-13 1976-12-13 Analogue storage

Country Status (1)

Country Link
SU (1) SU615545A1 (en)

Similar Documents

Publication Publication Date Title
SU615545A1 (en) Analogue storage
SU663094A1 (en) Pulse delay device
SU930148A1 (en) Low-frequency frequency meter
SU642737A1 (en) Graphic information readout device
SU1737714A1 (en) Controlled frequency divider
SU790349A1 (en) Frequency divider with odd division coefficient
SU680162A1 (en) Pulse delay device
SU873399A1 (en) Pulse train former
SU828382A1 (en) Pulse train generator
SU601760A1 (en) Analogue storage
SU917172A1 (en) Digital meter of time intervals
SU957420A1 (en) Device for pulse signal calibrated delay
SU1674163A1 (en) A-b/a+b function evaluator
SU445983A1 (en) Voltage-Voltage Converter Duration
SU1462330A1 (en) Information input device
SU962821A1 (en) Digital register of pulse signal shape
SU970666A1 (en) Time delay device
SU940239A2 (en) Dynamic storage device
SU1764153A1 (en) Rectangular pulse delay device
SU1005294A1 (en) Converter of pulse train into square-wave pulse
SU771730A1 (en) Device for testing semiconductor storage
SU1411677A1 (en) Device for determining extremums of electric signals
SU617813A1 (en) Sawtooth voltage generator
SU731377A1 (en) Device for measuring duration of front of shock acceleration pulses
SU732669A1 (en) Recording device