SU604415A1 - Устройство дл обнаружени сигналов - Google Patents

Устройство дл обнаружени сигналов Download PDF

Info

Publication number
SU604415A1
SU604415A1 SU762402728A SU2402728A SU604415A1 SU 604415 A1 SU604415 A1 SU 604415A1 SU 762402728 A SU762402728 A SU 762402728A SU 2402728 A SU2402728 A SU 2402728A SU 604415 A1 SU604415 A1 SU 604415A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
logical
output
outputs
logic
Prior art date
Application number
SU762402728A
Other languages
English (en)
Inventor
К.К. Васильев
Г.Ф. Комиссаров
Original Assignee
Предприятие П/Я Г-4488
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4488 filed Critical Предприятие П/Я Г-4488
Priority to SU762402728A priority Critical patent/SU604415A1/ru
Application granted granted Critical
Publication of SU604415A1 publication Critical patent/SU604415A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

логического элемента, а выход ключа  вл етс  выходом логического элемента.
На фиг. 1 щ}1веде а структурна  схема предложенного устройства; ,на фиг. 2 - функциональна  электрическа  схема логического элемента.
Устройство дл  обнаружени  сигнала содержит аналого-цифровой Лреоб.разователь 1, выход которого соединен с входом Л .последовательно включенных многоразр дных perHiCTpOiB 2 Сдвига, :Каждый из котарых содержит К отводов, синхронизатор 3, первый и второй выходы которого соединены соответственно ic входами управлени  аналого-дифрового преобразовател  1 и каждого из Л многоразр дных регистров 2 сдвига, и блок 4 прин ти  решени , М логических блоков 5 .и два сумматора 6 и 7, дри этом одноименные отводы и выходы каждого из Л 1м,но1гораз1р ,дных регистров 2 сдвига соединены с соответствующими входами каждого из М логических (блоков 5, выходы одного из которых соединены с входами первого сумматора 6, а выходы всех остальных логических блоков 5, а также отводы первого многоразр дного регистра 2 сдвига соединены с соответствующими входами (Второго сумматора 7. Выходы сумматоров б и 7 соединены с входами блока 4 прин ти  решени . Каждый из логических блоков 5 содерн(Ит N-1 логических элементов 8, приэтом первые входы каждого из N-1 логических элементов 8 и второй вход логического элемента 8  вл ютс  соответствующими выходами логического блока 5. Выход каждого шз N-1 логических элементов 8  вл етс  соответствующим выходом логического блока 5, а вторые ,и первые входы каждого из логических элементов 8, кроме первого, соединены между собой. Каждый из логических элементов 8 логического блока 5 выполнен в виде последовательно соединенных блока 9 вычитани  .и ключа 10, второй вход которого соединен с вторым выходом блока 9 вычитани . Первый и второй входы блока 9  вл ютс  соответственно -первым и вторым входом логического элемента 8, а выход ключа 10  вл етс  выходом логического элемента 8.
Устройство работает следующем образом .
Видеосигналы с выхода приемника радиолокапионной станции (РЛС) поступают на аналого-цифровой преобразователь 1, где осуществл етс  временна  дискретизаци  :И квантование сигналов на л уровней. Квантованные сигналы поступают на многоразр дные регистры 2 сдвига. СинхрОНизатор 3, запускаемый синхроимпульсами РЛС, О1бес1пе1чивает синхронную работу аналОГО-дифрового иреобразовател  1, управл ет движением сигналов ,в многоразр дных регистрах 2 сдвига. Скарость движени  сигнаЛОв определ ете  частотой квантов
дальности, а от одного многоразр дного регистра 2 сдвига к другому - частотой повторени  импульсов РЛС. Число разр дов каждого Канала МНогоразр дного регистра 2 сдвига равно Ч1ислу квантов дальности, а число каналов равно числу ур.овней квантовани  многоразр дного регистра 2 сдвига. Анализ поступаю1щих на .многоразр дные регистры 2 сдвига сигналов осуществл етс 
0 с помощью логнческ1их элементов 8. При этом жвантованные сигналы анализируютс  одновременно в ДИСК1ретах по дальности дл  двух соседних периодов повторени  пакета Импульсов длиною N. Число анализируемых
5 дискретов по дальностк п определ етс  периодом нестационарности поМСхи и зависит от параметров РЛС (в данном случае /V 4).
Логический элемент работает следую0 щим образом.
Если на вход логического элемента 8 поступают сигналы Xi и Хз  з двух соседних периодов повторени , то на выходе .будет разность Xi-Xz при и нуль при
. Далее сигнал с лопнческого элемента 8 поступает в сум.маторы 6 Или 7, таким образом в Сумматорах 6 и 7 суммируютс  только положительные при;раще1Н.и  лродесса в области предполагаемого сигнала
0 (сумматор 6) и в области помехи (сумматор 7). Дл  Прин ти  решени  о наличии цели Используетс  сумма гюлолсительных п.риращений в области сигнала, нормированна  к сумме положительных прираще5 НИИ в Области помехи. Использование дололн1ительной инфОрмации, содержащейс  в полол ительных приращени х отсчетов в области помехи, позвол ет обеспечить хорошую устойчивость ложной тревоги рассма0 триваемоло обнаружител  при изменении коррел ци.и помех от мор .
Предложенное устройстВО дл  О бнаружени:Я сигнала обладает хорощей устойчивостью ложной тревоги при изменении коррел ционных 1свойств помехи. При изменении в пределах О-09 величина ложной тревоги измен етс  всего на пор док.

Claims (3)

1. УстрОйство ДЛ.Я обнаружени  оигналоВ , содержащее аналого-цнфровой преобразователь , выход которОго соеди.нен с входом последователь,но .н.ых многоразр дных регистров сдвига, каждый из которых содержит К отводов, синХ|ронизатор, первый и второй выходы кото.рого соединены соответственно с входа.ми управлени  аналого-цифрового преобразовател  .и каждого из Л ;мйогоразр дных регистров сдвига , и блок приНЯти  решени , отличающ . е е с   тем, что, с |целью увеличени  стабильности уровн  ложных TipeBor, введены М логических блоков и два сумматора, лрн
этом одноименные отводы и выходы кале;дого из N .многоразр дных регистров сдви-та соединены с ооответствующими входами .каждого из М логических блоков, выходы
;-одн10го из которых соединен.ы с входам-и первого сумматора, а выходы тасех остальных логичесК)Их блоков, а также отводы первого 1М|Ногараз|р дно1Го релистра СДВига
. ооедиНВны с соответст.вующиМИ .входамл Второго сумматора, а выходы сумматора соединены с (входами .блока прин ти  решени .
2. Устройство по П. 1, о т л Ич а ю щ е е с   тем, что каждый ,из Л0г:ических блоков
содержит логических элементов, при этом тервые (Входы каждого из логическ1их элементов и второй вход логического элемента  вл ютс  Соответствую-щими входами логического блока, выход .каждого из логических элементов  вГ1 ЬЗ:
л етс  соответствующи.м выходом логического блока, а вторые и первые входы каждого из N-1 логических элементов, Кроме Первого, Соединены 1между собой.
3. Устройство по п. 1, отличающеес   тем, что каждый из логических элементов логического .бл1ока выполнен в виде последовательно соединенных блока вычитани  и ключа, второй вход которото Соединен с вторым выходом блока вычитани , первый и второй входы которого  вл ютс  соответственно первым .и вторым входом
логического элемента, а выход ключа  вл етс  выходом логического элемента.
Источ«.шс информации, прин тый во внимание при экспертизе:
1. Патент Великобритании № 1216406, НКИ Н 4 D, опублик. 02.02.71.
7Г. -Н-- Illf
fU.
/;
Число
Знак разности if иг.2
SU762402728A 1976-09-01 1976-09-01 Устройство дл обнаружени сигналов SU604415A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762402728A SU604415A1 (ru) 1976-09-01 1976-09-01 Устройство дл обнаружени сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762402728A SU604415A1 (ru) 1976-09-01 1976-09-01 Устройство дл обнаружени сигналов

Publications (1)

Publication Number Publication Date
SU604415A1 true SU604415A1 (ru) 1982-01-07

Family

ID=20676408

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762402728A SU604415A1 (ru) 1976-09-01 1976-09-01 Устройство дл обнаружени сигналов

Country Status (1)

Country Link
SU (1) SU604415A1 (ru)

Similar Documents

Publication Publication Date Title
SU604415A1 (ru) Устройство дл обнаружени сигналов
GB1223553A (en) Improvements in or relating to digital signal transmission systems
US4223270A (en) Multiplexed CCD pulse width discriminator
MY125022A (en) Partial response maximum likelihood (prml) bit detection apparatus
GB1123641A (en) Method and devices for wave frequency discrimination and digital measurement, using sampling and logic circuits
JPS5753169A (en) Bit discriminating circuit
SU762560A1 (ru) Устройство обнаружения радиолокационных сигналов
SU782171A2 (ru) Устройство дл приема биимпульсного сигнала
RU2047942C1 (ru) Адаптивное устройство разделения неортогональных сигналов двоичной фазовой манипуляции
SU926784A1 (ru) Детектор частотно-манипулированных сигналов
SU930646A1 (ru) Устройство дл приема и обработки коррелированных сигналов с импульсной модул цией в многоканальных системах
SU834907A1 (ru) Устройство дл анализа импульсныхпОСлЕдОВАТЕльНОСТЕй
SU1116547A1 (ru) Устройство дл выделени рекуррентного синхросигнала
RU1804697C (ru) Способ обобщенного пор дкового препарировани сигнала и устройство дл его осуществлени
SU926612A1 (ru) Устройство обработки сигналов дл количественной оценки рыбных скоплений
SU780153A1 (ru) Цифровой частотный дискриминатор
SU579648A1 (ru) Приемное телемеханическое устройство частотной информации
SU1506564A2 (ru) Обнаружитель активности канала в системе с дельта-модул цией
SU1633439A1 (ru) Информационно-измерительна система
RU1807568C (ru) Устройство дл обнаружени симметричных сигналов
SU1091174A1 (ru) Многоканальный анализатор распределени веро тностей
SU822120A1 (ru) Устройство дл сокращени избыточностииНфОРМАции
SU1067610A2 (ru) Детектор частотно-манипулированных сигналов
SU1012449A1 (ru) Устройство дл приема биоимпульсного сигнала
SU1180953A1 (ru) "уctpoйctbo для пpиema и пepeдaчи иhфopmaции"