SU604173A2 - Arrangement for discriminating recurrent synchrosignal with error detection - Google Patents
Arrangement for discriminating recurrent synchrosignal with error detectionInfo
- Publication number
- SU604173A2 SU604173A2 SU762415516A SU2415516A SU604173A2 SU 604173 A2 SU604173 A2 SU 604173A2 SU 762415516 A SU762415516 A SU 762415516A SU 2415516 A SU2415516 A SU 2415516A SU 604173 A2 SU604173 A2 SU 604173A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- sync signal
- analyzer
- key
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Description
Изобретение относитс к электросв зи, в частности к устройствам синхронизации, и может использоватьс в системах передачи данных , работающих как по симплексным, так и по дуплексным каналам св зи с покодограммным методом обмена телекодовой информацией, в которых посылки фазировани передаютс по тем же каналам, что и информаци . По основному авт. св. N° 475744 известно устройство выделени рекуррентного сннхросигнала с обнаружением ошибок, содержащее последовательно соединенные переключатель режимов работы, узел проверки на рекуррентность , селектор, элемент И-, узел сравнени , реверсивный счетчик, причем второй выход узла проверки на рекуррентность подключен к первым входам переключател режимов работы и;узла сравнени , а к второму входу последнетх подключен второй вход переключател режи.мой работы, выход узла сравнени через реверсивный счетчик подклю1ен к третьему входу переключател реж.имов работы и к второму входу элемента И, выход которой подключен к четвертому входу переключател режимов работы и к другому входу реверсивного счетчика, ha суммирующий вход которого подана тактова частота. Однако такое устройство выделени рекуррентного синхросигнала с обнаружением ошибок обладает низкой помехоустойчивостью и повышенной веро тностью ложного выделени синхросигнала из шума. Цель изобретени - увеличение помехоустойчивости н уменьшение веро тностн ложного выделени синхросигнала из шума. Дл этого в устройство выделени рекуррентного синхросигнала с обнаружением ошибок введен блок анализа синхросигнала, выход которого подключен к второму входу переключател режимов работы, четвертый вход которого соединен с входом блока анализа синхросигнала . Блок анализа синхросигнала состоит из объединенных по информационному входу ключа , анализатора вызова и анализатора телекодовой информации, выход которого через последовательно соединенные первый триггер н дополнительный элемент И подключен к другому входу ключа, а выход анализатора вызова через второй триггер подключен к другому входу дополнительного элемента И, при этом выход элемента ИЛИ подключен к другим входам первого и второго триггеров, причем входы анализатора вызова, элемента ИЛИ иThe invention relates to telecommunications, in particular, to synchronization devices, and can be used in data transmission systems operating over both simplex and duplex communication channels with the frame-by-frame method of exchanging telecode information, in which phasing messages are transmitted and information. According to the main author. St. N ° 475744, a device for detecting a recurrent snare signal with error detection is known, comprising a series-connected mode switch, a recurrence check node, a selector, an I- element, a comparison node, a reversible counter, the second output of the recurrence check node of the mode switch and; Comparison node, and the second input of the latter is connected to the second input of the switch of the operation mode; the output of the Comparison node is connected via a reversible counter to the third input; ents rezh.imov work and to the second input of AND, whose output is connected to a fourth input of the mode switch and to the other input of the reversible counter, ha summing input of which the clock frequency is filed. However, such a device for extracting a recurrent synchronization signal with error detection has a low noise immunity and an increased probability of spurious identification of a sync signal from noise. The purpose of the invention is to increase noise immunity and reduce the likelihood of spurious identification of a sync signal from noise. For this purpose, a synch signal analysis unit is inserted into the recurrent clock detection with error detection device, the output of which is connected to the second input of the operating mode switch, the fourth input of which is connected to the input of the synchronization analysis unit. The sync signal analysis block consists of a key, a call analyzer and a telecode information analyzer united by the information input, the output of which is connected through another first key to the other key input through the serially connected first trigger and the analyzer’s output through the second trigger connected to another input of the additional element the output of the OR element is connected to other inputs of the first and second triggers, and the inputs of the call analyzer, the OR element and
выход ключа вл ютс соответственно входами и выходом блока анализа синхросигнала.the key output are respectively the inputs and output of the sync signal analysis unit.
На чертеже дана структурна схема предлагаемого устройства.The drawing is a structural diagram of the proposed device.
Оно содержит блок 1 анализа синхросигнала , который состоит из объединенных по инфор .мационному входу ключа 2, анализатора 3 вызова и анализатора 4 телекодовой информации , выход которого через последовательно соединенные первый триггер 5 и дополнительный элемент И 6 подключен к другому входу ключа 2, а выход анализатора 3 вызова через второй триггер 7 подключен к другому входу дополнительного элемента И 6, при этом выход элемента ИЛИ 8 подключен к другим входам первого и второго триггеров 5 и 7, причем входы анализатора 3 вызова, элемента ИЛИ 8 и выход ключа 2 вл ютс соответственно входами и выходом блока 1 анализа синхросигнала, выход которого подключен к второму входу переключател 9 режи.мов работы , а вход - к четвертому входу переключател 9 режимов работы.It contains a sync signal analysis block 1, which consists of a key 2, an analyzer 3 calls combined with an information input, a telecode information analyzer 4, the output of which through serially connected first trigger 5 and additional element 6 connects to another input of key 2, and output analyzer 3 call through the second trigger 7 is connected to another input of an additional element And 6, while the output of the element OR 8 is connected to the other inputs of the first and second triggers 5 and 7, and the inputs of the analyzer 3 call, element OR 8 output switch 2 are respectively input and output clock signal analysis unit 1, the output of which is connected to a second input of switch 9 rezhi.mov work as input - to a fourth input of switch 9 operating modes.
Переключатель 9 режимов работы последовательно соединен с узлом 10 проверки на рекуррентность, селектором 11 и элементом И 12, причем второй выход узла 10 проверки на рекуррентность подключен к первым входам переключател 9 режимов работы и узла 13 сравнени , к второ.му входу последнего подключен второй вход переключател 9 режимов работьк третий вход которого и второй вход элемента И 12 через реверсивный счетчик 14 соединен с выходом узла 13 сравнени , выход элемента И 12 подключен к четвертому входу переключател 9 режимов работы и другому входу реверсивного счетчика 14, на суммирующий вход которого подана тактова частота.Switch 9 operating modes are connected in series with recurrence test node 10, selector 11 and element 12, the second output of recurrence test node 10 connected to the first inputs of operation mode switch 9 and comparison node 13, to the second input of the last connected second input the switch 9 of operation modes whose third input and the second input of the element 12 are through a reversible counter 14 connected to the output of the comparison node 13, the output of the element 12 is connected to the fourth input of the switch 9 of operating modes and another input down counter 14, to a summing input of which is fed clock frequency.
Предлагаемое устройство работает следующим образом.The proposed device works as follows.
Сигнал, принимаемый из канала св зи, одновременно поступает на анализатор 3 вызова, формирующий сигнал «Вызов прин т из принимаемой посылки вызова, анализатор 4 телекодовой информации, формирующий сигнал «Наличие телекодовой информации из посылки , принимаемой после посылки вызова, через ключ 2 на узел 13 сравнени . После выделени сигнала «Вызов прин т с анализатора 3 вызова запускаетс триггер 7, а тюсле выделени сигнала «Наличие телекодовой информации с анализатора 4 телекодовой информации - триггер 5, при этом с элемента И 6 вырабатываетс сигнал, открывающий ключ 2, через который информаци с вставленной в нее посылкой фазировани поступает на переключатель 9 режимов работы и далее на узел 10 проверки на рекуррентность. Результаты проверки, образуемые в узле 13 сравнени , подсчитываютс реверсивным счетчиком 14.При каждом удовлетворении рекуррентному закону по суммирующей щине на вход реверсивного счетчика 14 подаетс импульс тактовой частоты и, следовательно, при наличии серии m нулей (при условии отсутстви ощибочных знаков) или серии ш + с нулей (при одном ощибочном знаке) и так далее, происходит его срабатывание. В этом случае переключатель 9 режимов работы отключает поступление знаков из канала св зи и переводит регистр сдвига . узла 10 проверки на рекуррентность на автономное генерированиеThe signal received from the communication channel simultaneously arrives at the call analyzer 3, which generates the signal "The call is received from the received call, the analyzer 4 of the telecode information, forming the signal" The presence of the telecode information from the send received after the call through the key 2 to the node 13 comparisons. After the selection of the signal, the Call is received from the call analyzer 3, trigger 7 is triggered, and the extraction signal from the presence of the telecode information from the analyzer 4 of the telecode information is trigger 5, and the signal opening the key 2 through which the information is inserted from element 6 it is sent by phasing parcel to the switch 9 modes of operation and then to the node 10 for recurrence testing. The test results generated in the comparison node 13 are counted by a reversible counter 14. At every satisfaction with the recurrence law, a summing splint is fed to the input of the reversing counter 14 a clock pulse and, therefore, if there is a series of m zeros (assuming no sign characters) or a series w + with zeros (with one sign of the alert), and so on, it is triggered. In this case, the mode selector switch 9 disables the flow of characters from the communication channel and translates the shift register. node 10 checks for recurrence for autonomous generation
рекуррентной последовательности. Селектор 11, подключенный к узлу 10, при достижении селектируемой К-значной комбинации, через элемент И 12 выдает фазируемый сигнал. Этот сигнал возвращает устройство к исходному состо нию, размыка цепь обратной св зи узла 10 -через переключатель 9 режимов работы, сбрасыва реверсивный счетчик 14 до «О и через элемент ИЛИ 8 триггеры 5 и 7. При этом ключ 2 закрываетс на врем приема информационной части кодограмм. Так как приrecurrent sequence. The selector 11 connected to node 10, upon reaching the selectable K-valued combination, via the element 12 produces a phased signal. This signal returns the device to its initial state, opening the feedback circuit of node 10 through the switch 9 operating modes, resetting the reversible counter 14 to "O" and through the OR element 8 triggers 5 and 7. At the same time, key 2 is closed for the time of receiving the information part codograms. Since when
приеме информационной части сообщени триггер 5 может запускатьс ложно, сигналом «Конец кдг он сбрасываетс в исходное состо ние после окончани приема кодограммы. Таким образом, благодар введению в устройство блока анализа синхросигнала, содержащего анализатор вызова, анализатор телекодовой информации, элементы И и ИЛИ, триггеры и ключ, увеличиваетс помехоустойчивость и уменьшаетс веро тность ложного выделени синхросигнала из щума.Upon receipt of the information part of the message, trigger 5 may be triggered falsely, with the signal "End cdg", it is reset to its original state after the end of reception of the codogram. Thus, by introducing into the device a sync signal analysis unit containing a call analyzer, a telecode information analyzer, AND and OR elements, triggers, and a key, noise immunity is increased and the likelihood of falsely separating the sync signal from the schum is reduced.
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762415516A SU604173A2 (en) | 1976-10-25 | 1976-10-25 | Arrangement for discriminating recurrent synchrosignal with error detection |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762415516A SU604173A2 (en) | 1976-10-25 | 1976-10-25 | Arrangement for discriminating recurrent synchrosignal with error detection |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU475744 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU604173A2 true SU604173A2 (en) | 1978-04-25 |
Family
ID=20681122
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU762415516A SU604173A2 (en) | 1976-10-25 | 1976-10-25 | Arrangement for discriminating recurrent synchrosignal with error detection |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU604173A2 (en) |
-
1976
- 1976-10-25 SU SU762415516A patent/SU604173A2/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1003773A3 (en) | Device for receiving and encoding signals for identification of objects | |
US3766316A (en) | Frame synchronization detector | |
KR920005171A (en) | Semiconductor memory with successively clocked call codes for entering test mode | |
US4860323A (en) | Method and device for the acquisition of synchronization bits in data transmission systems | |
US4653070A (en) | Channel monitoring circuit for use in a repeater station over radio digital transmission | |
US4103286A (en) | Digital binary group call circuitry arrangement | |
SU604173A2 (en) | Arrangement for discriminating recurrent synchrosignal with error detection | |
US4209834A (en) | State variant correlator | |
JPH09219720A (en) | Fault detection method and device for communication network | |
SU698145A1 (en) | Arrangement for synchronization of pseudorandom train | |
SU801289A1 (en) | Cycle-wise synchronization device | |
SU766030A1 (en) | Device for remote control of telegraphy apparatus transmitter | |
SU1762417A1 (en) | Device for receiving information transmitted over two parallel communication channels | |
SU1760636A1 (en) | Phase start signal detector | |
SU1442997A1 (en) | Device for interfacing computer with subscriber via serial communication channel | |
JPS5848194A (en) | Address code transmitter/receiver circuit for fire sensor | |
US3074019A (en) | Pulse separator and repetition-rate discriminator | |
KR200145157Y1 (en) | Device response signal discrimination circuit in all electronic switch | |
SU902293A1 (en) | Discreate information receiving device | |
SU677122A2 (en) | Method of transmitting discrete information in communication system with multiple repetition of intelligence signal | |
SU758552A1 (en) | Device for discriminating recurrent signal with error correction | |
SU370735A1 (en) | DEVICE FOR ANALYSIS OF THE STATE OF A CHANNEL WITH AUTOMATICALLY ADJUSTABLE THRESHOLD | |
SU1198762A1 (en) | Device for selecting recurrent synchronizing signal with error detection | |
SU449453A1 (en) | Method of integrated reception of signals of frequency telegraphy | |
SU1254396A1 (en) | Digital discriminator of phase-shift keyed signal |