SU598223A1 - Генератор импульсов трапецеидальной формы - Google Patents

Генератор импульсов трапецеидальной формы

Info

Publication number
SU598223A1
SU598223A1 SU752189588A SU2189588A SU598223A1 SU 598223 A1 SU598223 A1 SU 598223A1 SU 752189588 A SU752189588 A SU 752189588A SU 2189588 A SU2189588 A SU 2189588A SU 598223 A1 SU598223 A1 SU 598223A1
Authority
SU
USSR - Soviet Union
Prior art keywords
voltage
capacitor
resistors
pulse shaper
output
Prior art date
Application number
SU752189588A
Other languages
English (en)
Inventor
Владимир Иванович Волошин
Original Assignee
Voloshin Vladimir
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Voloshin Vladimir filed Critical Voloshin Vladimir
Priority to SU752189588A priority Critical patent/SU598223A1/ru
Application granted granted Critical
Publication of SU598223A1 publication Critical patent/SU598223A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

(54) ГЕНЕРАТОР ИМПУЛЬСОВ TPAnfiUt;
четвертого ключей, а второй - ic управл югдему входу второго ключа
На фнг.1 показана электрическа  схема генератора; на фиг,2 - временные диаграммы его работы.
Генератор содержит интегрирующий .операционный усилитель 1; конденсаторы 2 и 3, резисторы 4 и 5 первого входа интегратора, резисторы б и 7 второго входа интегратора, ключи 8-11 и логические элементы 12 управлени  ключами, выходы 13 и 14 устройства. Управл ющие напр жени  U - (Фкг.2) подаютс  на соответствующие входы ннтегратора через ключи 8, 9 и 10. Конденсаторы 2 и 3 поочередно через ключ
11подсоедин ютс  к выходу операционного усилител  1. Подсоеди-неннай к нему в этот момент конденсатор через резисторы 4 и 5 или 6 и 7 интегрирует скоммутированное ключагли 8,- 10, 13. одно из управл ющих напр жений U j-TJ j . Отключенный в этот момент конденсатор находитс  в режиме запоминани  или хранени  напр жени  прошлого такта,
В точке соединени  конденсатора 2 и первого входа логического элемента
12формируетс  выходное напр женней {фиг,21, а Б точке соединени  конденсатора 3 и второго входа логического элемента 12 - выходное напр жение U .
Логический длемент 12 фиксирует моменты начала и конца формировани  соответствующих частей выходных импульсов и уг равл ет ключами 8-11.
Генератор работает следующим образом .
В некоторый момент времени приt - О (см. фиг.2), когда ключи 8-11 наход тс  в положении, изображенном на фиг.1, ко входу усилител  1 с конденсатором 2 обратной св зи через резисторы 4 и 5 прикладываетс  отридательное управл ющее напр жение U . Напр жение Uj (фиг. 2) на выходе 13 начинает линейно увеличиватьс  от нул  до максимальной величины размаха импульса + IJ.j,,, ма.Г-- Величина размаха импульса определ етс  порогом срабатывани  логического элемента 12. При достижении выходным напр жением 1Г,5 порога срабатывани  логического элемента последний переключает ключи 8, 10 и 11 в другое положение.Длительность переднего фронта трапецеидального импульса ij (фиг. 2) определ етс  управл ющим напр жением Иj.
BBIX макс , -, . t.()С2 ,
и
где Т.И сопротивлени  резисторов 4 и 5;
Cj - емкость конденсате , ра 2.
При :переключении ключа 11 в положение 11 к выходу операционного усилител  1 подключаетс  конденсатор 3.
Конденсатор 2 в этот момент находитс  в режиме запоминани  напр жени  прошлого такта. Отрицательное управл ющее напр жение И через резисторы 4 и 5 вызывает на втором выходе 14 линейное увеличение напр жени  1Г, (фиг,2) от нул  до максимальной величины + MoiNc которое также определ етс  порогом срабатывани  логического элемента 12. При срабатывании логического элемента переключаютс  ключи 8, 10, 11 в положение, указанное на чертеже , а ключ 9 в другое положение. Длительность плоской части вершины трапецеидального импульса
1 определ етс  управл ющим напр жением и,
и.
Выхмакс
t
.5)5, 1Е
i-2
где С емкость конденсатора 3, Теперь конденсатор 3 будет находитьс  в режиме запоминани , а операцхаонный усилитель 1 с конденсатором 2 и резисторами 4 и 5 - в режиме интегрировани  управл ющего положит ельного напр жени  TJg . Напр жение на выходе интегратора tfj начнет уменьшатьс  до заполненного + ,, wokc до нул , и логический элемент 12 переключит ключи 8, 10, 11 в противоположное положение. Длительность заднего фронта трапецеидального импульса 1,,, определ етс  управл ющим напр жением и 2,
14
-Вых Mat.С
№,.т,)с,,, UI
Z-5
где т , и т..J,- сопротивление резисторов б и /.
Затем аналогично формируетс  пауза .4 между импульсами. Длительность паузы определ етс  положительным управл ющим напр жением U
и
J процесс повтор етс .
и
ЗЫХ MQklC
()C.
к;
Как видно из описани  работы схемы , каждое управл ющее напр жение и J , и 2 ) -5 7 4 формирует только одну определенную составную часть импульса . Каждой составной части импульса соответствует определенный промежуток времени, т.е. определенный такт, Подава  на соответствующие входы генератора управл ющие напр жени  разной величины и знака, можно формировать как периодические, так и одиночные импульсы различных форм.
Дл  формировани  одиночных импульсов различных форм после окончани  формировани  самого импульса на соответствующий вход генератора следующего такта подаетс  либо нулевое управл ющее напр жение, либо управл ющее напр жение такого знака, при котором
SU752189588A 1975-11-17 1975-11-17 Генератор импульсов трапецеидальной формы SU598223A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU752189588A SU598223A1 (ru) 1975-11-17 1975-11-17 Генератор импульсов трапецеидальной формы

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU752189588A SU598223A1 (ru) 1975-11-17 1975-11-17 Генератор импульсов трапецеидальной формы

Publications (1)

Publication Number Publication Date
SU598223A1 true SU598223A1 (ru) 1978-03-15

Family

ID=20637338

Family Applications (1)

Application Number Title Priority Date Filing Date
SU752189588A SU598223A1 (ru) 1975-11-17 1975-11-17 Генератор импульсов трапецеидальной формы

Country Status (1)

Country Link
SU (1) SU598223A1 (ru)

Similar Documents

Publication Publication Date Title
KR950035081A (ko) 프로그램 가능한 듀티 사이클 컨버터 및 변환 방법
SU598223A1 (ru) Генератор импульсов трапецеидальной формы
KR940020670A (ko) 캐패시터와 저항기로 구성된 필터 회로(filter circuit including resistor and capacitor)
SU815896A1 (ru) Широтно-импульсный модул тор
SU370711A1 (ru) Генератор импульсов
SU434556A1 (ru) Управляемьш генератор импульсов
SU454686A1 (ru) Широтно-импульсный модул тор с двойным управлением
SU362317A1 (ru)
SU921015A1 (ru) Электропривод посто нного тока
SU567206A1 (ru) Аналого-цифровой преобразователь
SU430393A1 (ru) Линейнб1й интерполятор
SU836787A1 (ru) Генератор импульсов
SU839049A1 (ru) Устройство преобразовани сигналаМОСТОВОгО дАТчиКА B чАСТОТу
SU1042039A1 (ru) Устройство дл решени нелинейных задач теории пол
SU635614A1 (ru) Преобразователь код-напр жение
SU558425A1 (ru) Датчик приращени тока дуги
SU569009A1 (ru) Генератор импульсов низкой частоты
SU739557A1 (ru) Устройство дл возведени в степень
SU1117656A2 (ru) Элемент с управл емой проводимостью
SU407337A1 (ru) УСТРОЙСТВО дл ИЗВЛЕЧЕНИЯ КВАДРАТНОГО КОРНЯ
SU1515367A2 (ru) Аналого-цифровой преобразователь двухтактного интегрировани
SU661737A1 (ru) Генератор управл емой частоты
SU980104A1 (ru) Четырехквадрантный умножитель сигналов посто нного тока
SU432525A1 (ru) Время-импульсное множительное устройство
SU1150743A1 (ru) Адаптивный умножитель частоты следовани импульсов