SU596998A1 - Устройство дл приема,кодировани и передачи информации - Google Patents
Устройство дл приема,кодировани и передачи информацииInfo
- Publication number
- SU596998A1 SU596998A1 SU731962171A SU1962171A SU596998A1 SU 596998 A1 SU596998 A1 SU 596998A1 SU 731962171 A SU731962171 A SU 731962171A SU 1962171 A SU1962171 A SU 1962171A SU 596998 A1 SU596998 A1 SU 596998A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- outputs
- trigger
- block
- output
- Prior art date
Links
Landscapes
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Description
Устройство относитс к техническим средствам обработки информации и может быть использовано при сборе и преобразовании производственно-технической информации в автоматизированных системах управлени объектами нефт ной промышленности с применением электронно-вычислительных машин с разными кодами.
Известно yctpoficTBO дл приема, кодировани и передачи информации, содержашее приемник , передатчик и блоки кодировани 1.
Однако известное устройство недостаточно надежно.
Наиболее близким техническим решением к данному изобретению вл етс устройство дл приема, кодировани и передачи информации , содержаш.ее формирователь импульсов, генератор, делитель частоты, два триггера запуска , два блока пам ти, регистр сдвига, блок элементов НЕ, формирователь контрольного разр да, дешифратор, переключатель, блоки кодировани , блок выходных усилителей, блок опроса, модул тор и элемент ИЛИ, причем входом устройства вл етс первый вход формировател импульсов, выход которого соединен с первыми входами первого триггера запуска и первого блока пам ти, выходы генератора соединены соответственно с 1ервыми входами делител частоты и блока опроса.
первый выход делител частоты соединен с первым входом регистра сдвига, первый выход которого соединен с вторыми входами регистра сдвига, первого триггера запуска и первого блока пам ти, другие выходы регистра сдвига соединены с входами первого блока пам ти, выходы которого соединены с входами блока элементов НЕ, выходы блока элементов НЕ непосредственно и через формирователь контрольного разр да соединены с входа.ми дешифратора, вы.ходы которого через переключатель соединены с входами блоков кодировани , выходы блоков кодировани через блок выходных усилителей соединены с первой группой входов второго блока пам ти, втора группа входов которого соединена с выходами блока опроса, управл ющий выход блока опроса соединен с первым входом второго триггера запуска и с управл ющим входом второго блока пам ти, выход которого через модул тор соединен с выходом устройства, выход второго триггера запуска соединен с вторым входом
блока опроса 2.
Однако это известное устройство имеет недостаточную надежность, обусловленную тем, что при малейшем изменении скорости передачи происходит сбой.
Целью изобретени вл етс повышение надежности устройства.
SlSS -.Дл этого выходы первого триггера запуска соединены соответственно с вторым и третьим входами делител частоты, второй выход которого соединен с вторым входом формировател импульсов, выходы блока выходных усилителей через элемент ИЛИ соединены с вторым входом второго триггера запуска, а также тем, что блок кодировани содержит три элемента ИЛИ, узел выбора регистра, шифратор символов и шифратор регистра, и узел задержки , причем входы блока соединены соответственно с входами трех элементов ИЛИ и с первой группой входов шифратора символов, выходы элементов ИЛИ соединены с второй группой входов шифратора символов, с входами узла выбора регистра и с входами узла задержки , выходы шифратора символов узла задержки и узла выбора регистра соединены соответственно с входами шифратора регистра, выходы которого вл ютс выходами блока.
Блок кодировани предназначен дл преобразовани двоичного хода в код МТК- 2.
На чертеже приведена структурна электрическа схема устройства.
Устройство дл приема, кодировани и передачи информации содержит подключенный к линии св зи 1 формирователь импульсов 2, первый триггер запуска 3, генератор 4, делитель частоты 5, регистр сдвига 6, блок пам ти 7, блок элементов НЕ 8, формирователь 9 контрольного разр да, дешифратор 10; переключатель П, блоки кодировани 12-14, блок 15 выходных усилителей, второй блок па.м ти 16, элемент ИЛИ 17; второй триггер запуска 18, блок опроса 19 и модул тор 20.
Блок кодировани 12 осушествл ет преобразование двоичного кода в код. МТК- 2 исодержит три элемента ИЛИ 21-23, узел 24выбора регистра, шифратор символов 25, шифратор 26 регистра и узел задержки 27. Блоки кодировани 13 и 14 могут осушествл ть преобразование либо из одного двоичного кода в любой другой или из кода МТК 2 в двоичный код.
Устройство работает следующим образом.
В режиме приема информации из канала св зи оно первоначально преобразует последовательный код в параллельный. Предусматриваетс , что информаци -передаетс старт-стопным методом, т. е. в кодовой комбинации предусматриваетс наличие пускового и стопного импульсов. Дл этого используетс телеграфный аппарат (код МТК-2 или другое стартстопное передающее устройство) в коды 6, 7, 8 - разр дные или другой размерности.
И.мпульсьГ кодовой комбинации поступают с канала св зи на формирователь 2, который фор.мирует импульсы по фронту и по уровню, чем обеспечиваетс повышение помехозашишенности передачи информации. Затем импульсы поступают с формировател 2 на первый триггер запуска 3. Первый пусковой импульс перебрасывает триггер запуска 3, который обеспечивает подачу импульсов 800 ± 40 Гц от генератора 4 на делитель 5, который делит частоту генератора на 16. На выходе делитеЛЯ о действую пр .моугольные импульсы с частотой 50 Гц; выбор частоты основан на скорости передачи информации 50 бод. Эти импульсы поступают на регистр сдвига б, чем обеспечиваетс сдвиг единицы. С каждым импульсо.м кодовой комбинации подаетс или не подаетс сигнал с формировател 2 на первый блок пам ти 7, на который также постуггают импульсы с регистра сдвига 6. В результате этого на каждой из чеек блока пам ти 7 запоминаетс соответствующее значение сигнала каждого элемента кодовой комбинации.
К концу кодовой посылки к приходу стопового импульса будут заполнены всё чейки первого блока пам ти 7. Позиционный импульс
с регистра сдвига 6, соответствующий во вреМени по влению стопового импульса, сосчитает состо ние всех чеек первого блока пам ти 7. Последующий позиционный и.мпульс сбросит первый блок пам ти 7, регистр сдвига 6 и первый триггер запуска 3 в исходное состо пие .
Первый триггер запуска 3 прекращает подачу сигнала, чем исключаетс дальнейша работа делител 5, который устанавливаетс в исходное состо ние.
Таким образом- все узлы устанавливаютс в исходное состо ние и будут ждать прихода следующей кодовой посылки.
Прин тый код с выхода первого блока пам ти 7 поступает на входные элементы НЕ блока элементов НЕ 8. С блока элементов
НЕ 8 снимаетс пр мой и инвертированный сигналы. В зависимости от размерности принимаемого кода формирователем 9 контрольного разр да задействуетс определенное количество выходов блока элементов НЕ 8, чем обеспечиваетс возможность прин ти кода с
дополнением на чет и нечет. С выходов блока элементов НЕ 8 сигналы поступают на дешифратор 10. При приеме различных кодов позици определенного символа на выходе депшфратора 10 будет различной. Поэто.му дл упор дочени позиций при.менен переключатель 11, который выбираетс в зависимости от принимаемого кода. Переключатель 1 1 обеспечивает определенному символу определенную позицию , например, цифре «О соответствует перва позици , цифре «1 - втора и т. п.
Сигналы переключател 11 подаютс на один из блоков кодировани 12, 13 или 14 в зависимости от требуемой операции преобразовани .
При перезаписи прин того кода в код МТК- 2 сигналы поступают на блок кодировани 12. Перед шифровкой необходимо определить принадлежность передаваемого кода к определенному регистру. Эту функцию выполн ют три элемента ИЛИ 21-23. Выходные сигналы с этих элементов ИЛИ гтоступают на узел 24 выбора регистра, который подает в зависимости от регистра сигнал по соответствующему из трех выходов на шифратор 26 регистра.
На врем формировани кода регистра сигналы с выхода шифратора символов 25 не проход т на блок 15 выходных усилителей за
счет сигнала с узла задержки 27, запускаемого сигналами с элементов ИЛИ 21-23. Затем на определенное врем узел задержки 27 подает разрешающий сигнал на шифратор 26, чем обеспечиваетс прохождение кода символов через шифратор 26 на блок 15. Узел задержки 27 обеспечивает подачу разрешающего сигнала определенной длительности после некоторой задержки при поступлении кода. Таким образом при перекодировании какего-либо символа реализуетс процесс выбора регистра, затем пропускаютс сигналы перекодированного символа и т. д. Процесс выбора регистра реализуетс при смене регистра по ко.манде узла 24. При отсутствии смены регистра сигналы перекодированных символов поступают на блок 15 с некоторой задержкой.
При кодировании информации в другие коды используютс шифраторы 25 и 26 дл этих кодов. Особенностей кодировани у них нет. Сигналы кодированных символов поступают на блок 15. Это в том случае, когда выходна информаци закодирована другим кодом (8,7, 6, 5, 4 разр дным), кроме МТК- 2.
При приеме кода МТК- 2 и преобразоваН .ИЯ его в один из двоичных кодов используетс блок кодировани 14. Сигналы внутри блока кодировани 14 поступают по параллельным входам на шифраторы русского, латинского и цифрового регистров. Поступающий код регистра воздействует на свой узел выбора регистра, чем обеспечиваетс - прохождение кодированных сигналов с шифратора выбранного регистра на блок 15. Переключение регистра происходит каждый раз при поступлении кода регистра, который предшествует группе последовательных символов и запоминаетс в своем узле выбора регистра до прихода следующего кода регистра. В зависимости от требуемого кода преобразовани с кода МТК- 2 шифраторы блока кодировани 14 имеют различное схемное решение.
Сигналы с блока 15 поступают во второй блок пам ти 16. Одновременно запускаетс через элемент ИЛИ 17 второй триггер запуска 18, который обеспечивает прохождение тактовых и.мпульсов от генератора 4 к блоку опроса 19, чем обеспечиваетс подача сигналов кода с второго блока пам ти 16 на модул тор 20 и далее в линию св зи. Частоту опроса выбирают в зависимости от требуемой скорости передачи информации и скорости принимаемой информации. Затем второй блок пам ти 16 и второй триггер запуска 18 устанавливаютс в исходное состо ние, и блоки готовы к- передаче следующего символа.
Предложенное устройство обеспечивает повышение надежности приема, кодировани и передачи информации.
Claims (2)
- Формула изобретени1, Устройство дл приема, кодировани и передачи информации, содержащее формирователь импульсов, генератор, делитель частоты , два триггера запуска, два блока пам ти , регистр сдвига, блок эле.ментов НЕ, формирователь контрольного разр да, дешифратор , переключатель, блоки кодировани , блок выходных усилителей, , блок опроса, модул тор и эле.мент ИЛИ, причем входом устройства вл етс первый вход формировател импульсов , выход которого соединен с первыми входами первого триггера запуска и первого блока па.м ти, выходы генератора соединены соответственно с первыми входа.ми делител0 частоты и блока опроса, первый выход делител частоты соединен с первым входом регистра сдвига, первый выход которого соединен с вторыми входами регистра сдвига, первого триггера запуска и первого блока пам ти , другие выходы регистра сдвига соединены с входами первого блока па.м ти, выходы которого соединены с входами блока элементов НЕ, выходы блока элементов НЕ непосредственно и через формирователь контрольного разр да соединены с входами дешифратора, выходы которого через гереключатель соединены с входами блоков кодировани , выходы блоков кодировани через блок выходных .усилителей соединены с первой группой второго блока пам ти, втора группа входов фторого соединена с выходами блока опроса, у| равл ющий выход блока опроса соединен с первым входом второго триггера запуска и с управл ющим входом второго блока пам ти, выход которого через модул тор соединен с выходо .м устройства, выход второго триггера запуска соединен с вторым входом блока оп0 роса, отличающеес тем, что, с целью повыщени надежности устройства, выходы первого триггера запуска соединены соотеетственно с вторы.м и третьим входами делител частоты , второй выход которого соединен с вторы .м входо.м фор.мировател импульсов, выходы блока выходных усилителей через эле .мент ИЛИ соединены с вторым входом второго триггера запуска.
- 2. Устройство по п. 1, отличающеес тем, что блок кодировани содержит триэле.мента ИЛИ, узел выбора регистра, шифратор символов и шифратор регистра и узел задержки, причем входы блока соединены соответственно с входами трех элементов ИЛИ и с первой группой входов шифратора символов , выходы элементов ИЛИ соединены свторой группой входов шифратора символов, с в.ходами узла выбора регистра и с входами узла задержки, выходы шифратора си.мволов , узла задержки и узла выбора регистра соединены соответственно с входами шифратора регистра, выходы которого вл ютс выходами блока.Источники информации, прин тые во внимание при экспертизе:1. Усольцев А. Г. и Кислин Б. П. Сопр жение дискретных каналов св зи с ЭВМ,5 . «Св зь, 1973, с. 18-27, 53-57, 100- 106.С. Кулеш Т. А. Устройство ввода информации 1. ..ерфоленты дл ЭЦВМ «Мир, Минск. Военгиз, .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU731962171A SU596998A1 (ru) | 1973-10-08 | 1973-10-08 | Устройство дл приема,кодировани и передачи информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU731962171A SU596998A1 (ru) | 1973-10-08 | 1973-10-08 | Устройство дл приема,кодировани и передачи информации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU596998A1 true SU596998A1 (ru) | 1978-03-05 |
Family
ID=20565348
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU731962171A SU596998A1 (ru) | 1973-10-08 | 1973-10-08 | Устройство дл приема,кодировани и передачи информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU596998A1 (ru) |
-
1973
- 1973-10-08 SU SU731962171A patent/SU596998A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1361353A (en) | Data transmission system | |
GB1156279A (en) | Data Transmission Terminal | |
US4325147A (en) | Asynchronous multiplex system | |
GB1103567A (en) | Improvements in or relating to pulse transmission systems | |
US3777066A (en) | Method and system for synchronizing the transmission of digital data while providing variable length filler code | |
US4242752A (en) | Circuit arrangement for coding or decoding of binary data | |
GB1087860A (en) | Improvements in or relating to pulse transmission apparatus | |
US3305634A (en) | System and method of code communication | |
US3627946A (en) | Method and apparatus for encoding asynchronous digital signals | |
CA1092242A (en) | Method and apparatus for digital data transmission in television receiver remote control systems | |
US3235661A (en) | Communications and data processing equipment | |
SU596998A1 (ru) | Устройство дл приема,кодировани и передачи информации | |
GB1489286A (en) | Digital data transmission | |
SU558658A3 (ru) | Устройство дл передачи цифровой информации | |
US3394312A (en) | System for converting two-level signal to three-bit-coded digital signal | |
ES429114A1 (es) | Perfeccionamientos introducidos en una central de transito para la transmision de senales de datos asincronas. | |
GB1376081A (en) | Data coding | |
US3749834A (en) | System for processing slope and duration information contained in complex waveforms | |
JPS5850466B2 (ja) | インサツデンシンソウ ジユシンキノドウキドウサホウホウ | |
CN100426679C (zh) | 对数字信号采样的方法和装置 | |
GB1164531A (en) | System for a Secure Transmission of Data with Checking at the Transmitting End | |
SU465006A3 (ru) | Способ передачи сигналов с кодоимпульсной модул цией | |
SU1510096A1 (ru) | Кодирующее устройство системы передачи цифровой информации | |
SU653757A1 (ru) | Многоканальное устройство дл передачи и приема дискретной информации | |
US3336578A (en) | Detector of aperiodic diphase marker pulses |