SU581556A1 - Solid-state converter - Google Patents

Solid-state converter

Info

Publication number
SU581556A1
SU581556A1 SU7502302331A SU2302331A SU581556A1 SU 581556 A1 SU581556 A1 SU 581556A1 SU 7502302331 A SU7502302331 A SU 7502302331A SU 2302331 A SU2302331 A SU 2302331A SU 581556 A1 SU581556 A1 SU 581556A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistor
transistors
converter
transformer
bases
Prior art date
Application number
SU7502302331A
Other languages
Russian (ru)
Inventor
Владимир Семенович Руденко
Валерий Яковлевич Жуйков
Виктор Дмитриевич Гулый
Игорь Евгеньевич Коротеев
Виктор Михайлович Поляничко
Original Assignee
Киевский Ордена Ленина Политехнический Институт Им.50-Летия Великой Октябрьской Социалистической Революции
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Киевский Ордена Ленина Политехнический Институт Им.50-Летия Великой Октябрьской Социалистической Революции filed Critical Киевский Ордена Ленина Политехнический Институт Им.50-Летия Великой Октябрьской Социалистической Революции
Priority to SU7502302331A priority Critical patent/SU581556A1/en
Application granted granted Critical
Publication of SU581556A1 publication Critical patent/SU581556A1/en

Links

Description

Изобретение относитс  к области вторичных источников питани  н может быть использовано дл  питани  нагрузок с измен ющимс  по величине потребл емым током. Известны преобразователи посто нного напр жени , в которых дл  уменьшени  мощности потерь в цеп х управлени  при измен ющейс  нагрузке используетс  токова  обратна  св зь. В таких преобразовател х базовый ток транзисторов  вл етс  одновременно током нагрузки , а роль ограничивающих базовых резисторов играет нагрузка 1 и 2. Наиболее близкий к изобретению конвертор содержит двухтактный усилитель мощности с выходным трансформатором,с основной вторичной обмоткой, подключенной к базам транзисторов через диоды, и дополнительной, подключенной между базами транзисторов, причем соответствующие входной и выходной выводы объединены 2. Недостатком известного конвертора  вл етс  низкий КПД вследствие работы его в автогенераторном режиме с насыщающимс  трансформатором при повышенных мощност х. С целью повыщени  КПД в транзисторном конверторе, содержащем двухтактный уснлнтель мощности с выходным трансформатором, с основной обмоткой, подключенной к базам транзисторов через диоды, и дополнительной, подк.)1юченной между базами транзисторов, соответствующие входной и выходной выводы объединены, основна  обмотка состоит из двух полуобмоток, соответствующие концы которых подключены через управл емые извне ключи к другому выходному выводу. На чертеже представлена схема конвертора посто нного напр жени . Транзисторный конвертс р содержит двухтактный ключевой усилитель мощности, собранный на транзисторах 1 и 2 и трансформаторе 3. Основна  вторична  обмотка трансформатора 3состоит из полуобмоток 4 и 5. Полуобмотка 4соединена с базой транзистора 1 через диод 6, а с источником питани  - через последовательно соединенные транзистор 7 и нагрузку 8. Полуобмотка 5 подключена к базе транзистора 2 через диод 9, а к источнику питани  - через последовательно соединенные транзистор 10 и нагрузку 8. Транзисторы 7 и 10 управл ютс  пр моугольными импульсами от внещиего генератора, в качестве которого может быть использован, например, генератор Ройера. Сигналы управлени  на транзисторы 7 и 10 подаютс  в противофазе . Дополнительна  вторична  обмотка 11 включена между базами транзисторов I и 2. Пусть после подачи управл ющих сигналов извне транзистор 7 открыт, а транзистор 10 -The invention relates to the field of secondary power sources and can be used to supply loads with varying current consumption. DC-to-DC converters are known in which current feedback is used to reduce power losses in control circuits with varying loads. In such converters, the base current of the transistors is simultaneously the load current, and the role of the limiting base resistors is played by the load 1 and 2. The converter closest to the invention contains a push-pull power amplifier with an output transformer, with the main secondary winding connected to the bases of the transistors through diodes, and an additional one connected between the bases of the transistors, the corresponding input and output pins being combined 2. The disadvantage of the known converter is the low efficiency due to its operation in auto-oscillator mode with saturating transformer at high power. In order to increase the efficiency in a transistor converter containing a push-pull power amplifier with an output transformer, with a main winding connected to the bases of transistors through diodes, and an additional, connected) between the bases of transistors, the corresponding input and output pins are combined, the main winding consists of two semi-windings, the corresponding ends of which are connected via keys externally controlled to another output terminal. The drawing shows a DC converter circuit. The transistor envelope contains a push-pull key power amplifier assembled on transistors 1 and 2 and transformer 3. The main secondary winding of transformer 3 consists of semi-windings 4 and 5. Semi-winding 4 is connected to the base of transistor 1 through diode 6, and to the power supply through serially connected transistor 7 and the load 8. The semi-winding 5 is connected to the base of the transistor 2 through the diode 9, and to the power source through a serially connected transistor 10 and the load 8. The transistors 7 and 10 are controlled by square pulses from eschiego generator, as which may be used, for example, Royer oscillator. The control signals to transistors 7 and 10 are in antiphase. An additional secondary winding 11 is connected between the bases of transistors I and 2. Suppose that after the supply of control signals from the outside, transistor 7 is open and transistor 10 is

.{. {

. )kч-л.ЛJfЗ,ДЛ заперт. В это врем  будет открытТранзисТОр транзистор ii, базовый ток которого протекает по цепи: плюс источника питани , переход база-эмиттрр транзистора 2, диод 9, полуобмотка 5, транзистор 7, нагрузка 8, минус источника питани . На обмотках трансформатора 3 будут наводитьс  напр жени  с пол рностью, указанной на чертеже . Транзистор I при этом будет заперт напр жением дополнительной вторичнойЪбмотки И, выбранным из услови  надежного запирани . Напр жение полуобмотки 4 отсекаетс  от перехода база-эмиттер транзистора 1 запертыми диодом 6 и транзистором 10. При изменении пол рности управл ющего напр жени  транзистор 7 запираетс , а транзнстор 10 отпираетс . Базо.вый ток транзистора 2 уменьшаетс  и транзистор 2 выходит из насыщени . В результате пол рность напр жений иа обмотках трансформатора 3 измен етс  и происходит запирание транзистора 2 и отпираиие транзистора 1. В дальнейшем описанные выще процессы будут периодически повтор тьс . Диоды 6 и 9 служат дл  защиты транзисторов 7 и 10 от перенапр жений. В предлагаемой схеме трансформатор 3 работает в линейном режиме. КПД предлагае. ) kch-l.LJfZ, DL locked. At this time, the Transistor transistor ii will be open, the base current of which flows through the circuit: plus power supply, base-emitter junction of transistor 2, diode 9, half-winding 5, transistor 7, load 8, minus power supply. The windings of transformer 3 will be induced with the polarity indicated on the drawing. The transistor I will then be locked up by the voltage of the additional secondary V and W, chosen from the condition of a reliable locking. The voltage of the half-winding 4 is cut off from the base-emitter junction of transistor 1 by the locked diode 6 and transistor 10. When the control voltage of the control voltage is changed, transistor 7 is closed and transistor 10 is unlocked. The base current of transistor 2 decreases and transistor 2 goes out of saturation. As a result, the polarity of the voltages on the windings of the transformer 3 is changed and the transistor 2 is locked and the transistor 1 is unlocked. In the following, the processes described above will be repeated periodically. Diodes 6 and 9 serve to protect transistors 7 and 10 from overvoltages. In the proposed scheme, the transformer 3 operates in linear mode. Efficiency offer

..

Claims (2)

:VvWf 3. мои схемы будет выше КПД известных схем из-за существенного уменьшени  коммутационных потерь. Отмеченное преимущество позвол ет использовать предлагаемый преобразователь на высоких частотах, что ведет к уменьшению габаритов трансформатора и всего преобразовател  в целом. Формула изобретени  Транзисторный конвертор, содержащий двухтактный усилитель мощности с выходным трансформатором, с основной обмоткой, подключенной к базам транзисторов через диоды, и дополнительной, подключенной между базами транзисторов, причем соответствующие входной и выходной выводы объединены, отличающийс  тем, что, с целью повышени  КПД, основна  обмотка состоит из двух полуобмоток, соответствующие концы которых подк-пючены через управл емые извне ключи к другому выходному выводу. Источники информации, прин тые во внимание при экспертизе: 1.Моим В. С., Лаптев Н. Н. Стабилизированные транзисторные преобразователи. «Энерги , 1972, с. 239. : VvWf 3. my circuits will be higher than the efficiency of the known circuits due to a significant reduction in switching losses. This advantage allows using the proposed converter at high frequencies, which leads to a reduction in the size of the transformer and the converter as a whole. The invention includes a transistor converter containing a push-pull power amplifier with an output transformer, with a main winding connected to the bases of transistors via diodes and an additional one connected between the bases of transistors, the corresponding input and output pins being combined, characterized in that The main winding consists of two half-windings, the corresponding ends of which are connected by means of externally controlled keys to another output terminal. Sources of information taken into account in the examination: 1.Moim V.S., Laptev N.N. Stabilized transistor converters. “Energie, 1972, p. 239. 2.Труды МЭИ, вып. 147, 1972, с. 38--43.2. Works of MEI, vol. 147, 1972, p. 38--43. 4- four- ллll 8eight -dD-dD K) K) -1 -one
SU7502302331A 1975-12-23 1975-12-23 Solid-state converter SU581556A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU7502302331A SU581556A1 (en) 1975-12-23 1975-12-23 Solid-state converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU7502302331A SU581556A1 (en) 1975-12-23 1975-12-23 Solid-state converter

Publications (1)

Publication Number Publication Date
SU581556A1 true SU581556A1 (en) 1977-11-25

Family

ID=20641625

Family Applications (1)

Application Number Title Priority Date Filing Date
SU7502302331A SU581556A1 (en) 1975-12-23 1975-12-23 Solid-state converter

Country Status (1)

Country Link
SU (1) SU581556A1 (en)

Similar Documents

Publication Publication Date Title
SU581556A1 (en) Solid-state converter
CA1064576A (en) High efficiency switching drive for a resonate power transformer
SU517987A1 (en) Key power amplifier
SU1034136A1 (en) Adjustable voltage converter
SU782082A1 (en) Transistorized converter with current feedback
SU907729A1 (en) Transistorized converter
SU771830A1 (en) Two-cycle transistorized inverter
SU788300A1 (en) Dc-to-dc converter
SU862361A1 (en) Transistor switch
SU1354358A1 (en) D.c.voltage converter
SU1480057A1 (en) Single-clock dc converter
SU905964A1 (en) Static voltage converter
SU587573A1 (en) Dc-to-dc converter
SU936281A1 (en) Stabilized transistorized voltage converter
SU470058A1 (en) Key power amplifier
SU1436229A1 (en) Sinle-ended d.c. voltage converter
SU928563A2 (en) Controllable converter
SU725170A1 (en) Inverter
SU1244774A1 (en) Two-step self-excited inverter
SU575752A1 (en) Stabilized inverter
SU1422325A2 (en) Stabilized d.c. voltage converter
SU767942A1 (en) Power amplifier
SU877758A1 (en) Voltage converter
SU1453385A1 (en) Gate-type d.c. voltage stabilizer
SU712909A1 (en) Transistorized dc voltage converter