SU564710A1 - Differential amplifier - Google Patents

Differential amplifier

Info

Publication number
SU564710A1
SU564710A1 SU7401989556A SU1989556A SU564710A1 SU 564710 A1 SU564710 A1 SU 564710A1 SU 7401989556 A SU7401989556 A SU 7401989556A SU 1989556 A SU1989556 A SU 1989556A SU 564710 A1 SU564710 A1 SU 564710A1
Authority
SU
USSR - Soviet Union
Prior art keywords
differential
load
cascade
differential amplifier
shoulder
Prior art date
Application number
SU7401989556A
Other languages
Russian (ru)
Inventor
Валерий Иванович Диденко
Николай Васильевич Козлов
Игорь Борисович Мелихов
Original Assignee
Didenko Valerij
Kozlov Nikolaj V
Melikhov Igor B
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Didenko Valerij, Kozlov Nikolaj V, Melikhov Igor B filed Critical Didenko Valerij
Priority to SU7401989556A priority Critical patent/SU564710A1/en
Application granted granted Critical
Publication of SU564710A1 publication Critical patent/SU564710A1/en

Links

Landscapes

  • Amplifiers (AREA)

Description

(54) ДИФФЕРЕНЦИАЛЬНЫЙ УСИЛИТЕЛЬ(54) DIFFERENTIAL AMPLIFIER

Изобретение относитс  к радиотехнике и может использоватьс  в компараторах и широкополосных усилител х. Известен дифференциальный усипителЬ| содержащий кг , где и 2, 3, 4. . , последовательно соединенных дифференциаль ных каскадов, выполненных каждый с симметричными входами и нагрузкой в каждом плече j{lj. Однако известный диффере шиальный усилитель имеет низкое быстродействие. Цель изобретени  - повышение быстродействи . Дл  этого в дифференциальном усилителе содержащем ц (где и 2, 3, 4, . . .) последовательно соединенных дифференциальных каскадов, выполненных каждый с симметричными входами и нагрузкой в каждом плече, нагрузка одного плеча каждого нече него диф({)еренциального каскада и другогб плеча каждого четного дифференциального каскада выполнены нелинейными, причем нелинейна  нагрузка выполнена в виде пр  мосмещенного диода. На чертеже представлена принципиальна  электрическа  схема гфедложетгого усилитетел . Дифференциальныfl усилитепь содержит И ( ,ч 2, 3, 4, i- , . ) поспедовательно соединениЬ1х диф|)ерендпальиь х каскадов 1, выполненных каждый с симметричными входами 2. Первый ди{|4|ереициальный каскад 1 собран на транзисторах 3, 4. К коллектору транзистора 3 одного плеча дифференциального каскада подключена нелинейна  нагрузка в виде пр мосмешеигюго диода 5, а к коллектору транзистора 4 другого плеча дифференциального каскада подсоединен резистор 6. Второй дифференциалыый каскад содержит транзисторы 7, 8. К коллектору транзистора 7 подключен резистор 9, а к коллектору транзисгора 8 подключен пр кюсме1л,еннь5й диод 1О. Каждый ди4х})ереипиаль};.ый каскад, питаеч с  от источников гока Но Нагрузка одного плеча калшого нечетног го дифферевдиального каскада и другого леча каждого четного диффере}шиальногоThis invention relates to radio engineering and can be used in comparators and broadband amplifiers. Known differential amplification | containing kg, where and 2, 3, 4.. , series-connected differential cascades, each performed with symmetrical inputs and a load in each arm j {lj. However, the known differential amplifier amplifier has a low speed. The purpose of the invention is to increase speed. To do this, in a differential amplifier containing q (where 2, 3, 4, ...) are series-connected differential stages, each made with symmetrical inputs and a load in each arm, the load of one arm of each irregular differential ({) and cascade the shoulders of each even differential cascade are nonlinear, and the nonlinear load is made in the form of a forward-shifted diode. The drawing shows an electrical circuit diagram of a multifaceted amplifier. Differential amplif contains And (, h 2, 3, 4, i-,.) Sequentially connects differential | A nonlinear load in the form of a direct current diode 5 is connected to the collector of transistor 3 of one shoulder of the differential cascade, and a resistor 6 is connected to the collector of transistor 4 of the other shoulder of the differential cascade. The second differential cascade contains transistors 7, 8. A resistor is connected to the collector of transistor 7 p 9, and a transducer 8 collector is connected to a prism, enn5y diode 1o. Each 4x}) eriipial} ;.th cascade, pitaech from the sources of gok But the load of one shoulder of the other odd oddrevyddialny cascade and the other treating each even differential}

каскада выпс1пнены нелинейными в виде пр мосмещенного диода.the cascade is nonlinear in the form of an offset diode.

11ифференаиат вый усилитепь работает образом.11An eligible amplified heat function works.

В режиме покр  выходное напр жение усшител  нулю при нулевом входном напр жении, если характеристики транзистс)ров 3 и 4, 7 и 8 идентичны, а статические сопротивлени  пр мосмещенных диодов 5, 1О совпадают сботвётствено с сопротивлени ми резисторов 6, 9.In the cutout mode, the output voltage of the puncher is zero at zero input voltage, if the characteristics of transistors 3 and 4, 7, and 8 are identical, and the static resistances of the shifted diodes 5, 1O coincide with the resistances of the resistors 6, 9.

При подаче входного напр жеш  на выходе образуетс  усиленный сигнал. Посколь ку динамические сопротивлени  пр мосме щенных диодов 5, 1C малы, то посто н1ые времени усили-гёл  определ ютс  путем умножени  величины сопротивлени  резистора 6 на величину входной екжости транзистора 8 и вепичинь сопротивлени  резистора 9 на величину выходной емкости транзистора 7. Значени  этих емкостей близки к коллекторным емкост м транзисторов 3, 4, 7, 8.When the input voltage is applied, an amplified signal is generated at the output. Since the dynamic resistances of the mixed diodes 5, 1C are small, the constant times of the amplification are determined by multiplying the resistance value of resistor 6 by the input capacitance value of transistor 8 and the resistance values of transistor 9 by the value of the output capacitance of transistor 7. The values of these capacitances are close to the collector capacitance of the transistors 3, 4, 7, 8.

Claims (2)

1. Дифференциальный усилитель , содержащий jrt где iti 2,3, 4, . . ., последовательно соединенных дифференциалывлх каскадов, выполненных каждый с симметричными входами и нагрузкой в каждом пл&Ч отличающийс  тем, что, с целщр1. Differential amplifier containing jrt where iti 2,3, 4,. . ., series-connected differential cascades, each made with symmetrical inputs and a load in each PL & H characterized by the fact that повыщени  й 1стродвйстви , нагрузка одно- го плеча каждого нечетного дифференциального каскада и другого плеча каждого четного дифференциального каскада выпол нены нелинейными.the increase in speed, the load of one shoulder of each odd differential cascade and the other shoulder of each even differential cascade are nonlinear. 2. Дифференциальный усилитель по п. 1, отличающийс  тем, что нелинейу на  нагрузка выполнена в виде пр мосмещенного диода/2. Differential amplifier according to claim 1, characterized in that the non-linear load is made in the form of a forward-mounted diode / Источники информации, прин тые во внимание при экспертизе:Sources of information taken into account in the examination: 1. Степаненко И. П. Основы теории транзисторов и транзисторных схем. М., Энерги , 1973,с. 410.1. Stepanenko I.P. Fundamentals of the theory of transistors and transistor circuits. M., Energie, 1973, p. 410.
SU7401989556A 1974-01-03 1974-01-03 Differential amplifier SU564710A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU7401989556A SU564710A1 (en) 1974-01-03 1974-01-03 Differential amplifier

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU7401989556A SU564710A1 (en) 1974-01-03 1974-01-03 Differential amplifier

Publications (1)

Publication Number Publication Date
SU564710A1 true SU564710A1 (en) 1977-07-05

Family

ID=20573695

Family Applications (1)

Application Number Title Priority Date Filing Date
SU7401989556A SU564710A1 (en) 1974-01-03 1974-01-03 Differential amplifier

Country Status (1)

Country Link
SU (1) SU564710A1 (en)

Similar Documents

Publication Publication Date Title
KR850700191A (en) Square circuit
US3769605A (en) Feedback amplifier circuit
US3322970A (en) Zero phase shift active element filter
SU564710A1 (en) Differential amplifier
US4001602A (en) Electronic analog divider
KR850006275A (en) Gain control amplifier
US4507577A (en) Nth Order function converter
KR880010578A (en) Linearity Compensation Circuit of Parallel D / A Converter
US4385364A (en) Electronic gain control circuit
JPS6047503A (en) Integrated transistor high frequency crystal oscillator circuit
US3195065A (en) Temperature stabilization of transistor amplifiers
SU853623A1 (en) Controlled current generator
SU469975A1 (en) Operational amplifier
US3399312A (en) Multiplier/divider circuit
US3405367A (en) Quiescent current stabilized transistor amplifier
SU512555A1 (en) Differential amplifier
SU754646A1 (en) Amplifier with correction of non-linear distortions
SU489194A1 (en) Harmonic signal generator
GB758991A (en) Improvements in and relating to semi conductor amplifiers
SU666631A1 (en) Dc amplifier
SU1193771A1 (en) Amplifying device
SU1462461A1 (en) Demodulator/modulator
SU675586A1 (en) Gyrator
SU1376236A1 (en) Amplifier
SU513470A1 (en) Selective amplifier