SU558422A1 - Устройство избирательного вызова абонентов - Google Patents

Устройство избирательного вызова абонентов

Info

Publication number
SU558422A1
SU558422A1 SU2188300A SU2188300A SU558422A1 SU 558422 A1 SU558422 A1 SU 558422A1 SU 2188300 A SU2188300 A SU 2188300A SU 2188300 A SU2188300 A SU 2188300A SU 558422 A1 SU558422 A1 SU 558422A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
regenerator
analyzer
counter
Prior art date
Application number
SU2188300A
Other languages
English (en)
Inventor
Алексей Павлович Фадеев
Original Assignee
Предприятие П/Я А-1978
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1978 filed Critical Предприятие П/Я А-1978
Priority to SU2188300A priority Critical patent/SU558422A1/ru
Application granted granted Critical
Publication of SU558422A1 publication Critical patent/SU558422A1/ru

Links

Landscapes

  • Mobile Radio Communication Systems (AREA)

Description

1
Изобретение относитс  к радиосв зи и может использоватьс  дл  формировани , синхронного приема и декодировани  сигналов вызова, передаваемых в виде последовательного частотно-импульсного кода равной длины .
Известно устройство избирательного вызова абонентов, содержащее анализатор, сигнальный вход которого соединен с переключателем , блок коммутации, выход которого подключен к управл ющему входу анализатора 1.
Однако известное устройство не обеспечивает высокой точности.
Цель изобретени  - повышение точности.
Поставленна  цель достигаетс  тем, что в устройстве избирательного вызова абонентов введены счетчики рассогласовани  и посылок, делитель на 2N, где Л - количество стробирующих импульсов, при этом сигнальный выход анализатора через счетчик рассогласовани  подключен к входу блока коммутации и к установочнСМу входу счетчика посылок, выход которого подключен к второму входу блока коммутации и к установочному входу счетчика рассогласовани , а вход счетчика посылок подключен ; переключателю и через делитель на 2/V к синхронизирующему выходу анализатора, выполненного в виде последовательно соединенных опорного генератора,
управл емого делител , второй вход которс го  вл етс  управл ющим входом анализа тора, регенератора, блока эквивалентности и блока совнадени , при этом выход управл е5 мого делител  подключен к второму входу блока совпадени  и  вл етс  синхронизирующим выходом анализатора, вход регенератора ,  вл ющийс  сигнальным входом анализатора , соединен с вторым входом блока эк0 вивалентнссти, а выход блока совпадени   вл етс  сигнальным выходом анализатора.
Благодар  этому формирование и обработка сигналов вызова производг.тс  полностько цифровым методом, который обеспечивает
5 высокую точность и стабильность параметров, а само устройство при этом не т-ребует настройки в процессе изготовлени  и эксплуатации .
На чертеже изображена структурна  элек0 трическа  схема предложенного устройства.
Устройство содержит анализатор 1. включающий в себ  иоследовате.1ьно соединенные опорный генератор 2, уиравл емый делитель 3, второй вход которого  вл етс  управл ющим входом анализатора 1, регенератор 4, блоки 5 и 6 эквивалентности и совпадеи;;  соответственно , выход пос;1едис:о  вл етс  сигнальным выходом анализатора, при этом выход унравл емого делител  3 исд члючен к
Э второму входу блока 6 совпадени  и  вл етс  синхронизирующим выходом анализатора , а сигнальный вход регенератора 4 соединен с вторым входом блока 5 эквивалентности и  вл етс  сигнальным входом анализатора 1, делитель 7 на 2/V, переключатель 8, счетчик посылок 9 и блок 10 коммутации, причем вход делител  7 из 2N подключен к синхронизирующему выходу анализатора 1, выход соединен через переключатель 8 с сигнальным входом анализатора 1, а через последовательно соединенные счетчик 9 посылок и блок 10 - с управл ющим входом анализатора 1, кроме того, устройство содержит счетчик 11 рассогласовани , вход которого соединен с сигнальным выходом анализатора 1, а выход - с установочным входом счетчика 9 посылок и входом блока 10 коммутации, причем выход счетчика 9 посылок в свою очередь подключен к установочному входу счетчика 11 рассогласований. Устройство работает следующим образом. Опорный генератор 2 вырабатывает импульсы с частотой /, которые поступают на управл емый делитель 3. Коэффициент делени  управл емого делител  3 в режиме передачи сигналов вызова .может быть установлен , например, с помощью дес тикнопочного номеронабирател , равным любому числу нз р да К, К-1, К-2,... К-9. Таки.м образом. на выход управл емого делител  3 могут поступать импульсы с частотой f -А. i - f °- в общем случае где /г - посто нное целое число; п - номер частоты. РЬшульсы с выхода управл емого делител  3 поступают в делитель 7 на 2N, где их частота понижаетс  в 2Л раз. Л - количество стробирующих импульсов, приход щихс  на длительность одной элементарной посылки в регенераторе 4, который работает дискретноинтегральны .м способом. Таким образо.м, на потенциальный выход делител  7 на 2Л/ поступают импульсы образующие дискретный р д частот. / . с / 2Л(й -1) / 2N{k - 2) 2A(/fe -9) или в общем случае f 2Л1 (k -- и) и представл ющие собой чередующиес  эле-60 меитарные нулевые и единичные посылки, передаваемые с фиксированными скорост ми. Из п таких частот .можно сформировать комбинации вызова, состо щие из т различных частот, передаваемых последовательно,65 в режиме приема сигналы вызова с аналогичного з.стройства, расположенного на другом конце линии св зи, ноступают на вход регенератора 4. В нем значение посылки «1 -j,,; ..Q,,., определ етс  методом стробировани  ее импульсами тактовой частоты fn, поступающей с выхода управл емого делптел  3, и подсчета количества импульсов совпадени  за врем  длительности элементарной посылки . Так как количество импульсов, приход щихс  на длительность элементарной посылки равно Л, то, если количество импульсов и совпадени  больше или равно -, принима 2 етс  решение, что прин та единична  носылка , если меньше - то нулева . Фазова  подстройка осуществл етс  методом сравнени  каждой принимаемой посылки с двум  строб-импульсами, по длительности равными половине длительности элементарной посылки, и выработки на основе этого сигналов рассогласовани , которые после усреднени  преобразуютс  в сигналы коррекции , воздействующие на управл емый делитель 3 и регенератор 4, благодар  чему устран етс  фазовое рассогласование, т. е. производитс  синхронизаци . Таким образом, дл  синхронного прие.ма и восстановлени  регенератором 4 двоичных сигналов , передаваемых с различными фиксированными скорост ми 5. N() необходимо, чтобы в нем на длительность каждой элементарной посылки приходилось Л импульсов тактовой частоты fn, поступающей с выхода управл емого делител  3, т.е. должно выполн тьс  равенство ,N Это обеспечиваетс  подачей тактовых импульсов на регенератор 4 непосредственно от опорного генератора 2 через управл емый делитель 3. В исходном состо нии коэффициент делени  управл емого делител  3 устанавливаетс  таким, что регенератор 4 настраиваетс  на прием импульсов вызова первой части комбинации. Так как регенератор 4 работает дискретно-интегральным способом, то решение о значении ирин той посылки выдаетс  в конце иосылки, т. е. регенератор 4 задерживает сигналы на длительность одной элементарной посылки. В блоке 5 эквивалентности сравниваетс  кажда  поступающа  на вход посылка с предыдущей восстановленной посылкой. Так как в сигнале вызова передаютс  «точки 101010..., то кажда  поступающа  посылка отличаетс  от предыдущей, на выходе блока 5 эвивалентности - нулевой потенциал. Если же границы этих посылок смещены одна отиосительно другой, а имеющиес  временные
искажений или посылки одинаковы, то блок 5 эквивалентности выдел ет импульсы совпадени , которые после стробировани  таковыми импульсами в блоке 6 совпадени  преобразуютс  в импульсы рассогласований.
Величина этого рассогласовани  максимальна при отсутствии сигналов на входе регенератора 4, а также при поступлении на вход регенератора хаотических сигналов (шумов ) или двоичных сигналов, передаваемых со скоростью, отличной от той, на которую настроен генератор 4, так как он в этом случае не может войти в синхронизм, и минимальиа  - при синхронном приеме «точек , передаваемых со скоростью, на которую настроен регенератор 4. Это рассогласование в виде число-импульсного кода поступает в счетчик 11 рассогласовани , где производитс  усреднение и сравнение с порогом величины рассогласований за определенное количество посылок, равное емкости счетчика 9 иосылок, на который с делител  7 на 2N непрерывно поступают импульсы посылок. Счетчики 9 и 11 включены по схеме со взаимным сбросом, следовательно, если на вход регенератора 4 сигналы не поступают или поступают хаотические сигналы (шумы) или двоичные сигналы, передаваемые со скоростью , отличной от той, на которую настроен регенератор 4, то величина рассогласовани  превышает порог, равный емкости счетчика 11, который переполн етс  быстрее счетчика 9 и каждый раз при переполнении сбрасывает его в нуль. Поэтому счетчик 9 не успевает заполнитьс  и воздействовать на блок 10, благодар  чему регенератор 4 остаетс  настроенным на прием первой части вызывной комбинапии.
При поступлении на вход регенератора 4 импульсов вызова первой части комбинации он входит в синхронизм по посылкам, и величина рассогласовани , измерени  за врем  заполнени  счетчика 9 не превышает порог, равный емкости счетчика 11, поэтому быстрее переполп етс  счетчик 9, с выхода которого импульс переполнени  устанавливает в пуль счетчик 11 ii поступает в блок 10, который измен ет коэффициент делени  управл емого делител  3 так, что регенератор 4 настраиваетс  на прием второй части комбинации вызова.
При поступлении на вход регенератора 4 второй части комбинации вызова счетчик 9 посылок быстрее переполнитс , импульс с его выхода поступает в блок 10 коммутации, который измен ет коэффициент деленн  управл емого делптел  3 таким образом, что регенератор 4 настраиваетс  на прием третьей части комбинации вызова и т. д.
Если за врем  длительности комбинации вызова в блок 10 коммутации с выхода счетчика 9 посылок поступают импульсы, количество которых равно числу кодовых элементов т в комбинации вызова, то блок 10
коммутации выдает сигнал на включение оконечиого оггнализирующего устройства.
Дл  контрол  работоспособности устройства необходимо замкнуть переключатель 8.
Так как на регенератор 4 п делитель 7 на 2. подаетс  одна и та же тактова  частота /;г с выхода управл емого делител  3, то регенератор 4 всегда настраиваетс  на прием импульсов вызова, поступающих с выхода
делител  7 на IN, при этом делитель 7 на 2.V сначала формирует , соответствуюшие первой части комбинации вызова, на которую настроен в исходном состо нии регенератор 4. Величина рассогласовани  в этом
случае  вл етс  минимальной и импульс переполнени  со счетчика 9 посылок поступает в блок 10, который измен ет коэффициент делени  управл емого делител  3 так, что генератор 4 настраиваетс  на прием второй
части комбинации, при этом с выхода делител  7 на IN на вход регенератора 4 начинают поступать пмпульсы второй частп комбинации вызова и т. д.
Таким образом, при замыкании переключател  8 устройство автоматически формирует сигнал вызова, соответствуюший комбинации частот, на прием которых оно настроено, и по срабатывании оконечного сигнализирующего устройства контролируетс  его исправность .
В другом варианте предложенное устройство может работать в режиме попска спгналов вызова пли команд, дл  чего блок 10 подключаетс  не к выходу счстчпка 9, а к выходу
счетчпка 11, как показано на чертеже п}нктиром , при этом каждый раз при переполнении счетчика 11 имиульс с его выхода поступает в блок 10, который через управл емый делитель 3 циклически перестраивает регенератор 4 на прием сигналов вызова или команд по определенной программе, например
FO, Ft, р2FS, FS, fo, fi-...
По вление импульса па выходе счетчика 9 указывает на прием одной из этих частот, а
иодключение к выходу блока 10 дешифратора команд, построенного по принципу кодового замка (на чертеже не показан), позвол ет прпнимать большое колпчество команд, передаваемых в виде последовательно частотно-1 мп льсного кода.
Сравнптельпые испытанп  предложенного устройства с пзвестным показали высокую стабильность параметров данного устройства.
Ф о р м V л а п 3 о б р е т е н п  
1. Устройство избирательиого вызова абонентов , содержащее анализатор, сигнальный вход которого соедииен с иереключателем, а также блок коммутации, выход которого подключей к управл ющему входу анализатора, о т л и ч а ю и; ее с   тем, что, с целью повышени  точности, введены счетчики рассогласовани  п посылок, а также делитель на 2Л, где /V - колпчество стробирующих и iиyльcoв,
прп этом сигнальный выход анализатора через счетчик рассогласовани  подключен к входу блока комдмутации и к установочиому входу счетчика посылок, выход которого подключен к второму входу блока коммутации и к установочному входу счетчика рассогласовани , а вход счетчика посылок подключен к переключателю и через делитель на IN к синхронизирующему выходу анализатора. 2. Устройство, по п. 1, отличающеес  тем, что анализатор выполнен в виде последовательно соединенных опорного генератора, управл емого делител , второй вход которого  вл етс  управл ющим входом анализатора. регенератора, олока эквивалентности и блока совпадени , при этом выход управл емого дельтел  подключен к второму входу блока совпадени  и  вл етс  синхронизирующим выходом анализатора, вход регенератора,  вл ющийс  сигнальным входом анализатора, соединен с вторым входом блока эквивалентности , а выход блока совпадени   вл етс  сигнальным выходом анализатора. Источники информации, прин тые во вниманне при экспертизе: 1. Авторское свидетельство СССР Aib 358979, М. Кл.2 Н 04М 3/38, 27.02.68 (прототип).
П
SU2188300A 1975-11-11 1975-11-11 Устройство избирательного вызова абонентов SU558422A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2188300A SU558422A1 (ru) 1975-11-11 1975-11-11 Устройство избирательного вызова абонентов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2188300A SU558422A1 (ru) 1975-11-11 1975-11-11 Устройство избирательного вызова абонентов

Publications (1)

Publication Number Publication Date
SU558422A1 true SU558422A1 (ru) 1977-05-15

Family

ID=20636908

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2188300A SU558422A1 (ru) 1975-11-11 1975-11-11 Устройство избирательного вызова абонентов

Country Status (1)

Country Link
SU (1) SU558422A1 (ru)

Similar Documents

Publication Publication Date Title
US4584695A (en) Digital PLL decoder
US4633194A (en) Digital frequency divider suitable for a frequency synthesizer
US5077529A (en) Wide bandwidth digital phase locked loop with reduced low frequency intrinsic jitter
CA1284361C (en) Analog phase locked loop
US5259004A (en) Frame synchronization dependent type bit synchronization extraction circuit
US3819853A (en) System for synchronous data transmission through a digital transmission channel
US5956378A (en) Phase lock by a frequency and phase difference between input and VCO signals with a frequency range adjusted by synchronism between the input and the VCO signals
US3731219A (en) Phase locked loop
US5012198A (en) Digital PLL circuit having reduced lead-in time
US3962634A (en) Automatic delay compensator
US4059842A (en) Method and apparatus for synchronizing a digital divider chain with a low frequency pulse train
US3499995A (en) Frequency and time division multiplex signalling systems using successive changes of frequency band and time slot
US5111486A (en) Bit synchronizer
JPH0628337B2 (ja) 位相制御回路を具える電気回路装置
US4771442A (en) Electrical apparatus
SU558422A1 (ru) Устройство избирательного вызова абонентов
US4196416A (en) Synchronization apparatus with variable window width and spacing at the receiver
CA1153804A (en) Device for the synchronization of a timing signal
US3806822A (en) Phase locked loop employing gated alternating current injection for fast synchronization
EP0695487A1 (en) Composite clock signal
US4389643A (en) Multiplexed pulse tone signal receiving apparatus
US3991270A (en) Circuit arrangement for line synchronization in a television receiver
US3626306A (en) Automatic baud synchronizer
US3537013A (en) Digital phase lock loop
JPS585536B2 (ja) 周期的パルス入力信号に従つて出力信号を同期させる回路配置