SU553553A1 - Device for checking output parameters of electronic circuits - Google Patents

Device for checking output parameters of electronic circuits

Info

Publication number
SU553553A1
SU553553A1 SU2118463A SU2118463A SU553553A1 SU 553553 A1 SU553553 A1 SU 553553A1 SU 2118463 A SU2118463 A SU 2118463A SU 2118463 A SU2118463 A SU 2118463A SU 553553 A1 SU553553 A1 SU 553553A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
signal
unit
generator
Prior art date
Application number
SU2118463A
Other languages
Russian (ru)
Inventor
Игорь Константинович Королев
Анатолий Владимирович Игнатик
Original Assignee
Предприятие П/Я М-5181
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5181 filed Critical Предприятие П/Я М-5181
Priority to SU2118463A priority Critical patent/SU553553A1/en
Application granted granted Critical
Publication of SU553553A1 publication Critical patent/SU553553A1/en

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)
  • Testing Electric Properties And Detecting Electric Faults (AREA)

Description

1one

Известно устройство дл  проверки выходных нараметров электронных схем, содержащее генератор , формирователь (преобразователь) сигналов, устройство сравненн  и блок пам ти.A device for checking the output of electronic circuits is known, comprising a generator, a driver (converter) of signals, a device compared, and a memory block.

К недостаткам известного устройства можно отнести сложность схемы, а также необходимость нснользовани  ЦВМ дл  анализа результатов проверки, при недостаточно высокой достоверности контрол .The disadvantages of the known device include the complexity of the scheme, as well as the need to use a digital computer to analyze the test results, with insufficiently high accuracy of the control.

Цель изобретени  - повышение достоверности контрол  - достигаетс  тем, что в устройство дл  проверки выходных параметров электронных схем, содержащее блок унравлени , блок индикации, два ключа, генератор, два формировател  сигнала, выход первого из них соедин етс  одновременно через согласующие блоки со входами провер емой и эталонной схем, а выходна  клемма провер емой схемы соедин етс  со входом схемы сравнени , введены сумматор, дополнительный генератор и смеситель, два входа которого соединены с выходами генераторов, а выход - со входом первого формировател  сигналов. При этом выход генератора через последовательно соединенные второй формирователь и первый ключ соединен со входом блока сравнени  и со входом блока управлени , первый выход которого соединен со входом первого ключа, второй выход - со входом второго ключа и с сумматором, включенным между выходом эталои юй схемы и блоком сравнени , выход которого через второй ключ соединен с блоком индикации. На чертеже изображена функциональна The purpose of the invention is to increase the reliability of the control - is achieved by the fact that the device for checking the output parameters of electronic circuits, containing the control unit, the display unit, two keys, a generator, two signal conditioners, the output of the first of them is connected simultaneously through matching blocks with the inputs and the reference circuit, and the output terminal of the circuit under test is connected to the input of the comparison circuit, the adder, the additional generator and the mixer are entered, the two inputs of which are connected to the outputs of the generators, and the output - from swing first signal shaper. At the same time, the generator output is connected through the second shaper connected in series and the first key is connected to the input of the comparison unit and to the input of the control unit, the first output of which is connected to the input of the first key, the second output to the input of the second key and to the adder connected between the output of the reference circuit and a comparison unit, the output of which is connected to the display unit via the second key. The drawing shows the functional

схема устройства.device schema.

Выход генератора 1 соединен с первым входом смесител  2, второй вход смесител  св зан с выходом генератора 3. Выход смесител  соединен со входом формировател  4, выход которого подключен ко входам согласующих устройств 5 и 6. Выходы согласующих устройств соедин ютс  со входами провер емой и эталонной схем 7 и 8. Выход провер емой схемы соедин етс  с первым входом блока сравнени The output of the generator 1 is connected to the first input of the mixer 2, the second input of the mixer is connected to the output of the generator 3. The output of the mixer is connected to the input of the former 4, the output of which is connected to the inputs of matching devices 5 and 6. The outputs of matching devices are connected to the inputs of the tested and reference circuits 7 and 8. The output of the tested circuit is connected to the first input of the comparison unit

9, выход эталонной схемы - со входом сумматора , а его выход - со вторым входом блока сравненп . Выход блока сравнени  соединен со входом ключа 10, а его выходы - со входами блока индикации П. Выход генератора 3 соединен со входом формировател  сигналов 12, выход которого соединен со входом ключа 13, другой вход которого св зан с выходом блока управлени  14. Другой выход блока управлени  соединен со входом сумматора 15 и со входом ключа 10. Выход ключа 13 соединен со входами блоков 14 и 9.9, the output of the reference circuit - with the input of the adder, and its output - with the second input of the block compared. The output of the comparison unit is connected to the input of the key 10, and its outputs are connected to the inputs of the indicating unit P. The output of the generator 3 is connected to the input of the signal conditioner 12, the output of which is connected to the input of the key 13, the other input of which is connected to the output of the control unit 14. Other output the control unit is connected to the input of the adder 15 and to the input of the key 10. The output of the key 13 is connected to the inputs of the blocks 14 and 9.

Устройство работает следующим образом. С генераторов 1, 3 сигналы поступают на смеситель 2, с выхода которого сигнал разностнойThe device works as follows. From the generators 1, 3, the signals arrive at mixer 2, from the output of which the signal is differential

Claims (1)

частоты поступает на формирователь 4. Сформнрованный по амплитуде и длительности сигнал через согласующие устройства 5, 6 поступает на схемы 7 и 8. С провер емой схемы 7 сигнал поступает на первый вход блока сравнени  9. На второй вход блока сравнени  сигнал с эталонной схемы 8 поступает через сумматор 15, где ему придаютс  нотенциальные прирад енч  «-(- и «-, соответствующие верхней и нижней границам допуска. Сигналы с генератора 3 поступают на стробирующий вход блока сравнени  9 через формирователь 12 и ключ 13, пропускающий эти сигналы при поступлении командного сигнала с блока управлени  14. Длительность командного сигнала с первого выхода блока управленн  равна времени прохождени  стольких импульсов , сколько может быть занесено в счетчики блока индикации 11. Это врем   вл етс  временем цикла проверки. Импульс, соответлл ,J- - -3-ствующии нолуциклу проверки, с другого выхода блока управлени  поступает на управл ющие входы ключа 10 и сумматора 15. В первом полуцикле сумматор 15 вырабатывает сигнал , соответствующий верхней границе допуска , во втором полуцикле - сигнал, соответствующий нижней границе допуска. В первом полуцикле измерени  результаты сравнени  с выхода блока сравнени  занос тс  в блок индикации через первый выход ключа 10, а во втором полуцикле через второй его выход. Результаты измерени  на индикаторах блока 11 говор т о годности или негодности провер емого устройства. Введение сумматора, а также смесител  и генератора, частота которого св зана с частотой первого генератора определенным соотношением , в прибор, работающий но принципу аналогового сравнени , позвол ет достичь точности проверки, разрешенной блоком сравнени , т. е. наход щейс  на уровне цифровых устройств. При этом сохран ютс  простота схемы и удобна  дл  чтени  занись результатов проверки, присуща  аналоговым устройствам . Повышаетс  также достоверность проверки благодар  не только качественному, но и количественному контролю отклонени  формы исследуемого сигнала от эталона, т. е. по числу проверенных и за пределами допуска точек исследуемого сигнала можно объективно оценивать качество провер емых схем. Формула изобретени  Устройство дл  проверки выходных параметров электронных схем, содержащее блок управлени , блок индикации, два ключа, геJJr ..t. «j-UiXXiV11. 1.1 ,ij J J. 1X tJ. JJ J-lJTi (Л.fVjJ T, Cli С нератор, два формировател  сигнала, выход первого из которых соедин етс  одновременно через согласующие блоки со входом эталонной -- схемы и со входным зажимом провер емой схемы, а выходной залшм провер емой схемы, соедин етс  со входом блока сравнени  о тличающеес  тем, что, с целью повышени  достоверности контрол , в него введены сумматор , дополнительный генератор и смеситель, два входа которого соединены с выходами генераторов , а выход - со входом первого формировател  сигнала, выход генератора через последовательно соединенные второй формирователь сигнала и ключ соедииен со входом блока сравнени  п с блоком управлени , вы ход которого соедииен со вторьгьГ входомклкзча , со входом второго ключа и с сумматором, включенным между выходом эталонной схемь и блоком сравнени , выход которого через второй ключ соединен с блоком индикации.frequency is fed to shaper 4. A signal amplified in amplitude and duration through matching devices 5, 6 is fed to circuits 7 and 8. From the tested circuit 7, the signal arrives at the first input of the comparator unit 9. At the second input of the comparator unit, the signal from the reference circuit 8 arrives through the adder 15, where it is attached with a notional potential "- (- and" - corresponding to the upper and lower tolerance limits. Signals from the generator 3 are fed to the gate input of the comparison unit 9 through the driver 12 and the key 13, which passes these signals when The command signal from the control unit 14 is received. The duration of the command signal from the first output of the control unit is equal to the time it takes for the number of pulses that can be recorded in the display unit counters 11. This time is the test cycle time. The checks that are required for the secondary scan, from the other output of the control unit, go to the control inputs of the key 10 and the adder 15. In the first half-cycle, the adder 15 produces a signal corresponding to the upper tolerance limit, in the second half-cycle a signal corresponding to yuschy lower limit of tolerance. In the first half-cycle of measurement, the results of the comparison with the output of the comparison unit are entered into the display unit via the first output of the key 10, and in the second half-cycle through the second output thereof. The measurement results on the indicators of unit 11 indicate the suitability or unsuitability of the device under test. Introduction of an adder, as well as a mixer and a generator, the frequency of which is related to the frequency of the first generator by a certain ratio, into a device that works according to the principle of analog comparison, allows to achieve the accuracy of verification allowed by the comparison unit, i.e. located at the level of digital devices. At the same time, the simplicity of the circuit is preserved and it is easy to read, because the test results are inherent in analog devices. The reliability of verification also increases due to not only the qualitative but also quantitative control of the deviation of the form of the signal under study from the standard, i.e., by the number of points of the signal under study that are tested and beyond the tolerance of the signal, the quality of the tested circuits can be objectively evaluated. Claims An apparatus for checking the output parameters of electronic circuits, comprising a control unit, an indication unit, two keys, geJJr ..t. “J-UiXXiV11. 1.1, ij J J. 1X tJ. JJ J-lJTi (L.fVjJ T, Cli C nerator, two signal conditioners, the output of the first of which is connected simultaneously through matching blocks with the input of the reference circuit and with the input terminal of the tested circuit, and the output of the tested circuit is With the input of the comparison unit, differing in that, in order to increase the reliability of the control, an adder, an additional generator and a mixer are entered into it, two inputs of which are connected to the generator outputs, and the output - to the input of the first signal conditioner, the generator output the second signal generator and the key are connected to the input of the comparison unit n with the control unit, the output of which is connected to the second input input, the second key input and the adder connected between the output of the reference circuit and the comparison unit whose output is connected to the display unit through the second key .
SU2118463A 1975-03-28 1975-03-28 Device for checking output parameters of electronic circuits SU553553A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2118463A SU553553A1 (en) 1975-03-28 1975-03-28 Device for checking output parameters of electronic circuits

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2118463A SU553553A1 (en) 1975-03-28 1975-03-28 Device for checking output parameters of electronic circuits

Publications (1)

Publication Number Publication Date
SU553553A1 true SU553553A1 (en) 1977-04-05

Family

ID=20614296

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2118463A SU553553A1 (en) 1975-03-28 1975-03-28 Device for checking output parameters of electronic circuits

Country Status (1)

Country Link
SU (1) SU553553A1 (en)

Similar Documents

Publication Publication Date Title
US3485093A (en) Engine performance analyzer
GB1104875A (en) Method of ultrasonic material testing for analysis of the flaw shape
SU553553A1 (en) Device for checking output parameters of electronic circuits
US3836845A (en) Apparatus for testing the linearity of a circuit by using ratio determining means
GB1362628A (en) Coin-testing device
GB1121324A (en) An improved method of testing dynamic response
Maxam et al. Radiated ignition noise due to the individual cylinders of an automobile engine
SU575578A1 (en) Device for measuring frequency deviation
SU417737A1 (en)
SU444225A1 (en) Particle size recorder
SU443392A1 (en) System for controlling electrical parameters of electronic circuits
SU696496A1 (en) Analyzer of extremums of random processes
SU673936A1 (en) Device for measuring parameters of single and rarely recurring short-duration pulses
SU759893A1 (en) Conveyer station for testing internal combustion engines
SU396631A1 (en) DEVICE TRIGGER TRIGGERS ON INSTALLATION FREQUENCY AND OUTPUT FREQUENCY
SU613264A1 (en) Arrangement for measuring frequency setting time
SU447726A1 (en) Device for determining the variability coefficient of a random process
SU486327A1 (en) Device for checking blocks of non-linear functions
SU464846A1 (en) Automatic frequency response analyzer
SU391482A1 (en) DEVICE FOR MEASUREMENT
SU785797A1 (en) Device for measuring time parameters of pulse code signals
SU446844A1 (en) Spectrum analyzer
SU547703A1 (en) Digital pulse frequency difference meter
SU661323A1 (en) Pulsed proton-resonance moisture-content meter
SU464824A1 (en) Strobing device with random strobe