SU549757A1 - Устройство дл контрол печатных плат - Google Patents

Устройство дл контрол печатных плат

Info

Publication number
SU549757A1
SU549757A1 SU2143438A SU2143438A SU549757A1 SU 549757 A1 SU549757 A1 SU 549757A1 SU 2143438 A SU2143438 A SU 2143438A SU 2143438 A SU2143438 A SU 2143438A SU 549757 A1 SU549757 A1 SU 549757A1
Authority
SU
USSR - Soviet Union
Prior art keywords
circuit
block
point
switching
input
Prior art date
Application number
SU2143438A
Other languages
English (en)
Inventor
Александр Георгиевич Додонов
Александр Никитович Мельников
Original Assignee
Институт Электродинамики Ан Украинской Сср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт Электродинамики Ан Украинской Сср filed Critical Институт Электродинамики Ан Украинской Сср
Priority to SU2143438A priority Critical patent/SU549757A1/ru
Application granted granted Critical
Publication of SU549757A1 publication Critical patent/SU549757A1/ru

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Description

1
Изобретение относитс  к области вычислительной техники и может быть использовано при построении специализированных вычислительных устройств, примен емых в системах контрол  электронной аппаратуры.
Известно устройство дл  контрол  печатных плат 1, в котором выбор коммутируемых контактных площадок печатной платы производитс  вручную переключателем, что существенно ограничивает быстродействие контрол .
Другое известное устройство 2 дл  контрол  печатных плат, облада  высоким быстродействием , содержит сложное ЗУ из  чеек основной и вспомогательной пам ти.
Из известных устройств дл  контрол  печатных плат наиболее близким по технической сущности  вл етс  3, содержащее коммутационную матрицу, блок управлени  и соединенные с ним блоки ввода и вывода.
Известное устройство обладает низким быстродействием , так как у него последовательно опращиваютс  контролируемые контактные площадки печатной платы, а выбор программы проверки осуществл етс  вручпую с помощью коммутационной панели.
Наличие блока пам ти дл  запоминани  программы испытаний усложн ет контрольное оборудование известного устройства.
Цель изобретени  - повышение быстродействи  и достоверности контрол .
Эта цель достигаетс  тем, что в предложенное устройство, содержащее коммутационную матрицу, блок управлени , соединенный с блоками ввода и вывода, введены блок моделей точек коммутации и два регистра. Входы блока моделей точек коммутации соединены с выходами коммутационной матрицы, блока управлени , двух регистров и входами блока вывода, выход которого подключен ко входу блока управлени . Основные входы первого и второго регистров соединены с выходами блока управлени , а дополнительный вход первого регистра - с выходом второго регистра. Блок моделей точек коммзтации содержит триггер, два элемента И, инвертор и элемент ИЛИ. Выходы триггера подключены к входам соответствующих элементов И, выходы которых соединены с входами элемента ИЛИ. Второй вход первого элемента И соединен с выходом инвертора, второй вход второго элемента И - со входом инвертора.
На фиг. 1 изображена функциональна  блок-схема устройства; на фиг. 2 - модель точки коммутации: на фиг. 3 - пример электрической цепи, образованной печатными проводниками .

Claims (3)

  1. Устройство дл  контрол  печатных плат (фиг. 1) содержит коммутационную матрицу 1, блок моделей точек коммутации 2, регистры 5 и 4, блок управлени  5, блок вывода 5, блок ввода 7. Модель точки коммутации (фиг. 2) содержит инвертор 8, элементы И 9 и 10, элемент ИЛИ //и триггер -12. Все точки испытуемой платы разбиты на групиы, которые состо т из , соедииениых между собой печатными проводниками и образующих электрические цепи. Программа проверки, представл юща  собой набор кодов адресов контролируемых точек , записываетс  па носителе программы (перфоленте, магнитной ленте и др.) иоследовательно один за другим. Программу проверки электрических цепей печатной платы, изображенных на фиг. 3, можно записать следующим образом: НП, 13, 16, 18, 15, 17, 14 К: 21, 23 К: 20, 19, 22 К; ПР, 14 К, 23 К, 22 К, КП, где НП - признак «Начало проверки ; 13, 16 . . . - коды адресов контролируемых точек пепи; 23 К . . . - код адреса коитролируемой точки с признаком конца данной цени; ЛР - признак окоичани  проверки проводников на разрыв; КП - признак «конец проверки. Перед иачалом проверки плату устанавливают на коммутационной матрице / таким образом , чтобы упругие контакты матрицы вошли в соприкосиовеиие с контролируемыми точками платы. Кажда  контролируема  точка подключаетс  с одной стороны через блок моделей точек коммутации к выходу регистра 5 и с другой стороны по щине е (фиг. 2) ко входу модели точки коммутации данной контактной площадки, иа который поступает сигнал, определ ющий реальное состо ние аиализируемой точки. С выходов триггера 12 поступает информаци , определ юща  эталонное состо ние этой же точки. Модель точки коммутации представл ет собой совокупность элемента запоминани  эталонного состо ни  и элементов, реализующих функцию несоответстви : у / , где Xi - определ ет реальное состо ние объекта; Xz - определ ет эталонное состо ние объекта. Схема выдает необходимый сигнал только тогда, когда реальное состо ние объекта не соответствует эталонному описанию. Совокупность моделей точек коммутации представл ет собой блок, выполн ющий идентификацию реальной цепи с ее эталонным описанием. Устройство работает следующим образом По команде блока управлени  5, пепедаваемой по щине а, блок ввода 7 но щине б через блок управлени  по щине в заносит в регистр 4 код адреса точки первой цепи. Затем данный код поступает в блок моделей точек коммутации 2, где он дещифрируетс  и под воздействием управл ющего сигиала, передаваемого по щине г из блока управлени  5, устанавливает в единичное состо ние триггер , соответствующий коду в регистре 4. После этого блок управлени  5 вновь вырабатывает комапду иа занесение в регистр 4 адреса очередной контролируемой точки и так же, как описано выще, устанавливает в единичное состо ние триггер соответствующей модели точки коммутации. Этот процесс продолжаетс  до тех пор, пока не поступит из блока ввода 7 код адреса с признаком К конца цепи, который поступает на регистр 4 и возбуждает соответствующий триггер в блоке моделей точек коммутации. Кроме того, данный код переписываетс  в регистр 3. Из регистра 3 этот код поступает в блок моделей точек коммутации, где ои дешифрируетс  и выбирает последнюю точку контролируемой цепн, подава  на нее потенциал возбуждени . Если все точки провер емого печатного проводника соединены между собой, то они образуют электрическую цепь равных потенциалов . Потенциал каждой реальиой точки сравниваетс  в блоке моделей точек коммутации с эталонным описанием. При соответствии в блок управлени  5 по щине д из блока моделей точек коммутации поступает сигиал, свидетельствующий об идеитичности анализируемой цепи эталонному описанию. По признаку соответстви  провер емой цепи эталонному описанию блок управлеии  5 вырабатывает команду на ввод программы проверки следующей цепи, а также сигнал установки в нулевое состо ние триггеров моделей точек коммутации и сигнал, снимающий возбуждение точек реальной цепи. Ввод программы и идентификаци  второй цепи с ее эталонным описанием и всех последующих производ тс  аналогично. При несоответствии реальной цеии эталонному описанию адрес контролируемой точки, наход щейс  в регистре 4, выводитс  на печать с указанием, что в данной цепи имеетс  разрыв. После проверки иоследней цепи на соответствие эталонному описанию блок ввода 7 выдает призиак, свидетельствующий об окончании проверки целостности печатных проводников . После проверки на определеиие целостности проводников, т. е. вы влени  разрывов в печатных проводниках, провер ют замыкани  между ними. Дл  этого блок уиравлени  5 выдает команду на ввод кодов адресов контактных площадок с признаком ККод с признаком К поступает на регистры 4 и 3 и возбуждает контролируемую цепь и триггер модели точки коммутации. Если эта цепь св зана электрически с другой , то в соединенных с первой цепью модел х точек коммутации вырабатываетс  сигнал несоответстви , по которому координата данной точки выводитс  на печать с признаком наличи  замыкани . Затем выводитс  код точки очередной цепи с признаком К., а триггеры моделей точек коммутации возвращаютс  в исходное состо ние . После этого блок моделей точек коммутации производит анализ на наличие св зей рассматриваемой цепи с другими. Проверка всех ценей на замыкание друг с другом осуществл етс  аналогично. После получени  из блока ввода 7 признака окончани  проверки на обнаружение замыканий блок управлени  5 вырабатывает сигнал КП. Таким образом, предлагаемое устройство позвол ет вы вл ть проводники, которые имеют разрывы, и проводники, соединеицые лищней «ложной св зью, т. е. устанавливать вид и координаты обнаруженных неисправностей и выводить их на печать. Использование моделей точек коммутации выгодно отличает данное устройство дл  контрол  печатных плат от прототипа, так как анализируемый печатный проводник рассматриваетс  как совокупность соединенных между собой равнопотенциальных точек, идентификаци  которых производитс  параллельно, и врем , необходимое дл  проверки печатной платы, равно практически времени ввода программы , что значительно сокращает врем  проверки по сравнению с прототипом. Отсутствие блока пам ти упрощает данное устройство . Применение данного устройства увеличивает производительность труда при контрольных операци х, повышает достоверность контрол  и сокращает врем  устранени  неисправностей , повыщает качество контролируемых нзделий. Формула изобретени  1.Устройство дл  контрол  печатных плат, содержащее коммутационную матрицу, блок управлени , соединенный с блоками ввода и вывода, отличающеес  тем, что, с целью увеличени  быстродействи  и повыщени  достоверности контрол , в устройство введены блок моделей точек коммутации и два регистра; причем входы блока моделей точек коммутации соединены с выходами коммутационной матрицы блока управлени , двух регистров и входами блока вывода, выход которого подключен ко входу блока управлени ; основные входы первого и второго регистров соединены с выходами блока управлени , а дополнительный вход первого регистра - с выходом второго регистра. 2.Устройство по п. 1, отличающеес  тем, что блок моделей точек коммутации содержит триггер, два элемента И, инвертор и элемент ИЛИ; причем выходы триггера подключены к выходам соответствующих элементов И, выходы которых соединены с входами элемента ИЛИ; второй вход первого элемента И соединен с выходом инвертора, второй вход второго элемента И - со входом инвертора . Источники информации, прин тые во внимание при экспертизе изобретени : 1. Патент Великобритании № 1304173, кл. G 01 R 15/12, онубл. 1973 г.
  2. 2. Авт. св. СССР № 476523, кл. G 01 R, 15/12, 1973 г.
  3. 3.Патент США № 3723867, кл. G 01 R, 15/12, опубл. 1973 г.
SU2143438A 1975-06-09 1975-06-09 Устройство дл контрол печатных плат SU549757A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2143438A SU549757A1 (ru) 1975-06-09 1975-06-09 Устройство дл контрол печатных плат

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2143438A SU549757A1 (ru) 1975-06-09 1975-06-09 Устройство дл контрол печатных плат

Publications (1)

Publication Number Publication Date
SU549757A1 true SU549757A1 (ru) 1977-03-05

Family

ID=20622429

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2143438A SU549757A1 (ru) 1975-06-09 1975-06-09 Устройство дл контрол печатных плат

Country Status (1)

Country Link
SU (1) SU549757A1 (ru)

Similar Documents

Publication Publication Date Title
GB1137778A (en) Data processing apparatus
JPS63317787A (ja) デイジタル回路の検査装置
SU549757A1 (ru) Устройство дл контрол печатных плат
SU622097A1 (ru) Устройство дл контрол монтажных схем
RU2020499C1 (ru) Способ обнаружения обрывов и коротких замыканий в электрическом монтаже
SU699452A1 (ru) Устройство дл автоматического контрол электрических цепей
SU1100584A1 (ru) Устройство дл контрол печатных плат и электрического монтажа
SU1420552A2 (ru) Устройство дл контрол печатных плат и электрического монтажа
SU650027A1 (ru) Устройство дл контрол межразъемного монтажа электричческих соединений
SU723590A1 (ru) Устройство дл проверки электрического монтажа
RU2475821C1 (ru) Способ предварительной оценки качества диагностических тестов
SU911376A1 (ru) Устройство дл контрол правильности электрического монтажа радиоэлектронных изделий
SU508788A1 (ru) Устройство дл автоматического кон-трол больших интегральных схем намоп структурах
SU917188A1 (ru) Устройство дл контрол правильности электрического монтажа
SU454553A1 (ru) Устройство дл контрол клавишных электронно-вычислительных машин
SU758174A1 (ru) Устройство для проверки электрического монтажа 1
SU798642A1 (ru) Устройство дл контрол электри-чЕСКОгО МОНТАжА
SU1758606A1 (ru) Устройство дл контрол соединений в электрическом монтаже
SU877567A1 (ru) Устройство дл контрол монтажа
SU830405A1 (ru) Устройство дл проверки монтажа
SU563697A1 (ru) Устройство дл контрол посто нных запоминающих устройств
SU741277A1 (ru) Устройство дл проверки электрического монтажа
SU1096657A1 (ru) Устройство дл контрол электрического монтажа
SU830586A2 (ru) Устройство дл контрол посто нныхзАпОМиНАющиХ уСТРОйСТВ
SU1255996A1 (ru) Система дл контрол параметров