SU544172A1 - Device for demodulating polybasic coding pulse signals - Google Patents

Device for demodulating polybasic coding pulse signals

Info

Publication number
SU544172A1
SU544172A1 SU2150304A SU2150304A SU544172A1 SU 544172 A1 SU544172 A1 SU 544172A1 SU 2150304 A SU2150304 A SU 2150304A SU 2150304 A SU2150304 A SU 2150304A SU 544172 A1 SU544172 A1 SU 544172A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
block
phase
demodulating
Prior art date
Application number
SU2150304A
Other languages
Russian (ru)
Inventor
Алексей Федорович Фомин
Original Assignee
Военная Орденов Ленина,Октябрьской Революции И Суворова Академия Им.Ф.Э.Дзержинского
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Военная Орденов Ленина,Октябрьской Революции И Суворова Академия Им.Ф.Э.Дзержинского filed Critical Военная Орденов Ленина,Октябрьской Революции И Суворова Академия Им.Ф.Э.Дзержинского
Priority to SU2150304A priority Critical patent/SU544172A1/en
Application granted granted Critical
Publication of SU544172A1 publication Critical patent/SU544172A1/en

Links

Description

тот соединен с выходом блока фазовой автоподстройки частоты несущих колебаний, а др гой вход многоканального коррел тора через синтезатор когерентной сетки частот соединен с другим выходом блока импульсной фазоной автоподстройки тактовой частоты, причем выход многоканального коррел тора подключен к другому входу решающего блока, другой выход которого через второй элемент задержки подключен к дополнительному входу блока импульсной фазовой автоподстройки та товой частоты. На чертеже приведена структурна  электрическа  схема устройства дл  демодул ции многоосновных кодоимпульсных сигналов, Устройство содержит блок 1 сн ти  мани пул ции, соединенный с блоком 2 фазовой ав топодстройки частоты несущих колебаний, бл 3 групповой синхронизации, выход которого соединен с одним входом блока 4 переноса и с первым входом блока 5 ввода кодовой гру пы, соединенного с цифровым след щим демо дул тором 6, выход которого подключен к вт рому входу блока 4 переноса, выход которого через последовательно соединенные блок 7 импульсной фазовой автоподстройки тактовой частоты и решающий блок 8 соединен с другим входом блока 5 ввода кодовой группы , причем вход блока 3 групповой синхронизации  вл етс  входом устройства, синтезатор 9 когерентной сетки частот, многоканальный коррел тор 10 и два элемента задержки 11 и 12, причем входы первого элемента задержки 11 и многоканального коррел тора 10 соединены с входом блока 3 групповой синхронизации, выход первого элемента задержки 11 соединен с входом блока 1 сн ти  манипул ции, другой вхх)д которого через синтезатор 9 когерентной сетки частот соединен с выходом блока 2 фазовой автоподстройки частоты несущих колебаний, а другой вход многоканального коррел тора 10 через синтезатор 9 когерентной сетки частот соединен с другим выходом блока 7 импульсной фазовой автоподстройки тактовой частоты, причем выход многоканального кор рел тора 10 подключен к другому входу решающего блока 8, другой выход которого через второй элемент задержки 12 подключен к дополнительному входу блока 7 и импульсной фазовой автоподстройки тактовой частоты. Устройство работает следующим образом. Принимаемый сигнал поступает на сигнальный вход многоканального коррел тора 10 (число каналов которого равно основанию кода а), на опорный вход которого подаютс  опорные сигналы с выхода синтезатора 9 когерентной сетки частот. На основании анализа и сравнени  напр жений на выходах многоканального коррел тора 10 решающий блок 8 опознает передаваемый элементарный сигнал (символ) и формирует из элементарных символов слово. Необходимый временной режим работы решающего блока 8 и синтезатора 9 обеспечиваетс  синхросигналами тактовой и групповой частоты, поступающими с выхода блока 7 импульсной фазовой автоподстройки. Сигнал с выхода решающего блока 8 в виде параллельного п разр дного кода (в общем случае с основанием а) через блок 5 ввода,управл емый блоком 3 групповой синхронизации, поступает на сигнальный вход цифрового след щего демодул тора 6, на выходе которого имеет место аналогична , но отфильтрованна  и в общем случае исправленна  входна  кодова  (числова ) последовательность , задержанна  относительно входной последовательности, котора  через схему 4 переноса вводитс  в петлю контура блока 7 импульсной фазовой автоподстройки,где используетс  в качестве опорной модулирующей функции (кодовой последовательности), что обеспечивает ее нормальное функционирование по отслеживанию временной задержки поступающих кодовых последовательностей, подобно тому, как это делаетс  в системах слежени  за задержкой псевдослучайных сигналов . Входна  кодова  последовательность с решающего блока 8 через элемент задержки 12 поступает на вход блока 7 импульсной фазовой автоподстройки. Врем  задержки беретс  равным времени задержки сигнала в контуре цифрового след щего демодул тора 6, Синхронизированна  кодова  последовательность с выхода блока 7 импульсной фазовой автоподстройки подаетс  на вход синтезатора 9, на другой вход которого одновременно поступает квазикогерентна  несуща  с блока 2 фазовой автоподстройки. С выхода синтезатора 9 снимаютс  опорные высокочастотные сигналы,подобные входным, но сдвинутые на частоту настройки местного управл емого генератора блока 2 фазовой автоподстройки . В результате смещени  задержанного в элементе задержки 11 на требуемое врем  входного сигнала и смещенного по частоте опорного сигнала на выходе блока 1 сн ти  манипул ции будет иметь место гармонический сигнал несущей, под который подстраиваетс  частота и фаза местного генератора системы фазовой автоподстройки. Таким образом, предлагаемое устройство квазикогерентной фильтрации и модул ции кодоимпульсных сигналов с произвольной вторичной манипул цией при передаче непрерывных сообщений обеспечивает с высокими помехоустойчивостью , надежностью и динамическими свойствами выделение передаваемыхIt is connected to the output of the phase-locked-frequency unit of the carrier oscillations, and another input of the multichannel correlator is connected to another output of the unit by a pulsed phased-locked clock, and the output of the multi-channel correlator is connected to another input of the decision unit, the other output of which is The second delay element is connected to the auxiliary input of the pulse frequency phase-locked loop. The drawing shows the structural electrical circuit of the device for demodulating multi-core code-pulse signals. The device contains a block of 1 removal of manipulation connected to the block 2 of phase automatic tuning of the carrier wave, block 3 of synchronization, the output of which is connected to one input of the block 4 and with the first input of block 5 input of code group connected to digital follow-up demodulator 6, the output of which is connected to the second input of block 4 of transfer, the output of which through serially connected block 7 of imp The clock phase-locked loop and the decider unit 8 are connected to another input of the code group input unit 5, the input of the group synchronization unit 3 being the device input, the coherent frequency synthesizer 9, the multi-channel correlator 10 and two delay elements 11 and 12, and the inputs The first delay element 11 and the multichannel correlator 10 are connected to the input of the group 3 group synchronization, the output of the first delay element 11 is connected to the input of the manipulation removal unit 1, the other one of which through the synthesizer 9 the rental frequency grid is connected to the output of the phase-locked frequency unit 2 of the carrier oscillations, and the other input of the multichannel correlator 10 is connected via a coherent frequency grid synthesizer 9 to another output of the pulse frequency-locked 7 frequency block 7, and the output of the multi-channel corrector 10 is connected to another input decision block 8, the other output of which through the second delay element 12 is connected to the auxiliary input of block 7 and a pulsed phase-locked loop clock. The device works as follows. The received signal is fed to the signal input of the multi-channel correlator 10 (the number of channels of which is equal to the base of code a), to the reference input of which the reference signals from the output of the synthesizer 9 of the coherent frequency grid are supplied. Based on the analysis and comparison of voltages at the outputs of the multichannel correlator 10, the decision block 8 recognizes the elementary signal (symbol) transmitted and forms a word from the elementary symbols. The required time mode of operation of the decision block 8 and the synthesizer 9 is provided by the clock and group frequency sync signals from the output of the block 7 of the pulse phase-locked loop. The output signal of the decision block 8 in the form of a parallel n-bit code (generally with base a) through the input block 5, controlled by the group synchronization block 3, is fed to the signal input of the digital tracking demodulator 6, the output of which is the same , but filtered and generally corrected input code (number) sequence delayed relative to the input sequence, which through transfer scheme 4 is inserted into the loop loop of the pulsed phase locked loop block 7, where as a reference the modulating function (code sequence) that ensures its normal operation of tracking the time delay incoming code sequences, just as is done in systems for tracking delay pseudorandom signals. The input code sequence from the decision block 8 through the delay element 12 is fed to the input of the block 7 pulse phase-locked loop. The delay time is equal to the delay time of the signal in the digital tracking demodulator circuit 6. The synchronized code sequence from the output of the pulsed phase locked loop unit 7 is fed to the input of the synthesizer 9, to another input of which simultaneously receives a quasi-coherent carrier from the phase locked loop. From the output of the synthesizer 9, the reference high-frequency signals, similar to the input ones, but shifted by the tuning frequency of the local controlled generator of the phase-locked loop 2, are removed. As a result of the delay of the input signal delayed in the delay element 11 by the required input time and the frequency-shifted reference signal at the output of the manipulation control unit 1, a harmonic carrier signal will occur, which adjusts the frequency and phase of the local oscillator of the phase-locked loop system. Thus, the proposed device for quasi-coherent filtering and modulation of code-pulse signals with arbitrary secondary manipulation during the transmission of continuous messages provides, with high noise immunity, reliability and dynamic properties, the selection of transmitted

SU2150304A 1975-07-02 1975-07-02 Device for demodulating polybasic coding pulse signals SU544172A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2150304A SU544172A1 (en) 1975-07-02 1975-07-02 Device for demodulating polybasic coding pulse signals

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2150304A SU544172A1 (en) 1975-07-02 1975-07-02 Device for demodulating polybasic coding pulse signals

Publications (1)

Publication Number Publication Date
SU544172A1 true SU544172A1 (en) 1977-01-25

Family

ID=20624699

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2150304A SU544172A1 (en) 1975-07-02 1975-07-02 Device for demodulating polybasic coding pulse signals

Country Status (1)

Country Link
SU (1) SU544172A1 (en)

Similar Documents

Publication Publication Date Title
US5280499A (en) Spread spectrum communication system
JPH05227242A (en) Method of detecting pseudo-synchronization, demodulation method using said method and device for executing these method
GB2214042A (en) Spread-spectrum communication apparatus
GB2070897B (en) Receivers suitable for use in remotelyoperable switching devices and data transmission systems
US4559633A (en) Spread spectrum system
US4121159A (en) Method for the synchronization of a transmission path
US3984777A (en) Carrier wave reproducer device for use in the reception of a multi-phase phase-modulated wave
US4153814A (en) Transition coding method for synchronous binary information and encoder and decoder employing the method
US3493866A (en) Frequency stepped phase shift keyed communication system
SU544172A1 (en) Device for demodulating polybasic coding pulse signals
SU253164A1 (en)
US3577082A (en) Carrier frequency phase-readjustment device
SU566385A1 (en) Receiver of quasiincidental signals modulated by delay
JP2000165295A (en) Synchronization acquisition deciding method for spread spectrum communication system, synchronization acquisition decision circuit, and synchronization acquisition circuit
SU907859A1 (en) Frequency-manipulated signal receiving device
JP3503745B2 (en) Demodulator with quasi-synchronous detection
JPH10336246A (en) Optical packet synchronization circuit
SU896789A1 (en) Quasicoherent demodulator of phase telegraphy signals
SU661842A1 (en) Phase-manipulated pseudo-random signal receiver
SU696616A1 (en) Device for detecting pseudonoise signals
SU1167754A1 (en) Receiver of frequency-shift keyed signals with continuous phase
SU1197138A1 (en) Device for demodulating phase-shift-keyed signals
SU1432798A2 (en) Device for receiving frequency-phase-modulated signals
SU445994A1 (en) The method of synchronization of external video sources in the color TV system sekam
JPS62137931A (en) Synchronizing acquisiton equipment for spread spectrum communication