SU542958A1 - Накопитель импульсных сигналов - Google Patents
Накопитель импульсных сигналовInfo
- Publication number
- SU542958A1 SU542958A1 SU2112664A SU2112664A SU542958A1 SU 542958 A1 SU542958 A1 SU 542958A1 SU 2112664 A SU2112664 A SU 2112664A SU 2112664 A SU2112664 A SU 2112664A SU 542958 A1 SU542958 A1 SU 542958A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- amplifier
- input
- adder
- switch
- signal
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
Изобретение относитс к радиотехнике н может использоватьс в импульсных радиолокационных станци х, оптических локаторах и аналогичных системах.
Известен накопитель импульсных сигналов, содержащий последовательно соединенные сумматор, линию задержки, усилитель цепи обратной св зи и нелинейные элементы, причем дл стабилизации режима работы примен етс автоматическа регулировка коэффициента передачи цепи обратной св зи 1.
Однако известный накопитель импульсных сигналов отличаетс значительной сложностью его схемы.
Наиболее близким техническим решением вл етс накопитель имнульсных сигналов, содержащий последовательно соединенные сумматор, линию задержки и усилитель цепи обратной св зи 2.
Необходимый запас устойчивости, а, следовательно , и устранение возможности самовозбуждени в известном устройстве обеспечиваютс только в случае, если фазовый сдвиг в цепи незапаздывающей обратной св зи достаточно мал, что требует применени сложного щироконолосного усилител с распределенным усилением и большим динамическим диапазоном.
Кроме того, известное устройство имеет невысокое отношение сигнал/шум и сложную схему накопител .
С целью увеличени отношени сигнал/шум при одновременном упрощении накопител в него введены коммутатор, схема совпадени и два импульсных усилител , причем коммутатор включен между выходом усилител цепи обратпой св зи и вторым входом сумматора , управл ющий вход ком.мутатора соединен с выходо.м схемы совпадени , первый вход которой через первый импульсный усплитель соединен с первым входом сумматора, а второй вход через второй импульсный усилитель - с выходом усилител цепи обратной св зи.
На чертеже приведена структурна электрическа схема накопител импульсных сигналов .
Устройство содержит последовательно соединенные сумматор 1, линию задержки 2, усилитель 3 цепи обратной св зи, коммутатор 4. схему 5 совпадени и два пмпульсных усилптел 6, 7, причем коммутатор 4 включен между выходом усилител 3 цепи обратной св зи и вторым входом сумматора 1, управл ющий вход коммутатора 4 соединен с выходом схемы совпадени , первый вход которой через первый импульсный усилитель 6 соединен с
первым входом сумматора 1, а второй вход через второй импульсный усилитель 7 - с выходом усилител 3 цепи обратной св зи.
Устройство работает следующим образом.
Входной сигнал, т. е. смесь нолезного сигнала и помехи, пройд сумматор 1, линию задержки 2 и усилитель 3, поступает на коммутатор 4, представл ющий собой в исходном состо нии разомкнутый ключ. При совпадении импульсов входного сигнала с импульсами, задержанными на период повторени сигнала, коммутатор 4 по сигналу от схемы совпадени соедин ет выход усилител 3 с входом сумматора 1. Порогова чувствительность импульсных усилителей 6, 7 выбираетс такой величины , что при минимально возможных амплитудах флюктуирующего полезного сигнала обеспечиваетс надежное срабатывание схемы совпадени .
Таким образом в предлагаемом накопителе используютс простые импульсные устройства, а увеличение коэффициента передачи цени рециркул ции даже до значений, больщих единицы , не нарущает его нормальной работы и не приводит к самовозбуждению, поскольку последовательность полезных импульсных сигналов практически всегда ограниченна ; следовательно, к стабильности коэффициентов передачи элементов накопител в такой схеме жестких требований не предъ вл етс .
Кроме того, исключаетс многократна рециркул ци импульсов по.мехи, что приводит к увеличению отношени сигнал/щум на его выходе и к повышению эффективности накопител .
Ф о р м у ;i а изобретени
Накопитель импульсных сигналов, содержащий последовательно соединенные сумматор , линию задержки и усилитель цепи обратной св зи, отличающийс тем, что, с целью увеличени отношени сигнал/щум при одновременном упрощении накопител , в него введены коммутатор, схема совпадени и два импульсных усилител , причем коммутатор включен между выходом усилител цепи обратной св зи и вторым входом сумматора, управл ющий вход коммутатора соединен с выходом схемы совпадени , первый вход которой через первый импульсный усилитель соединен с первым входом сумматора, а второй вход через второй импульсный усилитель - с выходом усилител цепи обратной св зи.
Источники информации, прин тые во внимание при экспертизе:
1.Авторское свидетельство № 390488, М. Кл.2 G 01S 7/28, 1971.
2.Авторское свидетельство № 350182, М. PU.2 Н ОЗК 25/00, 1972 (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2112664A SU542958A1 (ru) | 1975-03-11 | 1975-03-11 | Накопитель импульсных сигналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2112664A SU542958A1 (ru) | 1975-03-11 | 1975-03-11 | Накопитель импульсных сигналов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU542958A1 true SU542958A1 (ru) | 1977-01-15 |
Family
ID=20612463
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU2112664A SU542958A1 (ru) | 1975-03-11 | 1975-03-11 | Накопитель импульсных сигналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU542958A1 (ru) |
-
1975
- 1975-03-11 SU SU2112664A patent/SU542958A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1459672A (en) | Signal duration sensitive circuit | |
SU542958A1 (ru) | Накопитель импульсных сигналов | |
GB721818A (en) | Electric pulse code communication systems | |
SU446770A1 (ru) | Приемник импульсных оптических сигналов с логарифмической амплитудной характеристикой | |
FR2353928A1 (fr) | Cellule de stockage mosfet | |
JPS537160A (en) | Amplifier | |
DK0415209T3 (da) | Kredsløbsanordning til regulering af niveauet af elektriske signaler | |
SU696614A1 (ru) | Коррел ционный обнаружитель | |
JPS51129160A (en) | Phase sychronize circuit | |
JPS5275236A (en) | Signal processing circuit | |
JPS52149461A (en) | Amplifier circuit | |
SU760439A1 (ru) | Преобразователь напряжения в длительность импульса 1 | |
SU542329A1 (ru) | Устройство дл временной автоматической регулировки усилинени | |
SU809636A1 (ru) | Устройство обработки импульсныхСигНАлОВ | |
SU712940A1 (ru) | Устройство задержки | |
SU677093A1 (ru) | Преобразователь времени запаздывани сигнала в напр жение посто нного тока | |
JPS52102660A (en) | Transistor output circuit | |
ES406985A1 (es) | Aparato receptor de senales radioelectricas con varios am- plificadores de ganancia variable montados en paralelo. | |
JPS5252613A (en) | Sound signal regenerating device | |
SU1841234A1 (ru) | Устройство временной автоматической регулировки усиления | |
JPS5235563A (en) | Isolation amplifier | |
JPS53110352A (en) | Automatic gain control circuit | |
JPS5440016A (en) | Fail soft receiving high frequency amplifier | |
JPS5252546A (en) | Isolator | |
JPS5379357A (en) | Automatic gain switching amplifier |