SU526058A1 - Устройство преобразовани импульсов - Google Patents
Устройство преобразовани импульсовInfo
- Publication number
- SU526058A1 SU526058A1 SU2113756A SU2113756A SU526058A1 SU 526058 A1 SU526058 A1 SU 526058A1 SU 2113756 A SU2113756 A SU 2113756A SU 2113756 A SU2113756 A SU 2113756A SU 526058 A1 SU526058 A1 SU 526058A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- transistor
- differential
- collector
- load
- transistors
- Prior art date
Links
Landscapes
- Electronic Switches (AREA)
Description
;. (54) УСТРОЙСТВО ПРЕОБРАЗОВАНИЯ ИМПУЛЬСОВ
3 ныё на транзисторах 1р 2 и 3, 4 соответст еино противоположного пша проводимости. Эмиттеры траиэистороз 1 2, 3 и 4 соеди неиы с клеммами 5 и 6 источиика питани через истх)411ики тока 7 и 8 соответственно Базы транзисторов 1, 2. и 3, 4 соединены с клеммами 5 и 6 источника питани через резистивные делители нагф жени , состо щи соответственно из резисторов 9, 10 и 11, 2, коллектор транзистора 1 соединен с коллектором транзистора 4нс общей шино Коллектор транзистора 2 соединен с коллект jpOM транзистора 3 и с нагрузкой 13. База транзистора 1 соединена с базой транзистора 3 через переключаль 14 и регу лируемую линию задержки 15. Вход 16 устройства подключен ко входу линии задерж ки 15, выход 17 - к нагрузке 13. Устройство преобразовани импульсов работает следующим образом. В исходном состо нии транзисторы 1 и 4 закрыты, а транзисторы 2 и 3 открыты. В коллекторной цепи транзистора 2 проте- кает ток, определ емый источником тока 7, а в коллекторной цепи транзистора 3 нроте кает ток, определ екш1й источником тока 8. Величины токов, задаваемых источниками токов 7 и 8, выбраны равными а их напр жени различны. Поэтому в исходном состо нии сумма падений -напр лсений на нагрузке 13 от протекающих токов равна нулю. Пусть согласно положению, в котором находитс схема переключател 14, входна клемма (вход) 16 устройства не- посредственно св зв с базой транзистора 3, а через регулируемую линию задержки 15 соединена с базой транзистора 1. Входной сигнал отрицательной пол рност поступает непосредственно на базу транзис1 ра 3, который закрываетс , а транзистор 4 открываетс . Происходит переключение тока, задаваемого источником тока 8, из коллекторной .цепи транзистора 3 в коллекгорную цепь транзистора 4. При этом на нагрузке 13 фopыlфyetc фронт сигнала погожительной пол рности, так. как через наг )узку 13 продолжает протекать ток задаваемый источником тока 8 Одновременно входной ; сигнал задержан пый линией задержки 15 поступает на баiy транзистора 1, открыва его.
Claims (2)
- 4 Точно так же происходит переключение fOKa, задаваемого источником тока 7, из коллекторной цепи транзистора 2 в коллекторную цепь транзистора 1. На нагрузке 13 при этом формируетс спад сигнала положительной пол рности. Регулированием времени задержки линии 15 может осуществл тьс регулирование длительности сигнала, формируемого на нагрузке 13. При другом положении переключател 14 i на нагрузке будут формироватьс импульсы отрицательной пол1фиости. I Формула изобр е т е н и Устройство преобразовани импульсов, содержащее первый и второй дифференциаль-; ные каскады, В1 полненные на транзисторах. , противоположного типа проводимости, каждый из. которых состоит из первого и второго транзис7Х)ров, эмиттеры которых соеди-; нены с источником питани через источник тока, базы соединены с источником питани через резистивные делители напр жени , колн лектор первого транзистора первого дифференциального каскада соединен с коллектором первого транзистора второго дифференциального каскада, коллектор второго транзистора первого дифференциального каскада соединен ; с коллектором второго транзистора второго дифференциального каскада, а место их соединени соединено с нагрузкой, о т л и чающеес тем, что, с целью повышени быстродействи и регулировани дли- ; тельности и пол рности выходных импульсов, место соединени коллекторов первых транзисторов дифференциальных каскадов соедине но с общей шиной, а база первого транзистора первого дифференциального каскада соеди- нена с базой второго транзистора второго дифференциального каскада через дополнительный переключатель и регулируемую линию задержки. Источшпш информации,, привдтые во внимание при экспертизе; 1.Гальперин М. В. и др. Трансзисторные усилители посто нного тока, М., .Зверги , ,1972, с. 217, рис. 5-1 (аналог).
- 2.Патент США № 353О391, Класс ЗЗО23 , опубликйвано в 1972 г. (прототип).±7/
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2113756A SU526058A1 (ru) | 1975-03-17 | 1975-03-17 | Устройство преобразовани импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2113756A SU526058A1 (ru) | 1975-03-17 | 1975-03-17 | Устройство преобразовани импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU526058A1 true SU526058A1 (ru) | 1976-08-25 |
Family
ID=20612814
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU2113756A SU526058A1 (ru) | 1975-03-17 | 1975-03-17 | Устройство преобразовани импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU526058A1 (ru) |
-
1975
- 1975-03-17 SU SU2113756A patent/SU526058A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1491059A (en) | Voltage level conversion circuit | |
SU526058A1 (ru) | Устройство преобразовани импульсов | |
SU1290487A1 (ru) | Каскодный усилитель | |
SU993475A1 (ru) | Устройство дл изменени направлени тока | |
ES449996A1 (es) | Una disposicion para producir senales en forma de impulsos cuya amplitud es determinada por una tension de control. | |
SU1649652A1 (ru) | Транзисторное реле | |
US3924143A (en) | Constant rise time controller for current pulse | |
SU515284A1 (ru) | Коммутатор | |
SU558377A1 (ru) | Стабильный генератор импульсов | |
SU1749887A1 (ru) | Управл емый резистор | |
SU527003A1 (ru) | Дифференциальный усилитель | |
SU458952A1 (ru) | Транзисторный переключатель | |
SU1690186A1 (ru) | Формирователь сигналов | |
SU1721807A1 (ru) | Формирователь импульсов | |
SU944091A1 (ru) | Формирователь импульсов | |
SU587598A1 (ru) | Импульсный усилитель | |
SU1022180A1 (ru) | Аналоговый делитель | |
SU1096622A1 (ru) | Преобразователь напр жение-ток | |
JPS5597763A (en) | Ternary pulse generating circuit | |
SU1767695A2 (ru) | Формирователь бипол рных импульсов | |
SU919060A1 (ru) | Ждущий многофазный мультивибратор | |
SU624366A1 (ru) | Электронный переключатель | |
SU1399886A1 (ru) | Мостовой троичный триггер | |
JPS5445183A (en) | Speed signal former | |
SU1285583A1 (ru) | Амплитудный формирователь |