SU521649A1 - Фзовый дискриминатор - Google Patents
Фзовый дискриминаторInfo
- Publication number
- SU521649A1 SU521649A1 SU2117685A SU2117685A SU521649A1 SU 521649 A1 SU521649 A1 SU 521649A1 SU 2117685 A SU2117685 A SU 2117685A SU 2117685 A SU2117685 A SU 2117685A SU 521649 A1 SU521649 A1 SU 521649A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- discriminator
- counters
- input signals
- phase shift
- input
- Prior art date
Links
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Description
(54) ФАЗОВЫЙ ДИСКРИМИНАТОР
1
Насто щее изобретение относитс к импульсной технике и может быть использовано Б фазовых системах программного упра&лени .
Известен фазовый Дискриминатор, содеркащий формирователь импульсов, триггеры , на входы которых поступают сравниваемые сигналы, и логические элементы И Щ
Указанный фазовый дискриминатор, одна ко,не обеспечивает ограниченный (±2 К ) диапазон преобразовани входных сигналов.
Известен также фазовый дискриминатор, содержащий триггеры, на входы которых поданы входные сигналы, и фильтр 2}.
Такой дискриминатор не обеспечивает доо
таточно широкого диапазона преобразовани входных сигналов.
Целью изобретени вл етс расширение диапазона преобразовани входных сигналов.
Дл этого в фазовый дискриминатор вве- дены дополнительные триггеры, цифро-аналоговый преобразователь, и двоичный сумматор , входы которого соединены с выходами Т1 - разр дных счетчиков, каждый из которых образован последовательно соединенным
триггером и дополнительным триггерами, а выходы-через цифро-аналоговой преобразователь - к входу фильтра.
На чертеже показана структурна электрическа схема фазового дискриминатора.
Он содержит триггер 1, соединенный с дополнительным триггером 2, образующие счетчик 3, и триггер 4, соединенный с дополнительным триггером 5, образующие счетчик 6 Выходы триггеров соединены с соответствующими входами двоичного сумматора 7, выходы которого соединены с входами цифроаналогового преобразовател 8, выход последнего соединен с входом фильтра 9. Входами устройства вл ютс входы 10 и 11 входных триггеров 1 и 4 соответственно, а выходом - выход 12 фильтра 9.
Дискриминатор работает следующим образом .
Claims (2)
- На входы 1О и 11 подаютс входные сигналы импульсной формы, между которыми определ етс сдвиг фаз. Счетчики 3 и 6 осуществл ют счет поступающих импульсов. Двоичный сумматор 7 определ ет разность кодов счетчиков 3 и 6. При изменении сдвига фаз входных сигналов в пределах 2 It на выходе сумматора 7- происходит чередование кодов 00 и 01; в пределах от 2 1Г до 4 ТС - 01 и 10; в пределах от 4 1Г до бТГ 10 и 11 и т.д. Цифро-аналоговый преобразо ватель 8 преобразует изменени выходных ходов сумматора 7 в широтно-импульсно модулированный (ШИМ) сигнал посто нной амплитуды, причем при переходе сдвига фаз входных сигналов с одного периода на другой пррисходит изменение среднего уровн выходного сигнала цифро-аналогового преобразовател 8 на посто нный уровень, ра& ный амплитуде ШИМ сигнала. Фильтр 9 выдел ет посто нную составл ющую выходного сигнала преобразовател 8, пропорциональ ную сдвигу фаз входных сигналов. При применении двухразр дных счетчиков 3 и 6 диапазон преобразовани дискриминатора равен - 3 , трехразр дных - ± 71Г и т.д. до ± ( 2 - 1)К , где п - число разр дов счетчиков. Такой дискриминатор может выполн ть функцию элемента сравнени , например, по положению приводов подач станков с прог раммным управлением. Тогда на один вход (1О) устройства подаетс импульсный сигнал с системы программного управлени , а на другой (11) - импульсный сигнал обрат ной св зи с датчика положени . Разность фаз между входными сигналами, пропорциональна скорости подачи привода, с помощью дискриминатора преобразуетс в посто нное напр жение, управл ющее приводами подач. Предлагаемый фазовый дискриминатор имеет диапазон преобразовани сдвига фаз входных сигналов ± 3 1Г и более, что позвол ет за счет увеличени фазового сдвига задающего сигнала и сигнала обратной св зи в три разе и более увеличить максимальное среднее выходное напр жение устройств ва при неизменном коэффициенте преобразовани дискриминатора, что, в свою очередь, позвол ет увеличить максимальную скорость подачи привода при сохранении прежней добротности привода по скорости, или при прежней максимальной скорости подачи уменьшить коэффициент преобразовани дискриминатора , что приводит к снижению требований к величине добротности привода по скорости . Описанное устройство при использовании в счетчиках 3 и 6 потенциальных триггеров не критично к форме и длительности входных импульсов и надежно работает при переходах от одного периода преобразовани разности фаз к другому вследствие независимого счета импульсов двум счетчиками. Формула изобретени Фазовый дискриминатор, содержащий триггеры, на входы которых поданы входные сигналы, и фильтр, отличающийс тем, что, с целью расширени диапазона преобразовани входньк сигналов, в него введены дополнительные триггеры, цифроаналоговый преобразователь и двоичный cyivtматор , входы которого подключены к выходам п - разр дных счетчиков, каждый из которых образован последовательно соединенными триггером и дополнительными триггерами , а выходы - через цифро-аналоговый преобразователь - к входу фильтра. Источники информации, прин тые во внимание при экспертизе изобретени : 1.Авт. св. № 450308, кл. Н 03 D 13/00, 1973 г.
- 2.Патент Японии 47-12923, кл. 98/53 Е 21 1969 г. (прототип).II
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2117685A SU521649A1 (ru) | 1975-03-28 | 1975-03-28 | Фзовый дискриминатор |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2117685A SU521649A1 (ru) | 1975-03-28 | 1975-03-28 | Фзовый дискриминатор |
Publications (1)
Publication Number | Publication Date |
---|---|
SU521649A1 true SU521649A1 (ru) | 1976-07-15 |
Family
ID=20614037
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU2117685A SU521649A1 (ru) | 1975-03-28 | 1975-03-28 | Фзовый дискриминатор |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU521649A1 (ru) |
-
1975
- 1975-03-28 SU SU2117685A patent/SU521649A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4673919A (en) | Manual control device | |
SU609496A3 (ru) | Функциональный генератор | |
GB1506262A (en) | Signal coding for telecommunications systems | |
US6078277A (en) | Arrangement and method for producing a plurality of pulse width modulated signals | |
SU521649A1 (ru) | Фзовый дискриминатор | |
US4284926A (en) | Decorative lighting control with a waveform generator | |
EP0432971A1 (en) | Ultra-sonic motor driving circuit | |
GB1375488A (ru) | ||
US5883590A (en) | Analog to digital converter using up/down counter and digital feedback | |
GB1400077A (en) | Automatic speed control system | |
RU1827709C (ru) | Цифровой частотный детектор | |
SU1170617A1 (ru) | Преобразователь угла поворота вала в код | |
SU1176435A1 (ru) | Цифровой электропривод посто нного тока | |
JPS56147275A (en) | Manual subscanning type reader | |
SU1125725A1 (ru) | Цифровое устройство дл управлени импульсным преобразователем посто нного тока | |
SU1478311A1 (ru) | Формирователь импульсов | |
SU750434A1 (ru) | Цифро-аналогова след ща система | |
SU1149220A1 (ru) | Цифровое устройство дл программного управлени | |
SU554636A1 (ru) | Устройство дл цифровой многочастотной манипул ции | |
SU1302250A1 (ru) | Устройство стабилизации частоты вращени двигател посто нного тока | |
SU647646A1 (ru) | След щий привод с коррекцией люфта в механической передаче | |
SU1677813A1 (ru) | Способ управлени импульсным тиристорным преобразователем | |
SU660244A1 (ru) | Аналого-цифровой преобразователь | |
SU1105865A1 (ru) | Устройство дл обнаружени аварийных ситуаций | |
SU789865A1 (ru) | Пороговый регистратор |