(54) ПАМЯТИ На чертеже показана схема описываемого элемента . Посто нное или непрерывно пульсирук щее напр жение подают на шину посто нного напр жени 1 элемента пам ти, а пер менное напр жение - на шину переменного напр жени 2. В исходном состо нии ни один из тиристоров не включен, напр жение на нагрузке 3 равно нулю. При поступлении импульса Запись на вход тиристора записи 4 последний открываетс и остаетс включенным (если характер нагрузки не обеспечивает за врем длительности входного импульса включение тиристора т.е если за врем длительности импульса ток нагрузки не дорастет до тока включени тиристора, примен ютс известные меры дл ускоренного нарастани анодного тока тиристора, например в простейшем случае установка активного резистора в его катодной цепи). Дл отключени нагрузки подают импульс Сброс на вход тиристора сброса 5. Третий дополнительный резистор 6 обеспечивает включение тиристора сброса 5. Напр жением на этом резисторе, прикладываемым к управл ющему электроду тиристора гашени 7 через второй дополнительный резистор 8 и второй дополнитель ный диод 9, включаетс тиристор гaшeни если при этом к его аноду приложена положительна полуволна переменного напр жени , поданного на шину 2. Буферный диод 10 увеличивает вентильную прочность тиристора 7 в случае, когда ,на его вход подано управление, а на его ан де существует отрицательна полуволна напр жени , имеюща место на шине 2. Первый дополнительный резистор 11 и резистор гашени 12 обеспечивают включение тиристора 7. Если в момент включени этого тиристора мгновенное значение напр жени на его катоде больше, чем напр жение на нагрузке, то первый разделительный диод 13 открываетс и выключаетс тирист 4, так как напр жение на катоде тиристора 4 становитс более положительным, чем на его аноде. Чуть позже с выключением тирис тора 4 аналогично выключаетс тиристор 5. Запирающее напр жение к патоду тиристора 5 прикладываетс с катода тиристора 7 через второй разделительный диод 14 и первый дополнительный диод 15. Если нагрузка активна , то, когда анодное напр жение тиристора 7 падает до О (полуволна синусоидального напр жени ), он выключаетс также, и устройство возвращаетс в исходное состо ние. В случае активно-индуктивной нагрузки ыключение тиристора 4 происходит также 1ри положительной полуволне напр жени на ине 2, а выключение тиристора 7 наступает ри отрицательной полуволне напр жени на ине 2, когда мгновенное значение этого напр жени достигает такой величины, что ток, протекающий через прибор оказываетс больше тока нагрузки. Диод гашени 16 за мыкает цепь спадающего тока нагрузки. Резистор 12 способствует ускоренному спадению Включение тиристора 7 возможно только при по влении положительной полуволны напр жени на его аноде. Если включение его произошло в те моменты времени, когда напр жение на шине 2 больше напр жени на шине 1, тиристоры 4 и 5 выключаютс в этом же полупериоде напр жени сети, в против. ном случае выключение тиристоров 4 и 5 начинаетс с задержкой, меньшей периода сетевого напр жени . Так как врем выключени тиристоров 4 и 5 разное, то в моменты времени, когда спадающее напр жение на шине 2 мало отличаетс от напр - жени на шине 1, возможно выключение тиристора 5, но не тиристора 4, что недо пустимо . Дл обеспечени коммутационной устой чивости схемы установлен элемент с отсечкой напр жени , первый дополнительный диод 15, благодар которому первым выключаетс тиристор 4. Тиристоры записи и сброса управл ютс испульсами напр жени , подаваемыми на их управл ющие электроды относительно катодов или относительно нулевой шины питани . На вход тиристора записи можно подавать и потенциальный сигнал управлени , но тог- да его надо сн ть до момента подачи импульса сброса на тиристор 5. Особенно удобно согласование такого устройства с внешними цеп ми управлени при применении тиристорных оптронов. При этом резистор 8 и диод & оказываютс ненужными . Светодиод оптрона устанавливаетс в аноде оптрона и последовательно с ним. На шину 1 можно подавать и выпр м- ленное напр жение от трехфазной сети. Одна из фаз этого выпр мленного напр жени должна иметь меньшее значение напр жени , чем другие фазы; в этом случае на шину 2 подают напр жение с фазой меньшего напр жени , чем на шину 1, но с амплитудой, например , равной напр жению других фаз на шине 1. Преимущества описываемого элемента пам ти заключаютс в том, что он работает от однофазной сети, управл етс сигналом малой длительности и может быть нагружен как на активно-индуктивную, так и активную нагрузку. Формула и 1 обретени Элемент пам ти, содержащий тиристоры записи и сброса и нагрузочный резистор, отличающийс тем, что, с целью улучшени эксплуатационных характеристик элемента,онсодержиттиристоргашени ,диод гашени , разделительныедиоды, буферный диод первыйивторойдополнительныедиоды,резистор гашени , первый,втсрой и третий дополнительные резисторы, причем аноды тиристоров за писи к сбооса подключены к шине посто нног го напр жени , катод тиристора записи через нагрузочный резистор, а катод тиристора сброса через третий дополнительный резистор подключены к шине нулевого потенциала, анод тиристора гашени через буферный диод подключен к шине переменного напр жени , катод тиристора гашени через первый дополнительный резистор и резистор гашени подключен к шине нулевого потенциала, через первый разделительный диод - к катоду тиристора записи, через второй разделительный диод и через первый дополнительный диод - к катоду тиристора сброса, управл ющий электрод ™ристора гашени через второй дополнитель«ый резистор и второй дополнительный ««° исключен к катоду тиристора сбро а , а параллельно первому дополнительному резистору включен диод гашени , Источники информации, прин тые во внимание при экспертизе: 1. Патент ФРГ № 734120, кл. G11 С 11/34, 1967. 2. Авт. св. СССР № 251621, кл. &11 С 11/34, 1969.