SU517172A1 - Device for receiving discrete information - Google Patents

Device for receiving discrete information

Info

Publication number
SU517172A1
SU517172A1 SU2042402A SU2042402A SU517172A1 SU 517172 A1 SU517172 A1 SU 517172A1 SU 2042402 A SU2042402 A SU 2042402A SU 2042402 A SU2042402 A SU 2042402A SU 517172 A1 SU517172 A1 SU 517172A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
information
additional
inputs
error
Prior art date
Application number
SU2042402A
Other languages
Russian (ru)
Inventor
Виктор Гаврилович Каминский
Анатолий Григорьевич Мельников
Original Assignee
Предприятие П/Я Г-4812
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4812 filed Critical Предприятие П/Я Г-4812
Priority to SU2042402A priority Critical patent/SU517172A1/en
Application granted granted Critical
Publication of SU517172A1 publication Critical patent/SU517172A1/en

Links

Landscapes

  • Detection And Prevention Of Errors In Transmission (AREA)

Description

1one

Изобретение относитс  к передаче данных , может использоватьс  в системах передачи информации по симплексным или полудуплексным каналам св зи с использованием обнаруживающих кодов,The invention relates to the transmission of data, can be used in systems for transmitting information over simplex or half-duplex communication channels using detection codes.

Известно устройство дл  приема дискретной информации с использованием кодов, обнаруживающих ошибки, содержащее основной и дополнительный каналы приема, к информационным выходам которых подключены элементы И, выходы которых подключены ко входам первого элемента ИЛИ, и схему управлени , на входы которой подаютс  сигналы ощибок каждого из каналов, а соответствующие выходы подключены ко входу схемы сравнени  и к другому входу одного из элементов И через второй элемен ИЛИ, второй вход которого соединен с выходом схемы сравнени , другие входы которой соединены с информационными выходами каналов.A device for receiving discrete information using codes that detect errors, containing the main and additional reception channels, whose information outputs are connected to AND elements, the outputs of which are connected to the inputs of the first OR element, and a control circuit, to the inputs of which error signals of each of the channels are known, is known. , and the corresponding outputs are connected to the input of the comparison circuit and to the other input of one of the AND elements via the second element OR, the second input of which is connected to the output of the comparison circuit, the others passages which are connected to data outputs of channels.

Цель изобретени  - повышение пропускной способности,The purpose of the invention is to increase throughput,

В предлагаемом устройстве дополнительньй выход схемы управлени  подключен к In the proposed device, the additional output of the control circuit is connected to

другому элементу И через дополнительный элемент ИЛИ, второй вход которого, а также третий вход второго элемента ИЛИ соединены со входами схемы управлени  через соответствующие последовательно соединенные элемент ЗАПРЕТ и  чейку пам ти , при этом управл ющий вход каждого элемента ЗАПРЕТ соединен с информационным входом другого элемента ЗАПРЕТ, а управл ющие входы  чеек пам ти соединены с дополнительным выходом схемы сравнени to another element AND through an additional OR element, the second input of which, as well as the third input of the second element OR, is connected to the inputs of the control circuit through the corresponding series-connected BAN element and the memory cell, while the control input of each BAN element is connected to the information input of another BAN element and the control inputs of the memory cells are connected to the additional output of the comparison circuit.

На чертеже приведена структурна  схема устройства.The drawing shows a block diagram of the device.

Claims (1)

Устройство дл  приема дискретной информации содержит основной и дополнительный каналы приема с информационными выходами 1, 2 и с выходами сигналов ощибок 3, 4 соответственно, К информационным выхода 1, 2 подключены элементы И 5, 6, выходы которых подключены ко входам первого элемента ИЛИ 7, выход которого  вл етс  выходом устройства; к выходам сигналов ощибок 3, 4 подключены входы схемы управлени  8, а ее выходы 9, 10 подключены к соответствующему входу схемы сравнени  11 к к другому входу элемента И 6 через второй элемент ИЛИ 12 соответ ственно, второй вход которого соединен с выходом схемы сравнени  11, Другие ее входы соединены с информационными выход ми 1, 2 каналов, дополнительный выход 13 схемы управлени  8 подключен к элементу И 5 через дополнительный элемент ИЛИ 14, второй вход которого, а также третий вход второго элемента ИЛИ 12 соединен со входами схемы управлени  8 через соот ветствующие последовательно соединенные  чейку пам ти 15, элемент ЗАПРЕГГ 16 и  чейку пам ти 17, элемент ЗАПРЕТ 18 При этом управл ющие входы элементов ЗАПРЕТ 16, 18 соединены с информационными входами элементов ЗАПРЕТ 18, 16 соответственно, а объединенные управл ющие входы  чеек пам ти 15, 17 соединены с дополнительным выходом схемы сравнени  11. Устройство работает следующим образом С выходов 1, 3 и 2, 4 основного и дополнительного каналов поступают информаци  и сигналы ошибок. Когда сигналы ощибок поступают на входы схемы управлени  8 она выдает решени  по выходу 13 в случае отсутстви  ошибки в кодовом блоке,при том по основному каналу, и наличи  ошибки в кодовом блоке, прин том по дополнительному каналу, по выходу 10 - при наличии ошибки в кодовом блоке, прин том по основ ному каналу, при отсутствии ошибки в кодовом блоке, прин том по дополнительному каналу, и по выходу 9 в случае отсутстви  ошибки в кодовом блоке, прин том как по основному, так и по дополнительному каналам. При выдаче схемой управлени  решени  по выходу 13 информаци  с выхода 1 основ ного канала через разрешенные элементы И 5 и ИЛИ 7 поступает на выход устройства . При выдаче решени  по выходу 10 на выход устройства информаци  поступает через разрешенные элементы И 6 и ИЛИ 7 с выхода 2 дополнительного канала прие ма. При Ызщаче схемой управлени  решени  по выходу 9 этот сигнал поступает на схему сравнени  11, где поэлементно сравни ваетс  информаци , поступивша  на другие ее входы из каналов приема, В случае выдачи по результату С1,.авнени  (сравнени  всех двоичных элементов комби наций) с выхода схемы сравнени  11 на второй вход элемента ИЛИ 12 положительного решени  информации на выход устройства поступает через разрешенные элементы И 6 и ИЛИ 7 с выхода 2 дополнительного канала приема. Если результат сравнени  отрицательный, сигнал с дополнительного выхода схемы сравнени  11 поступает на управл ющие входы  чеек пам ти 15, 17. Сигналы ошибок из каналов приема поступают на информационные и управл ющие входы элементов ЗАПРЕТ 16, 18. При этом с элемента ЗАПРЕТ 16 сигнал поступает и записываетс  в  чейку пам ти 15 только в том случае, если ощибка была зарегистрирована в дополнительном канале , В  чейку пам ти 17 сигнал записываетс  в том случае, если сигнал ошибки поступает по основному каналу. С  чеек пам ти 15, 17 информаци  считываетс  сигналом отрицательного результата сравнени  с блока сравнени  11 по длине следующего блока. Сигналы, считанные с  чеек пам ти 15, 17, разрешают прохождение информации на выход устройства соответственно через элементы ИЛИ 14, И 5 и ИЛИ 12, И 6 основного и дополнительного каналов приема. При наличи ошибок одновременно в основном и дополнительном каналах сигналы ошибок не проход т через элементы ЗАПРЕТ 16, 18, в результате чего информаци  из этих каналов не выдаетс . Таким образом, данное устройство не бракует информацию, а выполн ет ее выборку из основного или дополнительного канала приема в зависимости от искажени . Формула изобретени  Устройство дл  приема дискретной информации с использованием кодов, обнаруживающих ощибки, содержащее основной и дополнительный каналы приема, к информационным выходам которых подключены элементы И, выходы которых подключены ко входам первого элемента ИЛИ, и схему управлени , на входы которой подаютс  сигналы ошибок каждого из каналов, а соответствующие выходы подключены ко входу схемы сравнени  и к другому входу одного из элементов И через второй элемент ИЛИ, второй вход которого соединен с выходом схемы сравнени , другие входы которой соединены с информационными выходами каналов, отличающеес  тем, что, с целью повышени  пропускной способности , дополнительный выход схемы управ , подключен к другому элементу И через дополнительный элемент ИЛИ, второй вход которого, а также третий вход второго элемента ИЛИ соединены с входами схемы управлени  через соответствующие последовательно соединенные элеA device for receiving discrete information contains the main and additional channels of reception with information outputs 1, 2 and with signal outputs of error 3, 4, respectively, And 5, 6 elements are connected to information output 1, 2, the outputs of which are connected to the inputs of the first element OR 7, the output of which is the output of the device; The outputs of the signals of the error 3, 4 are connected to the inputs of the control circuit 8, and its outputs 9, 10 are connected to the corresponding input of the comparison circuit 11 to the other input of the element AND 6 via the second element OR 12, respectively, the second input of which is connected to the output of the comparison circuit 11 Its other inputs are connected to informational outputs of 1, 2 channels, an additional output 13 of the control circuit 8 is connected to the element AND 5 via an additional element OR 14, the second input of which, as well as the third input of the second element OR 12 is connected to the inputs of the control circuit 8 via with Corresponding serially connected cell of memory 15, element of FORBIDDEN 16 and cell of memory 17, element of BAN 18 This controls the inputs of BAN 16, 18 are connected to information inputs of BAN 18, 16, respectively, and the combined control inputs of memory cells 15, 17 are connected to an additional output of the comparison circuit 11. The device operates as follows: From the outputs 1, 3 and 2, 4 of the main and additional channels, information and error signals are received. When the signals of the error arrive at the inputs of the control circuit 8, it makes decisions on output 13 in the absence of an error in the code block, in particular on the main channel, and the presence of an error in the code block, received on the additional channel, on output 10 - in the presence of an error in the code block received on the main channel, if there is no error in the code block, received on the additional channel, and on output 9 in the absence of an error in the code block, received on both the main and additional channels. When a control circuit issues a solution on output 13, information from output 1 of the main channel through the allowed elements AND 5 and OR 7 enters the output of the device. When issuing a solution on output 10 to the output of the device, information is received through the allowed elements AND 6 and OR 7 from output 2 of the additional receive channel. When you look at the output decision control circuit 9, this signal goes to the comparison circuit 11, where elementwise information is compared to the information received on its other inputs from the receive channels. In the case of output of C1, the output (comparison of all binary elements of the combinations) from the output Comparison circuits 11 to the second input of the element OR 12 positive information is output to the output of the device through the permitted elements AND 6 and OR 7 from output 2 of the additional reception channel. If the comparison result is negative, the signal from the additional output of the comparison circuit 11 goes to the control inputs of the memory cells 15, 17. Error signals from the receive channels go to the information and control inputs of the BAN 16, 18. The signal goes from the BANNER 16 and is recorded in memory location 15 only if the error has been registered in the additional channel. In memory location 17, the signal is recorded in the event that the error signal is received through the main channel. From the memory cells 15, 17, the information is read by a negative comparison signal from the comparison block 11 along the length of the next block. The signals read from memory cells 15, 17 permit the information to flow to the output of the device through the elements OR 14, AND 5 and OR 12, And 6 of the primary and secondary receive channels, respectively. If there are errors at the same time in the main and additional channels, the error signals do not pass through the elements of the BAN 16, 18, as a result of which the information from these channels is not output. Thus, this device does not reject the information, but selects it from the main or additional reception channel, depending on the distortion. An apparatus for receiving discrete information using codes that detect faults, contains the main and additional reception channels, whose information outputs are connected to AND elements, the outputs of which are connected to the inputs of the first OR element, and a control circuit to the inputs of which error signals are sent from each channels, and the corresponding outputs are connected to the input of the comparison circuit and to the other input of one of the AND elements via the second OR element, the second input of which is connected to the output of the comparison circuit The other inputs of which are connected to the information outputs of the channels, characterized in that, in order to increase throughput, the additional output of the control circuit is connected to another element AND via an additional OR element, the second input of which, as well as the third input of the second OR element, are connected to control circuit inputs through the corresponding series-connected ele
SU2042402A 1974-07-03 1974-07-03 Device for receiving discrete information SU517172A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2042402A SU517172A1 (en) 1974-07-03 1974-07-03 Device for receiving discrete information

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2042402A SU517172A1 (en) 1974-07-03 1974-07-03 Device for receiving discrete information

Publications (1)

Publication Number Publication Date
SU517172A1 true SU517172A1 (en) 1976-06-05

Family

ID=20590480

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2042402A SU517172A1 (en) 1974-07-03 1974-07-03 Device for receiving discrete information

Country Status (1)

Country Link
SU (1) SU517172A1 (en)

Similar Documents

Publication Publication Date Title
US2999925A (en) Variable decision threshold computer
GB1493899A (en) Series closed loop transmission system
JPH04216230A (en) Method and apparatus for detecting frame alignment word in data flow
GB1469465A (en) Detection of errors in digital information transmission systems
US3815028A (en) Maximum-likelihood detection system
SU517172A1 (en) Device for receiving discrete information
US3568147A (en) Transient filter system
GB840501A (en) System for the transmission of signals
JPS5725769A (en) Receiving system of facsimile picture information
US4004105A (en) Multifrequency signal receiver for use in telephone signaling systems or the like
US2939109A (en) Signaling system
SU575783A1 (en) Device for introducing additional signals into telegraph message
SU902293A1 (en) Discreate information receiving device
US4003042A (en) System for the transfer of two states by multiple scanning
SU1640706A1 (en) Data transmission device
SU543192A1 (en) Device for transmitting digital signals
SU580656A1 (en) Device for interlocking telegraphic receiver output in the presence of noise in communication channel
SU1760634A1 (en) Device for receiving of discrete information
SU445172A1 (en) Data reception and transmission
SU836799A1 (en) Device for control of setting fixed frequencies
SU439933A1 (en) Method of transmitting binary signals in data transmission systems with feedback
SU1319297A1 (en) Device for entering discrete signals
SU451081A1 (en) Device for controlling data processing equipment
US4240035A (en) Digital demodulator on a semiconductor base
SU658786A1 (en) Address call receiving device