SU513331A1 - Устройство дл автоматического контрол параметров электрических цепей - Google Patents

Устройство дл автоматического контрол параметров электрических цепей

Info

Publication number
SU513331A1
SU513331A1 SU2046849A SU2046849A SU513331A1 SU 513331 A1 SU513331 A1 SU 513331A1 SU 2046849 A SU2046849 A SU 2046849A SU 2046849 A SU2046849 A SU 2046849A SU 513331 A1 SU513331 A1 SU 513331A1
Authority
SU
USSR - Soviet Union
Prior art keywords
address
counter
control unit
pulse
switch
Prior art date
Application number
SU2046849A
Other languages
English (en)
Inventor
Борис Николаевич Лисицин
Original Assignee
Предприятие П/Я В-2769
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2769 filed Critical Предприятие П/Я В-2769
Priority to SU2046849A priority Critical patent/SU513331A1/ru
Application granted granted Critical
Publication of SU513331A1 publication Critical patent/SU513331A1/ru

Links

Landscapes

  • Testing Electric Properties And Detecting Electric Faults (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ АВТОМАТИЧЕСКОГО

Claims (1)

  1. КОНТРОЛЯ ПАРАМЕТРОВ ЭЛЕКТРИЧЕСКИХ ЦЕПЕЙ После подачи пускового сигнала из блока управлени  1 с программоносител  прог раммного блока 2 в регистры 3 и 4 считьюаютс  адпеса выбираемых контактов коммутатора 8, Выходные сигналы регистров через БПА 5 подаютс  соответственно на адресные ключи первого адреса 6 и адресные ключи второго адреса 7, которые включают (выбирают) реле контактов коммутатора 8. Через замкнувшиес  контакты электрическа  цепь (двухполюсник) ItOHTpojmpyeMoro объекта соедин етс  с no-f люсами ШИП 9. После считьшони  с программоносител  информации (помимо адресе), необходимой на данном цикле контрол , из блока управлени  1 подаетс  запускающий сигнал в ШИП 9, который формирует импульс длите л ностью, пропорциональной сопротивлению по следовательной цепи, состо щей из контролируемого двухполюсника и замкнутых контактов . Во врем  действи  импульса ШИП 9 в счетчик 10 поступают счетные импульсы с генератора 14, и в счетчике записываетс  число По скончании записи числаN в блоке управлени  1 включаетс  распределитель им пупьсоь на четыре выхода. Импульсом с первого выхода распределител  в БПА 5 включаетс  первое реле, которое переключает адресные ключи второго адреса 7 с вы ходов регистра второго адреса 4 на одноимемные выходы регистра первого адреса 3 Тем самым вместо контакта 22 в коммута торе выбираетс  контакт 21, а на входе ШИП 9 образуетс  последовательна  цепь из замкнутых контактов 17 и 21. В свою очередь включенное первое реле БПА 5 реверсирует счетчик 10, соедин ет вход счет чика 11с выходом ШИП 9, а между генера тором 14 и Шип 9 включает делитель частоты счетных импульсов на два 13. Импульсом со второго выхода распределител  запускаетс  ШИП 9, и в счетчики поступает число счетных импульсов Ng, пропорциональ- ное сопротивлению последовательно соединен ных контактов 17 и 21. При этом в счетчике 1О число Ы, вычитаетс  из ранее запаса нного числа N . Импульсом с третьего вы хода расицю делите л  в БПА 5 включаетс  второе реле (и отключаетс  первое), которое переключает адресные ключи первого ад реса 6 на выходы регистра второго a;ipeca 4. Тем. самымч шу1есто контакта 17 в коммутаторе выбираетс  контакт 18. При этом состо ние счетчиков и делител  частоты счетных импульсов сохран етс . Импульсом с четвертого ьыхода распределител  вновь запускаетс  ШИП 9, а в счетчики поступа|ет число импульсов М, пропорциональное 1 сопротивлению последовательно соединенныхконтактов 18 и 22, которое, как и число Nj, вычитаетс  из содержимого счетчика 10. Этот же импульс распределител   вл етс  разрешающим дл  сравнени  пол  чисел , записанного по программе в БЗД 15, с результирующим числом счетчика 1О, а также дл  сравнени  су.лмы чисел ц Д  счетчика 11с посто5шными уставками, характеризующими допустимый интервал погрешности устройства автоконтрол . В зависимости от того, попадает или не попадает результирующее число основного счетчика в поле чисел БЗД 15, последний выдает заключение о состо нии контролируемой цепи - Годен или Негоден. Вместе с тем результат сравнени  суммы чисел счетчика 11 с интервалом чисел между посто нными уставками выражаетс  в виде заключени  о состо нии устройства автоконт- рол  - Исправно или Неисправно. При по влении заключений Годен и Исправно БЗД 15 выдает сигнал разрешени  в блок управлени  1, который вновь формирует пусковой сигнал, и вьшолн етс  следующий цикл контрол . При по влении любого из Трех остальных событий контрол : Годен -Неисправно , Негоден - Исправно, Негоден - Неисправно автоматический цикл 1может быть прерван или продолжен, но при этом выводитс  необходима  информаци . Формула изобретени  Устройство дл  автоматического контрол  параметров электрических цепей, содержащее регистры первого и второго адресов. адресные ключи первого и второго адресов. коммутатор, широтнс -импульсный преобразователь , реле реверса, основной счетик, генератор счетных импульсов, делитель частоты счетных импульсов, блок задани  допусков, блок управлени  и программный блок, отличающеёс   тем, что, с целью уменьшени  погрешности измерени , между выходами регистров первого и второго адресов и адресными ключами первого и второго адресов включен блок переключени  адресов, а между широтноимпульсным преобразователем и блоком задани  допусков введен дополнительный счетчик, при этом сигнальный вход блока переключени  адресов соединен с блоком управлени , а командный выход блока переключени  адресов сое дин зн с сигнальными входами дополнительного счетчика, реле реверса и делител  частоты счетных импульсов .
    Фиг. 1
    Фиг.2
SU2046849A 1974-07-17 1974-07-17 Устройство дл автоматического контрол параметров электрических цепей SU513331A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2046849A SU513331A1 (ru) 1974-07-17 1974-07-17 Устройство дл автоматического контрол параметров электрических цепей

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2046849A SU513331A1 (ru) 1974-07-17 1974-07-17 Устройство дл автоматического контрол параметров электрических цепей

Publications (1)

Publication Number Publication Date
SU513331A1 true SU513331A1 (ru) 1976-05-05

Family

ID=20591916

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2046849A SU513331A1 (ru) 1974-07-17 1974-07-17 Устройство дл автоматического контрол параметров электрических цепей

Country Status (1)

Country Link
SU (1) SU513331A1 (ru)

Similar Documents

Publication Publication Date Title
US2813199A (en) Sequence timer
US3962565A (en) Apparatus for presetting a counter to a given initial count
US3336579A (en) Testing apparatus for information storage devices of data processing systems
SU513331A1 (ru) Устройство дл автоматического контрол параметров электрических цепей
US2985828A (en) Pulse width evaluating system
US4127823A (en) Programmable controller
US3524185A (en) Annunciator system with sequence indication
US3403269A (en) Frequency responsive rc timing circuit for detecting either lack of input or overextended presence of input
US2724553A (en) Time interval meter
US4019029A (en) Monitoring apparatus for checking the regularity of the operation of logic systems
US3371222A (en) Bi-directional ring counter
US3464001A (en) Apparatus for sequentially testing the crosspoints of a ferreed switch for contact resistance
US3343095A (en) Edward j. brenner
SU955205A1 (ru) Устройство дл электрического программировани блоков посто нной пам ти
SU402828A1 (ru) УСТРОЙСТВО дл ПРОВЕРКИ ДЕЛИТЕЛЕЙ НАПРЯЖЕНИЯ
SU1695342A1 (ru) Устройство дл счета количества изделий
US3403379A (en) Measurement apparatus employing long-line call-up system
SU543922A1 (ru) Линейный интерпол тор
SU1084815A1 (ru) Устройство дл контрол электронных схем
RU1815642C (ru) Устройство дл имитации отказов дискретной аппаратуры
SU1150763A1 (ru) Счетчик импульсов
SU435566A1 (ru) Устройство для контроля ферритовых матриц запоминающих устройств
SU439075A1 (ru) Устройство для проверки матриц коммутациина герконах
SU702493A1 (ru) Устройство дл формировани пачек импульсов
US3534269A (en) Circuit for producing output pulses that progressively increase or decrease in delay time with respect to input pulses