SU502516A1 - Device for isolating recurrent clock signal with error detection - Google Patents
Device for isolating recurrent clock signal with error detectionInfo
- Publication number
- SU502516A1 SU502516A1 SU1901403A SU1901403A SU502516A1 SU 502516 A1 SU502516 A1 SU 502516A1 SU 1901403 A SU1901403 A SU 1901403A SU 1901403 A SU1901403 A SU 1901403A SU 502516 A1 SU502516 A1 SU 502516A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- isolating
- clock signal
- error detection
- input
- recurrent
- Prior art date
Links
Landscapes
- Detection And Prevention Of Errors In Transmission (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Description
1one
Изобретение относитс к технике св зи, может использоватьс дл помехоустойчивой синхронизации аппаратуры передачи двоичной информации, работающей по каналам св зи с селективными замирани ми.The invention relates to communication technology, and can be used for noise-resistant synchronization of binary data transmission equipment operating over communication channels with selective fading.
Известно устройство дл выделени рекуррентного синхросигнала с обнаружением ошибок , содержащее переключатель режимов работы , подключенный через узел проверки на рекуррентность и селектор к одному входу схемы «И, к другому входу которой подключен вход переключател режимов работы через схему сравнени , соединенную со вторым выходом узла проверки на рекуррентность, и счетчик совпадений с дешифраторами.A device for isolating a recurrent error-detecting error signal is known, comprising a mode switch connected via a recurrence check node and a selector to one input of the AND circuit, to another input of which a switch of the mode switch is connected via a comparison circuit connected to the second output of the check node recurrence, and a coincidence counter with decoders.
Цель изобретени - снижение веро тности ложного фазового пуска в каналах св зи с селективными замирани ми.The purpose of the invention is to reduce the likelihood of a false phase start in communication channels with selective fading.
В предлагаемом устройстве вход переключател режимов работы через блок обработки сигналов с нулевой зоной соединен с одними входами схем «И блока обнаружени селективных замираний и блока определени нормального состо ни канала, выходы схем «И через свои счетчики подключены к соответствующим раздельным входам триггера смены состо ний канала, выходы которого подключены к другим входам соответствующих схем «И и к соответствующим дешифраторам счетчика совпадений.In the proposed device, the input of the mode switch through the signal processing unit with a zero zone is connected to the same inputs of the selective fading detection unit and the channel normal state determination unit, the outputs of the and circuit are connected to the corresponding separate channel state change trigger inputs via their counters The outputs of which are connected to other inputs of the corresponding AND circuits and to the corresponding decoder counter decoders.
На чертеже изображена блок-схема устройства .The drawing shows a block diagram of the device.
Переключатель режимов работы 1 подключен через узел проверки на рекуррентность 2The mode switch 1 is connected through the recurrence check node 2
и селектор 3 к одному входу схемы «И 4, к другому входу которой вход переключател подключен через схему сравнени 5, соединенную со вторым выходом узла проверки на рекуррентность 2, и счетчик совпадений 6 с регистром сдвига 7, сумматором 8 и дешифраторами 9 и 10. Вход переключател 1 через блок обработки сигналов с нулевой зоной 11 соединен соответственно с первыми входами схем «И 12 и 13 блока обнаружени селектиВНых замираний 14 и блока определени нормального состо ни канала 15, причем выходы упом нутых схем «И 12 и 13 через свои счетчики 16 и 17 подключены к соответствующим раздельным входам триггера 18 сменыand the selector 3 to one input of the circuit “AND 4”, to the other input of which the switch input is connected through a comparison circuit 5 connected to the second output of the recurrence check node 2, and a coincidence counter 6 with the shift register 7, the adder 8 and the decoders 9 and 10. The input of switch 1 through a signal processing unit with zero zone 11 is connected respectively to the first inputs of the And 12 and 13 circuits of the selective fading detection unit 14 and the channel 15 normal state detection unit, and the outputs of the said And 12 and 13 circuits through their counters 16 and 17 by Connected to the respective separate inputs of the 18 shift trigger
состо ний канала, выходы которого подключены к другим входам схем «И 12 и 13 и к дешифраторам 9 и 10 счетчика совпадений 6. Устройство работает следующим образом. Принимаема последовательность двоичныхchannel conditions, the outputs of which are connected to other inputs of the And 12 and 13 circuits and to the decoder 9 and 10 of the hit counter 6. The device operates as follows. Accepted binary sequence
знаков через переключатель режимов работы 1 поступает в узел проверки на рекуррентность 2 и далее на схему сравнени 5. При несовпадении сравниваемых знаков сигнал поступает на вход сброса счетчика совпаденийcharacters through the mode selector switch 1 enters the recurrence check node 2 and further to the comparison circuit 5. If the compared characters do not match, the signal arrives at the reset input of the coincidence counter
6, выполн емого, например, на регистре сдви6, performed, for example, on the shift register
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1901403A SU502516A1 (en) | 1973-04-02 | 1973-04-02 | Device for isolating recurrent clock signal with error detection |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1901403A SU502516A1 (en) | 1973-04-02 | 1973-04-02 | Device for isolating recurrent clock signal with error detection |
Publications (1)
Publication Number | Publication Date |
---|---|
SU502516A1 true SU502516A1 (en) | 1976-02-05 |
Family
ID=20547731
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1901403A SU502516A1 (en) | 1973-04-02 | 1973-04-02 | Device for isolating recurrent clock signal with error detection |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU502516A1 (en) |
-
1973
- 1973-04-02 SU SU1901403A patent/SU502516A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1275446A (en) | Data transmission apparatus | |
SU502516A1 (en) | Device for isolating recurrent clock signal with error detection | |
US2956180A (en) | Pulse shift monitoring circuit | |
GB1426671A (en) | Data rpocessing circuitry | |
SU660276A2 (en) | Arrangement for automatic measuring of discrete channel characteristics | |
SU1102050A2 (en) | Device for selecting recurrent synchronizing signal with error detection | |
SU1117848A1 (en) | Binary cyclic code decoder | |
SU1141583A1 (en) | Start-stop reception device | |
SU425357A1 (en) | DEVICE FOR RESEARCH OF RELIABILITY OF LOGICAL ELEMENTS | |
SU758552A1 (en) | Device for discriminating recurrent signal with error correction | |
SU736117A1 (en) | Arrangement for determining stationary and unstationary portions of random process | |
SU557503A1 (en) | Device for monitoring discrete communication channels | |
SU374594A1 (en) | ALL-UNION 1 "LSHTNO.Sh (kgt-YA / | |
SU731592A1 (en) | Pulse distributor | |
SU491220A1 (en) | Device for separating recurrent sync signal | |
SU364089A1 (en) | UNION h; ~~:; - ;: • -; '- • h / yy ^ -' ^^ tm / ^ s. ; : L: ;; - y '^; - ^ l; ^:' ^ "C ^ .h ^^ hi | |
SU560360A1 (en) | Device for demodulating frequency-shifted signals | |
SU413518A1 (en) | ||
SU590860A1 (en) | Device for synchronization of pseudonoise signals | |
SU502514A1 (en) | Pseudo-Noise Synchronization Device | |
SU1051541A1 (en) | Device for detecting and localizing errors when transmitting information | |
SU613510A1 (en) | Arrangement for determining discrete information repetition cycle | |
SU661758A1 (en) | Pulsed converter | |
SU1015500A1 (en) | Ring counter with error detecting device | |
SU511582A1 (en) | Telemetry input device |