SU487423A1 - Analog storage device - Google Patents

Analog storage device

Info

Publication number
SU487423A1
SU487423A1 SU1943636A SU1943636A SU487423A1 SU 487423 A1 SU487423 A1 SU 487423A1 SU 1943636 A SU1943636 A SU 1943636A SU 1943636 A SU1943636 A SU 1943636A SU 487423 A1 SU487423 A1 SU 487423A1
Authority
SU
USSR - Soviet Union
Prior art keywords
capacitor
input
amplifier
voltage
output
Prior art date
Application number
SU1943636A
Other languages
Russian (ru)
Inventor
Анатолий Иванович Новик
Леонид Петрович Шеремет
Original Assignee
Институт Электродинамики
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт Электродинамики filed Critical Институт Электродинамики
Priority to SU1943636A priority Critical patent/SU487423A1/en
Application granted granted Critical
Publication of SU487423A1 publication Critical patent/SU487423A1/en

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

1one

Изобретение относитс  к области электроизмерительной и вычислительной техники и предназначено дл  запоминани  амплитудных значений напр жени  электрического сигнала .The invention relates to the field of electrical measuring and computing techniques and is intended to store the amplitude values of the voltage of an electrical signal.

Известны аналоговые запоминающие устройства , содержащие усилитель и запоминающий конденсатор, одна обкладка которого соединена с выходом устройства, а друга  - с шиной нулевого потенциала. Такие устройства представл ют собой интегрирующие звень , в которых дл  повышени  точности интегрировани  применен усилитель. Этим самым обеспечиваетс  равномерный линейный зар д конденсатора в зависимости от величины приложенного входного напр жени  и времени запоминани , т. е. получение выходного, напр жени , пропорционального интегралу от входного сигнала.Known analog storage devices containing an amplifier and a storage capacitor, one lining of which is connected to the output of the device, and the other - with the tire of zero potential. Such devices are integrating links in which an amplifier is used to improve the accuracy of integration. This ensures a uniform linear charge of the capacitor depending on the magnitude of the applied input voltage and the storage time, i.e., the output voltage, proportional to the integral of the input signal.

Однако при запоминании амплитудного значени  напр жени  входного сигнала процесс интегрировани  снижает быстродействие устройства .However, when storing the amplitude value of the input voltage, the integration process reduces the speed of the device.

Целью изобретени   вл етс  повышение быстродействи  устройства.The aim of the invention is to improve the speed of the device.

В предлагаемом аналоговом запоминающем устройстве эта цель достигаетс  введением трех диодов, анод первого из которых соединен со входом устройства и одним из входов усилител , второй вход и выход которого через второй и третий диоды подключены к выходу устройства, соедииенного с катодом первого диода.In the proposed analog storage device, this goal is achieved by introducing three diodes, the first anode of which is connected to the input of the device and one of the amplifier inputs, the second input and output of which are connected to the output of the device connected to the cathode of the first diode through the second and third diodes.

Схема устройства показана на чертеже.Diagram of the device shown in the drawing.

Устройство содержит усилитель 1, конденсатор 2 и диоды 3-5.The device contains an amplifier 1, a capacitor 2 and diodes 3-5.

Устройство работает следующим образом. При подаче на вход устройства импульса положительной пол рности конденсатор 2 начинает зар жатьс  через диод 3. При этом за счет зар дного тока в первый момент больша  часть входного напр жени  падает на диоде 3. Через дополнительный диод 4 это падение напр жени  отрицательной пол рности прикладываетс  ко входу усилител  1. На выходе усилител  действует инвертированный , т. е. положительный, и усиленный в К раз сигнал, который через диод 5 также зар жает конденсатор 2. Напр жение на выходе усилител  1 присутствует до тех пор, пока не прекратитс  зар дный ток через диод 3, т. е. пока напр жение на конденсаторе 2 не станет равным пиковому значению в.ходного наир жени . Благодар  такому форсированному зар ду конденсатора усиленным в К раз сигналом врем  зар да резко уменьшаетс . По прекращении действи  входного импульса усилитель автоматически отключаетс , так как все диоды 3-5 запираютс  напр жением обратной пол рности.The device works as follows. When a positive-polarity pulse is applied to the input of the device, capacitor 2 begins to charge through diode 3. At the same time, at the first moment, most of the input voltage drops across diode 3. Through additional diode 4, this voltage drop of negative polarity is applied to the input of amplifier 1. At the output of the amplifier, an inverted, i.e., positive, and K-amplified signal acts, which through diode 5 also charges capacitor 2. The output voltage of amplifier 1 is present until it stops are charging current through the diode 3, v. e. until the voltage across the capacitor 2 becomes equal to the peak value v.hodnogo Nair voltage. Due to such a forced charge of the capacitor by a K-amplified signal, the charge time decreases sharply. Upon termination of the input pulse, the amplifier automatically shuts off, since all diodes 3-5 are closed by reverse polarity.

Можно показать, что если дл  известного ЗУ закон нарастани  во времени t нанр жени  Uc на конденсаторе ири посто нном входном напр жении имеет видIt can be shown that if, for a known memory, the law of increase in time t of the voltage Uc on the capacitor and constant input voltage is

f/c-- ax(l-e-.),f / c-- ax (l-e-.),

где г - посто нна  времени зар да, равна  произведению пр мого сопротивленн  диода н  емкость г.онденсатора, то дл  предложенного устройства этот закон выражаетс  следующей формулой:where g is the charge time constant, is equal to the product of the direct resistance of the diode and the capacitor capacity, then for the proposed device this law is expressed by the following formula:

/- / -

,AI AI

из которой видно, что посто нна  времени зар да конденсатора в предложенном устройстве в (К + 2) раз меньше, чем в известном.from which it is clear that the constant charge time of the capacitor in the proposed device is (K + 2) times less than in the known.

4four

В результате ловышаютс  As a result, they catch

оыстродс 1ствие и точность заноминани .history and accuracy of memory.

Предмет изобретени Subject invention

Аналоговое запоминающее устройство, содержащее усилитель и конденсатор, одна обкладка которого соединена с выходом устройства , а друга  - с шиной нулевого потенцнала , о т л и ч а ю ni е е с   тем, что, с целью повышени  быстродействи  устройства, оно содержит три диода, анод первого из которых соединен со входом устройства и одним из входов усилител , .второй вход и выход которого через второй и третий диоды подключены к выходу устройства, соединенного с катодом первого диода.An analog storage device containing an amplifier and a capacitor, one lining of which is connected to the output of the device, and the other to the zero potential bus, so that it has three diodes to increase the speed of the device the anode of the first of which is connected to the input of the device and one of the inputs of the amplifier, the second input and output of which through the second and third diodes are connected to the output of the device connected to the cathode of the first diode.

JTXJtx

- ,.,-,

SU1943636A 1973-07-12 1973-07-12 Analog storage device SU487423A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1943636A SU487423A1 (en) 1973-07-12 1973-07-12 Analog storage device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1943636A SU487423A1 (en) 1973-07-12 1973-07-12 Analog storage device

Publications (1)

Publication Number Publication Date
SU487423A1 true SU487423A1 (en) 1975-10-05

Family

ID=20559873

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1943636A SU487423A1 (en) 1973-07-12 1973-07-12 Analog storage device

Country Status (1)

Country Link
SU (1) SU487423A1 (en)

Similar Documents

Publication Publication Date Title
SU487423A1 (en) Analog storage device
US3047807A (en) Delay timer comprising successively charged capacitors with gaseous tube discharge means
SU429506A1 (en) PULSE GENERATOR
SU525030A1 (en) Frequency meter
SU149457A1 (en) Sawtooth generator
SU752493A1 (en) Analogue storage
SU430328A1 (en) PULSE AUTO COMPENSATION VOLTMETER
SU524190A1 (en) Dividing device
SU752775A1 (en) Pulse train to square pulse converter
SU395853A1 (en) DEVICE FOR CONSTRUCTION IN THE DEGREE
SU376884A1 (en) The sun
SU453793A1 (en) VOLTAGE CONVERTER INTO THE FREQUENCY OF FOLLOWING PULSES •:?: '•: T be
SU773641A1 (en) Logarithmic function generator
SU1529424A1 (en) Device for delaying pulses
SU450190A1 (en) Device for logarithmization
SU517941A1 (en) Analog storage device
SU485389A1 (en) Voltmeter for measuring the amplitude of a single pulse series
SU522546A1 (en) Device for extracting a signal affected by interference
SU474929A1 (en) Amplitude-time converter
SU449345A1 (en) A device for isolating voltage increments in areas with large derivative values
SU365032A1 (en) DEVICE FOR FUNCTIONAL TRANSFORMATION OF PULSE SIGNALS
SU128206A1 (en) A device for summing several sequences of pulses.
SU402015A1 (en)
SU129109A1 (en) Telemetry device with a rheostat sensor
SU436447A1 (en) PULSE COUNTER