SU478302A1 - Device for comparing bit binary numbers - Google Patents
Device for comparing bit binary numbersInfo
- Publication number
- SU478302A1 SU478302A1 SU1828951A SU1828951A SU478302A1 SU 478302 A1 SU478302 A1 SU 478302A1 SU 1828951 A SU1828951 A SU 1828951A SU 1828951 A SU1828951 A SU 1828951A SU 478302 A1 SU478302 A1 SU 478302A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- binary numbers
- bit binary
- comparing bit
- circuit
- comparing
- Prior art date
Links
Landscapes
- Logic Circuits (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
Description
cxeMih НЕТ. соответствующей старшему ИЗ ; несовпадающих разр дов, создаетс потен-;cxeMih NO. appropriate senior IZ; mismatch, creates a potential;
;аиал. отличный от аулеврго, который по- ступает на инверсные входы схем НЕТ 1 другого канала, исключа тем самым сравнение в младших разр дах. Одновременно потенциал через схему ИЛИ поступает на один из выходов устройства. При этом на; aial. different from aulero, which arrives at the inverse inputs of NO 1 circuits of another channel, thus excluding the comparison in lower order bits. At the same time, the potential through the circuit OR is fed to one of the outputs of the device. At the same time
{выходе А (Б ) потешшал, отличный от нул , по вл етс в случае, когда число на входе 6 (7) больше числа на входе 7 ; (6), На выходе В можно получать си- 1гнал , о неравенстве сравниваемых чисел без учета знака неравенства, дл чего выходы А и Б должны быть соединены со входами схемы ИЛИ 8.{exit A (B) comforted, other than zero, appears when the number at input 6 (7) is greater than the number at input 7; (6), At output C, one can get a signal, about the inequality of the compared numbers without taking into account the inequality sign, for which the outputs A and B must be connected to the inputs of the OR 8 circuit
Предмет и з о б р е тени I Устройство дл сравнени поразр дных ДВОИЧНЫХ чисел, содержащее два какала | ; сравнени , каждый из которых состоит из : схемы ИЛИ и п схем НЕТ,,причем пр мые с входы схем НЕТ первого и второго } налов соединены с шинами соответствующих разр дов первого и второго из срав- ; ниваемых чисел соответственно, о т л ичающеес тем, что, с целью упро-, |щени устройства, в нем инверсные входы каждой /.-ой схемы НЕТ, где / в1,2, {3,..., п, одного из каналов соединены с ; ыходами, 2, 3,..., ( -1)-ой схем НЕТ jThe subject and shadow of the shadow I A device for comparing bitwise BINARY numbers containing two poops | ; comparisons, each of which consists of: the OR circuit and n NO circuit, with the first inputs of the first and second} circuits direct connected to the buses of the corresponding bits of the first and second of the comparison; numbers, respectively, about the fact that, in order to simplify the device, the inverse inputs of each /.- circuit are NO, where / in1,2, {3, ..., n, one of channels connected to; outputs, 2, 3, ..., (-1) -th schemes NO j
и пр мым входом i -ой схемы НЕТ другого канала, а выходы всех схем НЕТ ; каждого канала соединены со входами соответствующей схемы ИЛИ.and the direct input of the ith circuit is NO to another channel, and the outputs of all circuits are NO; each channel is connected to the inputs of the corresponding OR circuit.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1828951A SU478302A1 (en) | 1972-09-18 | 1972-09-18 | Device for comparing bit binary numbers |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1828951A SU478302A1 (en) | 1972-09-18 | 1972-09-18 | Device for comparing bit binary numbers |
Publications (1)
Publication Number | Publication Date |
---|---|
SU478302A1 true SU478302A1 (en) | 1975-07-25 |
Family
ID=20527142
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1828951A SU478302A1 (en) | 1972-09-18 | 1972-09-18 | Device for comparing bit binary numbers |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU478302A1 (en) |
-
1972
- 1972-09-18 SU SU1828951A patent/SU478302A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3767906A (en) | Multifunction full adder | |
GB1042464A (en) | Apparatus for transferring a pattern of data signals | |
GB1300165A (en) | Character synchronizer | |
GB1188535A (en) | Improvements in or relating to Signal Correlators | |
GB1226592A (en) | ||
US3769523A (en) | Logic circuit arrangement using insulated gate field effect transistors | |
SU478302A1 (en) | Device for comparing bit binary numbers | |
GB1029938A (en) | Data transmission apparatus | |
GB981296A (en) | Improvements in or relating to digital registers | |
GB1312502A (en) | Logic circuits | |
ES336626A1 (en) | System for processing nrz pcm signals | |
GB1117724A (en) | Processes and devices for the demodulation of carrier waves phase modulated by telegraphic signals and the like | |
US3419805A (en) | Binary to multilevel conversion by combining redundant information signal with transition encoded information signal | |
GB984206A (en) | Improvements in or relating to data communication apparatus | |
ES403566A1 (en) | Stacking store having overflow indication for the transmission of data in the chronological order of their appearance | |
SU763889A1 (en) | Device for selecting maximum of n numbers | |
SU1061131A1 (en) | Binary code/compressed code translator | |
SU406199A1 (en) | DEVICE FOR DETERMINING THE SIGN OF THE FUNCTION CHANGE | |
SU385275A1 (en) | DEVICE FOR FORMING CONSTANTS IN DIGITAL COMPUTER MACHINES | |
GB1278392A (en) | Filtering apparatus for binary signals | |
GB1343643A (en) | Apparatus for shifting digital data in a register | |
SU799008A1 (en) | Shifting register | |
SU798809A1 (en) | Binary number comparing device | |
KR930008947B1 (en) | Frame detected circuit of digital transmitted apparatus | |
SU485446A1 (en) | Probability device for adding two numbers |