SU471667A1 - Фиксатор посто нного напр жени с преобразованием в интервал времени - Google Patents

Фиксатор посто нного напр жени с преобразованием в интервал времени

Info

Publication number
SU471667A1
SU471667A1 SU1813224A SU1813224A SU471667A1 SU 471667 A1 SU471667 A1 SU 471667A1 SU 1813224 A SU1813224 A SU 1813224A SU 1813224 A SU1813224 A SU 1813224A SU 471667 A1 SU471667 A1 SU 471667A1
Authority
SU
USSR - Soviet Union
Prior art keywords
integrator
input
key
voltage
output
Prior art date
Application number
SU1813224A
Other languages
English (en)
Inventor
Алексей Гордеевич Рыжевский
Михаил Павлович Шадрин
Эдуард Константинович Шахов
Юрий Владимирович Шишков
Виктор Михайлович Шляндин
Original Assignee
Пензенский Политехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Пензенский Политехнический Институт filed Critical Пензенский Политехнический Институт
Priority to SU1813224A priority Critical patent/SU471667A1/ru
Application granted granted Critical
Publication of SU471667A1 publication Critical patent/SU471667A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

1
Изобретение относитс  к электроизмерительной технике.
Известен фиксатор посто нного напр жени  с преобразованием в интервал .времени, содержащий интегратор, соединенный через ключ с входом фиксатора, ключ, задающий начальные услови , и устройство, управл ющее ключами.
Однако известный фиксатор обладает недостаточной длительностью и точностью запоминани  посто нного напр жени .
Целью изобретени   вл етс  повыщение длительности и точности запоминани  посто нного напр жени , а также автоматическое определение пол рности исследуемого напр жени .
Дл  этого фиксатор содержит дополнительный интегратор с ключом, задающим начальные услови , выход которого соединен с входом основного интегратора, и усилитель - ограничитель , вход которого подключен к выходу основного интегратора, а выход - к входу устройства, управл ющего ключами, н к входу дополнительного интегратора; кроме того фиксатор содержит блок, запоминающий направление переброса усилител  - ограничител  в момент отключени  исследуемого напр жени .
На чертеже приведена структурна  электрическа  схема фиксатора.
Фиксатор посто нного напр жени  с преобразованием в интервал времени содержит основной интегратор 1, соединенный через ключ 2 с входом фиксатора, первый ключ, задающий начальные услови  3, устройство 4, управл ющее ключами 2, 3, 5, дополнительный интегратор 6 с ключом 5, задающим начальные услови , усилитель - ограничитель 7, вход которого соединен с выходом основного
интегратора 1, а выход - с устройством 4 и входом дополнительного интегратора 6, и блок 8, запоминающий направление переброса усилител  - ограничител  7 в момент отключени  исследуемого напр жени .
Фиксатор работает следующим образом.
В исходном состо нии ключ 2 разомкнут, а ключи 3 и 5 замкнуты, поэтому напр жени  на выходах и входах интеграторов 1 и 6 и усилител -ограничител  7 равны нулю. При поступлении команды «запись устройство 4 вырабатывает сигналы, по которым ключ 2 замыкаетс , а ключи 3 и 5 размыкаютс . При этом напр жение U поступает на вход интегратора 1. Если предположить дл  определенности , что , то выходной сигнал 1 интегратора 1 станет отрицательным, а сигнал на выходе усилител -ограничител  7 станет положительным. Напр жение Vf, на выходе интегратора 6 начнет линейно уменьшатьс . В результате суммировани  напр л :ений
Ux и J/s напр жение L/i будет измен тьс  по параболе и в момент времени t, когда оно достигнет нул , пол рность напр жепи  f/ изменитс . По этому сигналу устройство 4 разомкнет ключ 2, а напр жение f/i на выходе интегратора 1 начнет снова измен тьс  по параболе , но в области . В момент времени tz произойдет изменение знака напр жени  t/7, и далее процессы повтор ютс . Пол рность входного напр жени  определ етс  блоком 8, запоминающим направление переброса по знаку первого переключени  усилител  - ограничител  7. В качестве блока 8 можно применить, например, триггер с раздельными входами, реагирующий на импульсы только одной пол рности (допустим положительной ), один из входов которого соединен через ключ и дифференциатор с выходом усилител  - ограничител , а другой вход  вл етс  сбросовым. Упом нутый ключ отключаетс  синхронно с ключом 2. При выходное напр жение lUj измен етс  от О до и триггер блока 8 переброситс . Если же , то триггер блока 8 останетс  в «начальном состо нии. В момент времени /i вход этого триггера будет отключен усилителем-ограничителем 7 и по состо нию триггера можно судить о пол рности входного напр жени .
В фиксаторе возможна компенсаци  погрещности запоминани , возникающей за счет нелинейности функции передачи интеграторов и токов утечки конденсаторов их врем задающих цепей, вследствие чего повыщаетс  точность запоминани  напр жени  и увеличиваетс  врем  его хранени .
Действительно, оба выщеуказанных фактора уменьщают амплитуду выходного напр жени  каждого из интеграторов, однако изменение амплитуды выходного напр жени  интегратора 1 вызывает уменьщение длительности
выходного интервала Тх, а интегратора 6 - его увеличение.
Следовательно, при определенном соотношении параметров интеграторов период колебаний остаетс  посто нным.
Дрейф интеграторов 1 и б и усилител  - ограничител  7 на точность преобразовани  и хранени  информации вли ни  не оказывает. Таким образом, точность получени  и поддержани  периода колебаний Тх определ етс  двум  факторами: стабильностью врем задающей цепи интегратора 6 и точностью поддержани  и стабильностью выходного напр жени  усилител  - ограничител  7. Стабильпое напр жение U можно получить, применив дополнительно стабилизатор амплитуды импульсов.
Предмет изобретени 

Claims (2)

1. Фиксатор посто нного напр жени  с преобразованием в интервал времени, содержащий интегратор, соединенный через ключ с входом фиксатора, ключ, задающий начальные услови , и устройство, управл ющее ключами , отличающийс  тем, что, с целью повыщени  длительности и точности запоминани  посто нного напр жени , он содержит дополнительный интегратор с ключом, задающим начальные услови , выход которого соединен с входом основного интегратора, и усилитель - ограничитель, вход которого подключен к выходу основного интегратора, а выход - к входу устройства, управл ющего ключами, и к входу дополнительного интегратора .
2. Фиксатор по п. 1, отличающийс  тем, что, с целью автоматического определени  пол рности исследуемого напр жени , он содержит блок, запоминающий направление
переброса усилител  - ограничител  в момент отключени  исследуемого напр жени .
SU1813224A 1972-07-11 1972-07-11 Фиксатор посто нного напр жени с преобразованием в интервал времени SU471667A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1813224A SU471667A1 (ru) 1972-07-11 1972-07-11 Фиксатор посто нного напр жени с преобразованием в интервал времени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1813224A SU471667A1 (ru) 1972-07-11 1972-07-11 Фиксатор посто нного напр жени с преобразованием в интервал времени

Publications (1)

Publication Number Publication Date
SU471667A1 true SU471667A1 (ru) 1975-05-25

Family

ID=20522670

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1813224A SU471667A1 (ru) 1972-07-11 1972-07-11 Фиксатор посто нного напр жени с преобразованием в интервал времени

Country Status (1)

Country Link
SU (1) SU471667A1 (ru)

Similar Documents

Publication Publication Date Title
US3541446A (en) Small signal analog to digital converter with positive cancellation of error voltages
US4584566A (en) Analog to digital converter
US3911738A (en) Linearized force measuring apparatus
GB1355543A (en) Delta modulators
US3493961A (en) Circuit for selectively altering the slope of recurring ramp signals
US4001604A (en) Peak value detector
US4295099A (en) Peak detector
SU471667A1 (ru) Фиксатор посто нного напр жени с преобразованием в интервал времени
GB1455565A (en) Anaologue to digital converters
US4309692A (en) Integrating analog-to-digital converter
US4371850A (en) High accuracy delta modulator
GB1518116A (en) Method of correcting alterations in read out signals and apparatus for implementing the same
US3120663A (en) Voltage comparator system
GB1462617A (en) Analogue to digital converters
US3487204A (en) High accuracy pulse reset integrator
US2861244A (en) Magnetic modulator system
SU1019355A1 (ru) Способ измерени фазового сдвига
SU442489A1 (ru) Функциональный преобразователь напр жени посто нного тока в длительность периода колебаний с запоминанием
SU731577A1 (ru) Устройство врем -импульсного преобразовани
SU417731A1 (ru)
SU1077048A1 (ru) Преобразователь напр жени в частоту
SU398008A1 (ru) Преобразователь выходных сигналов параметрических датчиков в код
SU678666A1 (ru) Преобразователь фазового сдвига во временной интервал
SU1598109A1 (ru) Фазовый дискриминатор
SU1228306A1 (ru) Преобразователь периода в напр жение