SU451093A1 - Множительно-делительное устройство - Google Patents

Множительно-делительное устройство

Info

Publication number
SU451093A1
SU451093A1 SU1911052A SU1911052A SU451093A1 SU 451093 A1 SU451093 A1 SU 451093A1 SU 1911052 A SU1911052 A SU 1911052A SU 1911052 A SU1911052 A SU 1911052A SU 451093 A1 SU451093 A1 SU 451093A1
Authority
SU
USSR - Soviet Union
Prior art keywords
voltage
output
multiplying
input
current
Prior art date
Application number
SU1911052A
Other languages
English (en)
Inventor
Николай Петрович Сергеев
Вячеслав Александрович Селютин
Лев Николаевич Елисов
Original Assignee
Пензенский Политехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Пензенский Политехнический Институт filed Critical Пензенский Политехнический Институт
Priority to SU1911052A priority Critical patent/SU451093A1/ru
Application granted granted Critical
Publication of SU451093A1 publication Critical patent/SU451093A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

1
Изобретение относитс  к аналоговой вычислительной технике и может быть использовано дл  перемножени  и дл  оценки отношени  двух аналоговых сигналов.
Известны множительно-делительные устройства (МДУ) различных типов, в том числе амплитудно-частотные, пиковое значение выходного пилообразного напр жени  которых пропорционально произведению или отношению двух входных напр жений, содержащие источники тока, ключи, запоминаюш,ие элементы и блок сравнени .
Известные устройства этого типа имеют ограниченное быстродействие, обусловленное посто нной времени сглаживающего фильтра, используемого на выходе МДУ дл  выделени  посто нной составл ющей пилообразного напр жени .
Предлагаемое устройство отличаетс  от известного тем, что содержит элемент задержки, третий ключ и третий запоминающий элемент, причем вход элемента задержки подключен к выходу второго преобразовател  напр жени  в ток, выход - через третий ключ соединен с третьим запоминающим элементом, а управл юншй вход третьего ключа соединен с выходом блока сравнени .
На чертеже показано предлагаемое устройство .
Предлагаемое устройство состоит из преобразовател  напр жени  в ток 1, выход которого соединен со входами блока сравнени  2, запоминающего элемента 3 и ключа 4. Выход блока сравнени  2 соединен с управл ющими входами ключей 4, 5 и 6. Выход преобразовател  напр жени  в ток 7 подключен ко вхо- дам ключа 5, элемента задержки 8 и запоминающего элемента 9. Выход элемента задержки 8 соединен со входом ключа 6, выход которого подключен ко входу запоминающего элемента 10.
Преобразователи напр жени  в ток 1 и7 осуществл ют преобразование входных напр жений f/i и t/3 в ток, пропорциональный их амплитуде .
Напр жение f/з преобразуетс  в ток и поступает на вход запоминающего элемента 3, в качестве которого используетс  конденсатор, зар жа  его до своего амплитудного значени . Напр жение на запоминающем элементе 3 сравниваетс  блоком сравнени  2 с напр жением f/2.
Напр жение Ui преобразуетс  в ток и поступает на вход запоминающего элемента 9, в качестве которого также используетс  конденсатор . Зар д конденсатора происходит по закону, близкому к линейному.
В момент равенства напр жений на входах
блока сравнени  2 последний вырабатывает
0 импульс управлени  ключами 4, 5 и 6, в ре
SU1911052A 1973-04-24 1973-04-24 Множительно-делительное устройство SU451093A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1911052A SU451093A1 (ru) 1973-04-24 1973-04-24 Множительно-делительное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1911052A SU451093A1 (ru) 1973-04-24 1973-04-24 Множительно-делительное устройство

Publications (1)

Publication Number Publication Date
SU451093A1 true SU451093A1 (ru) 1974-11-25

Family

ID=20550492

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1911052A SU451093A1 (ru) 1973-04-24 1973-04-24 Множительно-делительное устройство

Country Status (1)

Country Link
SU (1) SU451093A1 (ru)

Similar Documents

Publication Publication Date Title
SU451093A1 (ru) Множительно-делительное устройство
SU569025A1 (ru) Преобразователь посто нного напр жени (тока) в частоту следовани импульсов
SU494749A1 (ru) Импульсный инвертор аналогового сигнала
SU418973A1 (ru)
SU481929A1 (ru) Преобразователь угол-код
SU453793A1 (ru) ПРЕОБРАЗОВАТЕЛЬ НАПРЯЖЕНИЯ В ЧАСТОТУ СЛЕДОВАНИЯ ИМПУЛЬСОВ•:?:'•: Т пч
SU529463A1 (ru) Косинусный функциональный преобразователь
SU436439A1 (ru) Преобразователь напряжения в частоту следования импульсов
SU380244A1 (ru) Преобразователь параметров сложных электрических цепей в интервал времени
SU483747A1 (ru) Тиристорный преобразователь, инвариантный к внешним возмущени м
SU488221A1 (ru) Множительно-делительное устройство
SU790243A1 (ru) Гиперболический врем -импульсный преобразователь
SU434593A1 (ru) Следящий интегрирующий аналого-цифровойпреобразователь
SU432527A1 (ru) Множительно-делительное устройство
SU712958A1 (ru) Преобразователь временных интервалов
SU1361582A1 (ru) Множительно-делительное устройство
SU485555A1 (ru) Аналого-цифровой преобразователь амплитуды переменного напр жени
SU467364A1 (ru) Дифференцирующее устройство
SU665305A1 (ru) Устройство дл вычислени логарифма отношени двух напр жений
SU493905A1 (ru) Импульсный делитель тока
SU387384A1 (ru) ЬИЫШОТЕ'л
SU633141A1 (ru) Устройство дл формировани пилообразного напр жени
SU487423A1 (ru) Аналоговое запоминающее устройство
SU373871A1 (ru) ВСЕСОЮЗНА?? i
SU389624A1 (ru) Аналого-цифровой преобразователь