SU444203A1 - Multiplying-dividing device - Google Patents

Multiplying-dividing device

Info

Publication number
SU444203A1
SU444203A1 SU1909989A SU1909989A SU444203A1 SU 444203 A1 SU444203 A1 SU 444203A1 SU 1909989 A SU1909989 A SU 1909989A SU 1909989 A SU1909989 A SU 1909989A SU 444203 A1 SU444203 A1 SU 444203A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
comparator
output
voltage
multiplying
Prior art date
Application number
SU1909989A
Other languages
Russian (ru)
Inventor
Александр Сергеевич Соколов
Original Assignee
Предприятие П/Я А-1845
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1845 filed Critical Предприятие П/Я А-1845
Priority to SU1909989A priority Critical patent/SU444203A1/en
Application granted granted Critical
Publication of SU444203A1 publication Critical patent/SU444203A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

Изобретение относитс  к аналоговым вычислительным устройствам и может быть использовано в счетнорешавдих приборах и устройствах автоматического регулировани . Известны множительно-делительные устройства аналогичного назначе ни , содержащие компараторы, фильтр и триггер. Однако такие устройства характеризуготс  значительной динамической погрешностью, котора  сопутствует релейной системе регулировани  Релейность в известном устройстве определ етс  триггером. Цель изобретени  - повышение точности в работе устройства. Дл  этого уст ройство содержит фиксатор напр жени , входы которого соединены с выходами компараторов, а выход подключен ко входу фильтра, Это позволило создать четырехквадрантное множительно-делительное устройство с более высокой точность работы, оперирующее с величинами, представленными в виде напр жений переменного и посто нного токов. На чертеже приведена схема описываемого устройства. Вход I компаратора 2 соединен с источником 3 сигнала переменного тока. Вход 4 того же компаратора соединен с источником 5 сигнала посто нного тока. Выход компаратора 2 соединен с коммутирующим входом 6 фиксатора 7. Вход 8 компаратора 9 соединен с источником 10 сигнала переменного тока,- Сигнальный вход II фиксатора 7 подключен к выходу компаратора 9, Шход фиксатора 7 через фильтр 12 соединен с выходом 13 устройства, который подключен ко входу 14 компаратора 9, Устройство работает следующим образом. На вход I компаратора 2 с источника 3 сигнала поступает напр жение переменного тока, амплитуда Z которого равна делителю, т .е, 2-Sin cut . На вход 4 того же KoraiapaTopa с источника 5 сигнала поступает напр жение посто нного то ка, величина Х которого равна перво сомножителю. При равенстве напр жений на входе компаратора 2 на его ьшсоде по вл етс  импульс, частота по влени  которого равна частоте переменн го напр жени  w , а временной интервал ti ,отсчитываемый от некоторого момента времени до момента по влени  импульса на выходе компаратора 2, определ етс  соотношением Isin (. На вход 7 компаратора 9 с источника 10 сигнала поступает напр жение переменного тока, амплитуда Y которого равна второму сомножителю, т.е. Ystntvt. На вход 14 того же компаратора с выхода 13 устройства поступает выходное напр  жение посто нного тока, величина Поступаодее на вхо которого и II фиксатора 8 напр жение с выхода компаратора 9 мен ет свой знак в момент t2 который определ етс  , из соотношени  У sin oJt2 Us(,/x. Максимальные положительные иотрицательные уровни выходного напр жени  компаратора 9 должны быть больше расчетных максимальных значений выходного напр жени  устройства . Й1ксируемое на перепаде выходного напр жени  компаратора 9 некоторое значение напр жени  соответствует значению напр жени  на выходе устройства. При большой крутизне перепада выходного напр жени  компаратора 9, малой длительности импульса на выходе компаратора 2 и отрицательной обратной св зи с выхода 13 устройства на вход 14 компа-i ратора 9 моменты времени t/ и ±2 и, прин в t-, , посовпадают лучим: Zsirt aJio YSiTt 6Utp ;ОТкуда ч..« ПРВДМЕТ ИЗОБРЕТЕНИЯ Множительно-делительное устройство , содержащее два компаратора, два входа первого из которых и один вход второго соединены с источниками входных сигналов, и фильтр, выход которого соединен со вторым входом второго компаратора, ютличащеес  тем, что, с целью повышени  точности в работе, оно содержит фиксатор напр жени , входы которого соединены с выходами компараторов, а выход подключен ко входу фильтра.The invention relates to analog computing devices and can be used in computing devices and automatic control devices. Multiplier-dividing devices of similar purpose are known, containing comparators, a filter, and a trigger. However, such devices are characterized by a significant dynamic error that accompanies the relay control system. The relativity in a known device is determined by a trigger. The purpose of the invention is to improve the accuracy of the device. For this, the device contains a voltage latch, the inputs of which are connected to the outputs of the Comparators, and the output is connected to the filter input. This allowed us to create a four-quadrant multiplier-dividing device with higher accuracy of operation, operating with the values presented as alternating and constant voltages currents. The drawing shows a diagram of the described device. The input I of the comparator 2 is connected to the source 3 of the AC signal. The input 4 of the same comparator is connected to the source 5 of the DC signal. The output of the comparator 2 is connected to the switching input 6 of the latch 7. The input 8 of the comparator 9 is connected to the source 10 of the alternating current signal, - The signal input II of the latch 7 is connected to the output of the comparator 9, The latching foot 7 through the filter 12 is connected to the output 13 of the device, which is connected to input 14 of the comparator 9, the Device operates as follows. The input I of the comparator 2 from the source 3 of the signal receives the AC voltage, the amplitude Z of which is equal to the divider, i.e., 2-Sin cut. The input 4 of the same KoraiapaTopa from the source 5 of the signal receives the voltage of a constant current, the magnitude of which is equal to the primary factor. With equal voltages at the input of the comparator 2, an impulse appears at its end, the frequency of which is equal to the frequency of the alternating voltage w, and the time interval ti counted from a certain point in time until the appearance of the impulse at the output of the comparator 2 the ratio Isin (. The input 7 of the comparator 9 from the source 10 of the signal receives an alternating current voltage, the amplitude Y of which is equal to the second factor, i.e. Ystntvt. The input 14 of the same comparator from the output 13 of the device receives the output voltage t ka, the value of the input to the input of which and the II of the clamp 8, the voltage from the output of the comparator 9 changes its sign at the moment t2 which is determined from the relation Y sin oJt2 Us (, / x. The maximum positive and negative levels of the output voltage of the comparator 9 must be more than the calculated maximum values of the output voltage of the device. The differential voltage of the output voltage of the comparator 9 corresponds to the value of the voltage at the output of the device. With a large slope of the output voltage of the comparator 9, a small pulse duration at the output of the comparator 2 and negative feedback from the output 13 of the device to the input 14 of the computer-i rator 9 times t / and ± 2 and, taken in t-,, match let's get: Zsirt aJio YSiTt 6Utp; Departure h .. “THE INVENTION MAY BE MULTIPLE-DIVIDING DEVICE CONTAINING TWO COMPARATORS, two inputs of the first of which and one input of the second are connected to the input sources, and a filter whose output is connected to the second input of the second comparator the difference is that o, in order to increase accuracy in operation, it contains a voltage clamp, the inputs of which are connected to the comparators' outputs, and the output is connected to the input of the filter.

11eleven

99

1313

1Z1Z

SU1909989A 1973-04-16 1973-04-16 Multiplying-dividing device SU444203A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1909989A SU444203A1 (en) 1973-04-16 1973-04-16 Multiplying-dividing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1909989A SU444203A1 (en) 1973-04-16 1973-04-16 Multiplying-dividing device

Publications (1)

Publication Number Publication Date
SU444203A1 true SU444203A1 (en) 1974-09-25

Family

ID=20550181

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1909989A SU444203A1 (en) 1973-04-16 1973-04-16 Multiplying-dividing device

Country Status (1)

Country Link
SU (1) SU444203A1 (en)

Similar Documents

Publication Publication Date Title
JPS6115669B2 (en)
SU444203A1 (en) Multiplying-dividing device
GB987289A (en) Analogue to digital conversion system
KR830005771A (en) Analog digital potentiometer and digital voltmeter
SU632084A1 (en) Voltage-to-time interval converter
SU970418A1 (en) Angular displacement to shim-signal converter
SU495757A1 (en) Phase discriminator
SU781833A1 (en) Pulse-time dividing device
JPS57175964A (en) Frequency detector
SU481873A1 (en) Periodometer
SU433417A1 (en) SHUSHLY VOLTAETR
SU1522116A1 (en) Instrument transducer of power
SU801201A1 (en) Pulse-phase control device
SU148454A1 (en) Apparatus for generating electrical voltage
SU444325A1 (en) Converter unbalance resistive bridge in the time interval
SU148340A1 (en) Converter of continuous electrical quantities into a digital code
GB1100081A (en) Phase shift coding system
SU961121A1 (en) Pulse width amplifier
SU792238A1 (en) Stabilized converter
SU429365A1 (en) CONVERTER OF ACTING OR MEANING OF VOLTAGE AC VOLTAGE DC VOLTAGE OF CURRENT CURRENT
SU429506A1 (en) PULSE GENERATOR
SU1046930A2 (en) Integrating voltage-to-time-interval converter
SU819926A1 (en) Pulse-width converter control device
SU606208A1 (en) Harmonic quasifiltration arrangement to phase-to-code converter
SU569025A1 (en) Converter of direct current or voltage to pulse repetition rate