SU435492A1 - Устройство для анализа распределения импульсных сигналов по амплитуде - Google Patents
Устройство для анализа распределения импульсных сигналов по амплитудеInfo
- Publication number
- SU435492A1 SU435492A1 SU1672350A SU1672350A SU435492A1 SU 435492 A1 SU435492 A1 SU 435492A1 SU 1672350 A SU1672350 A SU 1672350A SU 1672350 A SU1672350 A SU 1672350A SU 435492 A1 SU435492 A1 SU 435492A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- pulses
- amplitude
- output
- pulse
- Prior art date
Links
Landscapes
- Pulse Circuits (AREA)
Description
Изобретение огнаситс к радиоизмерительной технике, может служить дл анализа распределени импульсоВ по аМПлитуде.
Известны устройства дл а}гализа .распределени им1нульсных сигналов но амнлитуде, содержащие нреобразо,ватель амллитуды входных импульсов В число импульсов, выполненный из последовательно соединенных линий задержки, выходы .которых подключены к делител .м -натар жени , св занным со входом компнратора с посто н.ным порогом сравнени , и селектор :Каналов регистрации, управл емый импульсами лреобразозател .
Недсстатхом таких усгройсгв жвл етс больша погрешность при большом динамическом диалазоне входных сигналов, обусло:влен;на из менением длительности 1ИМ1пульоов на входе ко-мларатора на уровне асрога сравнени лри прохождении их через ли ии задержки.
С целью уменьшени погрешности при большом динамическом диапазоне входных импульсов, в предлагаемО.м устройстве селеКтор каналов р-егистрации вылолне-н с использованием электронного ко.ммутатора, вход которого подключен к выходу .компаратора, управл юшего работой электродного коммутатора; другой вход электронного коммутатора , подключенный к соответствующему каналу .ции, в зависимости от амнлит ды
2
входного сигнала соединен с выходом последней линии задержки преобразовател .
На фиг. 1 изобр.ажена схема известиого а.мплитудного анализатора; на ф.иг. 2 - вре .менные диаграмМы, по сн юшие его работу; на фиг. 3 - функциОЛальна схема предлагаемого устройства.
Чтобы лучше пон ть суш,ность изобретени ,, рассмотрим работу анализатора, показанного на фиг. 1.
Анализируемый входной и.мпульс U подаетс на вход последовательно соединенных линнй задержки 1-4 с одинаковым временем задержки тз, а также на вход смесител 5. PI МП у лысы с выходов линий задержки 1-4 через усилители напр жени 6-8 также поступают на вход слмесител . С его выхода импульсы U) подаютс на компаратор (сравнивающее устройство) 9 с лосто нны.м уровнем сравнени L/c,,. Выходные и.мпульсы компаратора поступают на схему антисовпадени У(7 иепосредственно и через линию задержки // с тем же временем задержки тз, причем недодержас-гпые импульсы U вл ютс задерживающими ПО отношению к задержан-ным импульсам /7.1. В результате на выходе схемы антисовпадени 10 остаетс последний импульс f/5. Этот импульс, поступающий на схемы совпадени 12-15, вл етс стробирующи .м дл импульсов с выходов линий задержки 1-4. Та.ким образом, имлуль-с .поступает лишь в 01ДИН из каналов регистрации 16-19, св занный с выходом той схемы совпадени , дл которой -стробируюгпий им-пульс У-, совпадает во времени с импульсом -с выхода одной из лиНИЙ задержки. Напр жени Ui- Ue «а фиг. 2 соответствуют обозначенным на фуНКциональной схеме, локазакной на фиг. 1. Из временной диаграм-мы (фиг. 2) видно, что в случае различи по длительности иэдпульсоБ t/3 и U4 на .выходе схемы антисовпадени 10 по вл ютс нар ду с основныл U:, ложные стробйрующие сигналы.
При малом динамическом диапазоне входных сигналов длительность сигналов измен етс незначительно. Ложные импульсы можно отфильтро-вать. При большо м динамическом диапазоне входных сигналов импульс Ui, лрохо|д через р д последовательно соединенных линий задержки 1-4, искажаетс . При небольшом количестве каналов регистрации коэффициент делени напр жени з делител х 6-8 отказываетс значительным (пор дка 2-5). В результате этого на уровне порога сравнени импульсы, соответствующие на -входе 1комларатора 9 данному входному сигналу, мен ют длительность: ка:ждый последуюп;ий о1казыБаетс короче лредшествующего . Неравенство импульсов сохран етс и на выходе компаратора.
Поскольку в схеме антисовпадени 10 каждый «последующий импульс вл етс запрещающим ДЛЯ предыдущего (а каждый предыдущий щире последующего), то на ее выходе Возникают, кроме основного стробврующего ИМпульса, несколько ЛОжных. Р1х длительность зависит от амплитуды входного сигнала L/. В некоторых случа х она превышает длительНОСть основного стробирующего импульса, поэтому отфильтрОвать их невозможно.
Предлагаемое устройство (фиг. 3) содержит преобразОватель входных импульсов, аналогичный описаииому (фиг. 1), и селектор каналоз регистрации. Выход «омпаратора 9 преобразовател амплитуды входных имнульсов в число импульсОв лод.ключен ко входу электоонного коммутатора 20. Последн лини задерж ки 4 преобразовател подключена ко входу формирующего устройства 21, с выхода котОрого сигнал подаетс на коммутатор неПОсредственно и через дополнительную Линию задержки 22 (врем задержки равно тз), благодар чему коммутатор возвращаетс в исходное Положение.
Незадержанные импульсы с выхода формирующего устройства 21 поступают на коммутатор 20 и далее на -вход соответствующего канала регистрации 23-26. Работа преобразовател амплитуды Сигнала в число имПульсов описана выще.
Импульсы с выхода комларатора 9 поступают на ВХОД электронного коммутатора 20. В зависимости от числа вход11ых 1имнульсов компагаатора, определ емого в свою очередь амплитудой входного Сигнала U, коммутатор соедин ет С выходом формирующего устройства 21 соответствующий канал регистрации 23-26. Формирующее устройство управл етс импульсом с линии задержки 4.
Импульсы формирующего устройства поступают в один из каналов регистрации 23-26. После записи импульса в соответствующий канал регистрации электронный кОМмутатор 20 возвращаетс в исходное положение импульсом формирующего устройства 21, задержанным линией задержки 22. В предлагаемом устройстве работа протекает последовательно - подготовка с помощью электронного коммутатора 20 цепи дл прохождени импульса с выхода |форм1ирующего устройства 21 в соответствующий канал регистрации, запись этого импульса и возврат схемы в исходное положение. Така функциональна схема устройства дл анализа распределени импульсных сигналов по амплитуде позвол ет отказатьс от блоков совпадени и антиСО Впадени импульсов. Таким Образом, существенное искажение формы И-мпульса (расширение) при большОМ динамическом диапазоне входных сигналов, не увеличивает поГрещности анализа распределени импульсов.
Предмет изобретени
Устройство дл анализа распределени Импульсных СИГнашо1в по амплитуде, содержащее преобразователь амплитуды входных импульсов в число Импульсов, выполненный из последовательно соединенных линий задержки , выходы которы.х подключены к делител м напр жени , выходы которых соединены со входом ко мпаратора, имеющего посто нный порог сравнени , и селектор каналоВ регистрации , управл емый импульсами преобразовател , отличающийс тем, что, с целью уменьшени погрешности при 1большом динамическом диапазоне входных импульсов, выход компаратора подключен ко входу электронного коммутатора, другой вход которого подключен к соответствующему регистрации, в зависимости от амплитуды входного сигнала; и к ВЫХОДУ последней линии задержки преОбразовател .|
и
,.„„™.1
Н .
/1 L
;л,
ПГ
ю
.„. I . ,
«««t.-,,-.p-.™«Ji™™ «-j. I . I h ,1
75
LJ±J
л
23 г 25 26
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1672350A SU435492A1 (ru) | 1971-06-25 | 1971-06-25 | Устройство для анализа распределения импульсных сигналов по амплитуде |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1672350A SU435492A1 (ru) | 1971-06-25 | 1971-06-25 | Устройство для анализа распределения импульсных сигналов по амплитуде |
Publications (1)
Publication Number | Publication Date |
---|---|
SU435492A1 true SU435492A1 (ru) | 1974-07-05 |
Family
ID=20479993
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1672350A SU435492A1 (ru) | 1971-06-25 | 1971-06-25 | Устройство для анализа распределения импульсных сигналов по амплитуде |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU435492A1 (ru) |
-
1971
- 1971-06-25 SU SU1672350A patent/SU435492A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SE454640B (sv) | Anordning for att driva en mikroprocessor synkront med en videosignal | |
US3072855A (en) | Interference removal device with revertive and progressive gating means for setting desired signal pattern | |
US3479495A (en) | Signal correlation system using delta modulation | |
SU435492A1 (ru) | Устройство для анализа распределения импульсных сигналов по амплитуде | |
US3651416A (en) | Digital parallax discriminator system | |
US3340363A (en) | Signal amplitude sequenced time division multiplex communication system | |
US3333187A (en) | Pulse duration measuring device using series connected pulse width classifier stages | |
SU1104436A1 (ru) | Измеритель дифференциальной фазы | |
GB778289A (en) | Improvements in or relating to apparatus for automatic counting | |
US3177352A (en) | Data reduction systems | |
SU148119A1 (ru) | Способ многоканального амплитудного анализа | |
US3725796A (en) | Process for the measurement of the distortion in transmission systems which transmit data in parallel bit coded form | |
US3370234A (en) | Apparatus for producing a replica of repetitive waveforms having undesired voltages superimposed thereon | |
SU1043666A2 (ru) | Устройство дл ранжировани по частости кодов выборки | |
SU401925A1 (ru) | УСТРОЙСТВО дл ПЕРЕКЛЮЧЕНИЯ ДИАПАЗОНОВ РАЗВЕРТКИ | |
US3731075A (en) | Automatic rate tracker | |
SU1631750A1 (ru) | Устройство дл измерени координат центра п тна | |
SU1200300A1 (ru) | Устройство дл контрол стационарности случайного процесса | |
SU411451A1 (ru) | ||
SU1015493A1 (ru) | Многоканальный селектор | |
SU1191919A1 (ru) | Устройство дл статического анализа случайных чисел | |
SU599268A1 (ru) | Измеритель пиковых значений импульсов случайных последовательностей | |
SU1075270A1 (ru) | Статистический анализатор | |
US2957075A (en) | Pulse checking circuits | |
SU932485A1 (ru) | Устройство дл выделени максимального числа,заданного импульсной последовательностью |