SU425312A1 - WAITING GENERATOR - Google Patents

WAITING GENERATOR

Info

Publication number
SU425312A1
SU425312A1 SU1754470A SU1754470A SU425312A1 SU 425312 A1 SU425312 A1 SU 425312A1 SU 1754470 A SU1754470 A SU 1754470A SU 1754470 A SU1754470 A SU 1754470A SU 425312 A1 SU425312 A1 SU 425312A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
generator
amplifier
differential amplifier
duration
Prior art date
Application number
SU1754470A
Other languages
Russian (ru)
Original Assignee
Р. В. Заугольный
Научно исследовательский институт управл ющих вычислительных машин
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Р. В. Заугольный, Научно исследовательский институт управл ющих вычислительных машин filed Critical Р. В. Заугольный
Priority to SU1754470A priority Critical patent/SU425312A1/en
Application granted granted Critical
Publication of SU425312A1 publication Critical patent/SU425312A1/en

Links

Landscapes

  • Amplifiers (AREA)

Description

1one

Изобретение относитс  к импульсной технике и предназначено дл  формировани  временных интервалов в широком диапазоне длительностей при организации внутренней работы ЭВМ.The invention relates to a pulse technique and is intended to form time intervals in a wide range of durations when organizing the internal operation of a computer.

Известен ждущий генератор, содержащий переключающий элемент, дифференциальный усилитель, врем задающую / С-цепь, резистивный делитель напр жени , причем выход дифференциального усилител  через согласующий усилитель соединен с одним из входов переключающего элемента.A waiting generator is known comprising a switching element, a differential amplifier, a master / C-circuit time, a resistive voltage divider, and the output of the differential amplifier is connected to one of the inputs of the switching element through a matching amplifier.

Однако известный генератор имеет недостаточную стабильность длительности выходного импульса при изменении напр жени  питани , недостаточную температурную стабильность и высокое потребление .мощности.However, the known generator has an insufficient stability of the duration of the output pulse when the supply voltage changes, an insufficient temperature stability and a high power consumption.

Целью изобретени   вл етс  повышение стабильности длительности выходного импульса при изменении напр жени  питани , температурной стабильности и снижение потребл емой мощности.The aim of the invention is to increase the stability of the duration of the output pulse when the supply voltage changes, the temperature stability and the decrease in power consumption.

Дл  этого в ждущем генераторе выход переключающего элемента соединен с общей точкой параллельно соединенных врем задающей / С-цепи, резистивного делител  и дифференциального усилител .For this, in the standby generator, the output of the switching element is connected to the common point of the parallel-connected master / C-circuit, resistive divider and differential amplifier.

На чертеже приведена принципиальна  электрическа  схема генератора.The drawing shows the electrical circuit of the generator.

Ждущий генератор содержит сдвоенный логический элемент 1 (2И-2ИЛИ-НЕ), дифференциальный усилитель 2, врем задающую С-цепь, собранную на резисторе 3 (с сопротивлением / 3) и конденсаторе 4, опорный делитель на резисторах 5, 6 (с сопротивлением R 5, R 6) и согласующий усилитель на транзисторах 7 н 8.The standby generator contains a dual logic element 1 (2I-2ILI-NOT), a differential amplifier 2, a time setting C-circuit assembled on a resistor 3 (with resistance / 3) and a capacitor 4, a reference divider on resistors 5, 6 (with resistance R 5, R 6) and a matching amplifier on transistors 7 and 8.

Генератор работает следующим образом. В исходном состо нии на входах логичеСКОРО элемента 1 установлены логические «нули , а на выходе - логическа  «единица.The generator works as follows. In the initial state, logical "zeros" are set at the inputs of the logical SPEED of element 1, and logical "one" is set at the output.

Усилитель 2 обесточен, конденсатор 4 разр жен , транзисторы 7, 8 закрыты.The amplifier 2 is de-energized, the capacitor 4 is discharged, the transistors 7, 8 are closed.

При подаче на вход логического элемента 1 «единицы на его выходе устанавливаетс  «нуль н правое плечо усилител  2 начинает проводить.When a logic element 1 is fed to the input of the unit, at its output a zero is placed on the right shoulder of amplifier 2 begins to conduct.

Усилитель на транзисторах 7, 8 срабатывает , и обратна  св зь по «ИЛИ замыкаетс .Amplifier transistors 7, 8 are triggered, and the feedback is closed or closed.

Конденсатор 4 зар жаетс  до напр жени , равного опорному уровню, задаваемому делителем на резисторах 5, 6.The capacitor 4 is charged to a voltage equal to the reference level specified by the divider across the resistors 5, 6.

При достижении опорного уровн  происходит переключение плеч дифференциального усилител  2, транзисторы 7, 8 закрываютс  и на выходе логического элемента 1 устанавливаетс  исходна  «единица.When the reference level is reached, the shoulders of the differential amplifier 2 are switched, the transistors 7, 8 are closed and the initial unit is set at the output of logic element 1.

Таким образом на выходе логического элемента 1 формируетс  отрицательный импульс.Thus, a negative pulse is generated at the output of logic element 1.

длительность которого определ етс  времен зар да конденсатора 4 до напр жени , раного опорному.the duration of which is determined by the charge time of the capacitor 4 to a voltage wound to the reference.

и Е(),and E (),

где и с - напр жение на конденсаторе 4, Е - напр жение источника питани , t - врем ,where and c is the voltage across the capacitor 4, E is the voltage of the power source, t is the time,

и - длительность выходного импульса - посто нна  времени,and - the duration of the output impulse is constant time,

При / 4At / 4

R6R6

и Еand E

R5+K6 R5 + K6

R6R6

-.5 + -.5 +

-,R6 R5 -, R6 R5

е и 1 -e and 1 -

R5 +R6 R5 + R6 Й5R5 + R6 R5 + R6 Y5

4 tin4 tin

R5 + R6R5 + R6

Таким образом, длительность выходного импульса не зависит от напр жени  питани  и определ етс  посто нной времени т.Thus, the duration of the output pulse does not depend on the supply voltage and is determined by the constant time t.

Предмет изобретени Subject invention

Ждущий генератор, содержащий переключающий элемент, дифференциальный усилитель, врем задающую С-цепь, резистивный делитель напр жени , причем выход дифференциального усилител  через согласующий усилитель соединен с одним из входов переключающего элемента, отличающийс  тем, что, с целью повышени  стабильности длительности выходного импульса при изменении напр жени  питани , температурной стабильности и снижени  потребл емой мощности, в нем выход переключающего элемента соединен с общей точкой параллельно соединенных врем задающей jRC-цепи, резистивного делител  и дифференциального усилител .A standby generator containing a switching element, a differential amplifier, a time setting C-circuit, a resistive voltage divider, and the output of the differential amplifier is connected to one of the inputs of the switching element through a matching amplifier, in order to increase the stability of the output pulse duration supply voltage, temperature stability and reduction of power consumption, in it the output of the switching element is connected to a common point in parallel connected time I ask jRC circuit, resistive divider and differential amplifier.

SU1754470A 1972-03-23 1972-03-23 WAITING GENERATOR SU425312A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1754470A SU425312A1 (en) 1972-03-23 1972-03-23 WAITING GENERATOR

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1754470A SU425312A1 (en) 1972-03-23 1972-03-23 WAITING GENERATOR

Publications (1)

Publication Number Publication Date
SU425312A1 true SU425312A1 (en) 1974-04-25

Family

ID=20505085

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1754470A SU425312A1 (en) 1972-03-23 1972-03-23 WAITING GENERATOR

Country Status (1)

Country Link
SU (1) SU425312A1 (en)

Similar Documents

Publication Publication Date Title
US3532993A (en) Variable period,plural input,set-reset one shot circuit
SU425312A1 (en) WAITING GENERATOR
US2827568A (en) Transistor multivibrator
US3453453A (en) One-shot circuit with short retrigger time
GB1213091A (en) Load responsive power control circuits
US3582687A (en) Monostable and astable multivibrator apparatus including differential amplifier, rc network and switch means for initiating and terminating output pulses
US4030010A (en) Time delay control circuit
SU936391A1 (en) Square-wave generator
SU426308A1 (en) MULTI VIBRATOR
SU1564712A1 (en) Multivibrator
US2839686A (en) Transistor circuit
SU974555A1 (en) Driven multivibrator
SU430449A1 (en) PHOTO RELAX
US3634671A (en) Analog computing apparatus for performing square rooting, multiplication and logarithmic calculation
SU923008A1 (en) Square-wave generator
SU569009A1 (en) Generator of low frequency pulses
SU421110A1 (en) GENERATOR RECTANGULAR PULSES
SU531255A1 (en) Pulse generator
US3370180A (en) Decimal storage apparatus employing transistor monostable multivibrator
SU866707A1 (en) Pulse generator
SU1095261A1 (en) Time-setting device
SU370711A1 (en) PULSE GENERATOR
SU437195A1 (en) Square pulse generator
SU458087A1 (en) Multivibrator
SU414712A1 (en)