SU416855A1 - - Google Patents

Info

Publication number
SU416855A1
SU416855A1 SU1801063A SU1801063A SU416855A1 SU 416855 A1 SU416855 A1 SU 416855A1 SU 1801063 A SU1801063 A SU 1801063A SU 1801063 A SU1801063 A SU 1801063A SU 416855 A1 SU416855 A1 SU 416855A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
signal
circuit
time
pulse
Prior art date
Application number
SU1801063A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1801063A priority Critical patent/SU416855A1/ru
Application granted granted Critical
Publication of SU416855A1 publication Critical patent/SU416855A1/ru

Links

Landscapes

  • Dc-Dc Converters (AREA)

Description

1
Изобретение отиоситс  к электромеханике, в частности к электронным импульсным переключател м .
Если длительность управл ющих импульсов преобразовател  частоты меньше максимального времени -восстановлени  свойств используемых элементов, то через эти силовые элементы воаникают (короткие замыкани  источника посто нного тока.
Известно устройство, в .котором управл ющий сигнал нормируетс  по длительности двум  схемами запрета, управл емыми тактовыми импульсами, которые формируютс  отдельным блоком.
Известное устройство имеет сложную схему и недостаточную .надежность.
Целью изобретени   вл етс  упрощение устройства и повышение его .надежности.
Дл  этого блок, задающий врем  нормировани , выполнен на одновибраторах, при этоМ входы одновибраторов соединены с выходами соответствующих схем за.П1рета, а выход каждого одновибратора подключен к соответствующему входу дополнительного триггера и ко входу управлени  противоположной схемы запрета.
Изобретение по снено чертежами.
На фиг. 1 приведена блок-схема устройства; на фиг. 2 - временные диаграм.мы.
Устройство дл  нормировани  сигнала с широтно-импульсноп модул цией содержит задающий каскад 1, схемы запрета 2, 3, одновибраторы 4, 5, триггер 6.
На фиг. 2, а - исходный сигнал с щиротноимпульсной модул цией (ШИЛ1), вырабатываемый каскадом 1, б, в - выходные сигналы схем запрета 2. 3, г, д - выходные импульсы одновибраторов 4, 5, е - нормированный ШИМ сигнал на выходе триггера 6.
Устройство работает следующим образом (см. фиг. 2).
Момент /о принимаем за исходный, считаем, что к этому моменту закончились предыдущие переходные процессы. В момент исходный сигнал а измен ет свою пол рность и, соответственно, на выходе схемы запрета по вл етс  сигнал б, который запускает одновибратор 4, выходной импульс которого г опрокидывает триггер 6 и блокирует схему запрета 3.
В момент /2 исходный сигнал а вновь становитс  отрицательным, но так как схе.ма 3 блокирована, то на выходо ее сигнал по вл етс  только после сн ти  блокировки, т. е. в мо.мент /3.
С момента / процессы в схеме будут ироходить в таком же пор дке, как и с момента ti. Но так как д.чггельность исходного сигнала а ty-/7 больше длительности выходного сигнала в ts-te, то входной импульс проходит через схему без изменений.
Отрицательный входной илшульс проходит через схему 3, запускает одновибратор 5, выходнГым импульсом с которого блокируетс  схема 2 до момента ig.
Так о.существл етс  ограничение по минимуму длительности положительных и отрицательных входных импульсов ШИМ сигнала а до величины т гвосст. макс, где t поест, макс - врем  восстановлени  свойств используемых элементов, t - интервал нормировани.ч.
Импульсы исходного сигнала, ло длительности превышаюидие интервал нормировани 
Т(5-i), передаютс  устройством без изменени .
Предмет и з о )б р е т е н и  
Устройство дл  нормировани  сигнала с широтно-импульсной модул цией, содержащее задающий каскад, схемы запрета и блок, задающий врем  нормировани , отличающийс  тем, что, с целью упрощени  устройства и повышени  его надежности, в нем блок, задающий врем  нормировани , выполнен на одновибраторах, нри этом входы одновнбраторов соединены с выходами соответствующих схем запрета, а выход каждого одмовибратора подключен к соответствующему входу дополнительного триггера и ко входу унравлени  нротивоположной схе.мы запрета.
5 6
k
t5 ,U
tj.tt
tf , tf
К
К
t« , tio
tl.t.
SU1801063A 1972-06-21 1972-06-21 SU416855A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1801063A SU416855A1 (ru) 1972-06-21 1972-06-21

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1801063A SU416855A1 (ru) 1972-06-21 1972-06-21

Publications (1)

Publication Number Publication Date
SU416855A1 true SU416855A1 (ru) 1974-02-25

Family

ID=20519088

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1801063A SU416855A1 (ru) 1972-06-21 1972-06-21

Country Status (1)

Country Link
SU (1) SU416855A1 (ru)

Similar Documents

Publication Publication Date Title
SU416855A1 (ru)
SU873400A1 (ru) Устройство дл нормировани сигнала с широтно-импульсной модул цией
SU664288A1 (ru) Формирователь пр моугольных импульсов
SU980256A1 (ru) Одновибратор
SU600614A1 (ru) Однотактный регистр сдвига
SU493003A1 (ru) Мультивибратор
SU1644371A2 (ru) Цифровой широтно-импульсный модул тор
SU792521A1 (ru) Устройство токоограничени дл электропривода с импульсным транзисторным преобразователем
SU445107A1 (ru) Мостовой транзисторный инвертор
SU533906A1 (ru) Нуль-оран
SU390661A1 (ru) Электронное устройство для расширения временных интервалов
SU372675A1 (ru) Генератор импульсов
SU661742A2 (ru) Формирователь импульсов
SU409361A1 (ru) Временной селектор
SU1478316A1 (ru) Цифровой широтно-импульсный модул тор
SU997248A1 (ru) Реле времени
SU1653141A1 (ru) Преобразователь сигнала
SU1248063A1 (ru) Счетчик импульсов с числом состо ни 2 @ -1
SU400015A1 (ru) Формирователь одиночных импульсов
SU413548A1 (ru)
SU930643A1 (ru) Широтно-импульсный модул тор
SU951676A1 (ru) Устройство задержки
SU362474A1 (ru) Устройство управления коммутатором
SU514413A1 (ru) Устройство дл управлени автономным инвертором
SU599345A1 (ru) Импульсный модул тор