SU445107A1 - Мостовой транзисторный инвертор - Google Patents

Мостовой транзисторный инвертор

Info

Publication number
SU445107A1
SU445107A1 SU1829888A SU1829888A SU445107A1 SU 445107 A1 SU445107 A1 SU 445107A1 SU 1829888 A SU1829888 A SU 1829888A SU 1829888 A SU1829888 A SU 1829888A SU 445107 A1 SU445107 A1 SU 445107A1
Authority
SU
USSR - Soviet Union
Prior art keywords
pulse
control
transistor
output
input
Prior art date
Application number
SU1829888A
Other languages
English (en)
Inventor
Анатолий Юрьевич Дворниченко
Ирина Ивановна Лозиева
Original Assignee
Предприятие П/Я В-8117
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8117 filed Critical Предприятие П/Я В-8117
Priority to SU1829888A priority Critical patent/SU445107A1/ru
Application granted granted Critical
Publication of SU445107A1 publication Critical patent/SU445107A1/ru

Links

Landscapes

  • Inverter Devices (AREA)

Description

1
Изобретение относитс  к области преобразовательной техиики и может найти примеиеиие в автоматике, электроприводах, блоках электропитани  и других установках, где используютс  мостовые ключевые усилители с широтио-импульсной модул цией.
Известные мостовые транзисторные инверторы либо содержат трансформаторные св зи между силовым и управл ющим каскадом, что снижает их частотный диапазон, либо при резистивных междукаскадных св з х не защищены от действи  сквозных токов ири коммутации силовых транзисторов.
Цель изобретеии  - устранить сквозные токи в силовых транзисторах мостового инвертора с резистивными межкаскадными св з ми .
Эта цель достигаетс  включением между генератором управл ющих импульсов и выходным каскадом формирователей импульсов, схем совпадени  и суммировани  импульсов по длительности, которые обеспечивают задержку на переходном фронте импульса, открывающего силовой транзистор каждого плеча .
На фиг. 1 показана функциональна  схема предлагаемого мостового инвертора; на фиг. 2 - временные диаграммы его работы.
Мостовой инвертор содержит генератор импульсов управлени  1, силовые 2-5 и управл ющие 6-9 транзисторы, а также устройство защиты силовых транзисторов мостового инвертора от сквозных токов, состо щее пз дифференцирующих цепочек 10-13, формпрователей ил-шульсов 14-17, схем совпадени  18, 19 и схем суммировани  импульсов по длительности 20, 21.
В св зи с идентичностью работы левого и правого плеча мостового инвертора рассматриваетс  работа только левого плеча инвертора .
Ко входу управл ющего транзистора 6 подключен выход схемы совпадени  18, один вход которой через формирователь 14 и дифференцирующую цепочку 10 соединен с первым выходом генератора 1, в эту же точку подключен второй вход схемы совпадени  18.
Вход управл ющего транзистора 7 подключен к выходу схемы 20, один вход которой через формирователь импульсов 15 и дифференцирующую цепочку 11 подсоединен к упом нутому выходу генератора 1, куда подсоединен также второй вход схемы суммзфовани  20. Мостовой инвертор работает следуюп им образом .
При включении источника питани  и отсутствии входного сигнала (фиг. 2) сигналы управлени  f/ynp. I и Уупр. п также отсутствуют (равны 0), поэтому управл ющие трапзисторы 6, 7 заперты. При этом силовой транзистор
2 заперт, а нагрузка Znarp через открытый силовой транзистор 3 соединена с корпусом.
При поступлепии входного сигнала по вл ютс  сигналы, представл ющие собой модулированные по длительности имиульсы управЛеНИЯ t/ynp. 1 упр.
При положительном перепаде сигнала управлени  t/ynp. I на выходе дифференцирующей цепочки 10 возникает положительный импульс , который запускает формирователь импульсов 14.
До прихода дифференцирующего импульса на формирователе импульсов 14 имеетс  положительное напр жение.
Поступающий дифференцирующий импульс вызывает срабатывание формировател  и снимаемый с его выхода отрицательный импульс на один вход схемы совпадени  18. Па другой вход схемы совпадени  поступает сигнал управлени  Ujnp.iТак как схема 18 представл ет собой схему совпадени  положительных импульсов, то на ее выходе по вл етс  импульс, положение переднего фронта которого совпадает с задним фронтом импульса формировател  импульсов 14, а положение заднего фрота совпадает с задним фронтом импульса сигнала управлени  t/ynp. I.
Положительным импульсом с выхода схемы совпадени  18 отпираетс  управл ющий транзистор 6 и силовой транзистор 2.
В момент окончани  положительного импульса f/ynp. I на дифференцирующей цепочке 11 возникает импульс, который запускает формирователь 15.
Сформированиый на нем положительный имиульс подаетс  на схему суммировани  20, на другой вход которой подан положительный сигнал f/ynp.
С выхода схемы 20 снимаетс  положительный импульс, положепие передиего фронта которого совпадает с передним фронтом имиульса t/ynp. I, а положение заднего фронта совпадает с задним фронтом импульса формировател  15.
Uynp.I
Полученный на выходе схемы суммировани  длительностей импульс вызывает отпирание управл ющего транзистора 7 и запирание силового транзистора 3.
Таким образом, как видно из рассмотрени  работы схемы (фиг. 2) при поступлении сигнала t/yiip. I, отпирание силового транзистора 2 происходит только после запирапи  силового транзистора 3 с задержкой ть а отпирание силового транзистора 3 происходит только после запирани  транзистора 2 с задержкой Га.
Необходима  величина задержки устанавливаетс  выбором длительности импульса формировател  14 (дл  п) и формировател 
15 (дл  Т2).
Таким образом, в инверторе полностью исключаетс  возможность одновременного пахождени  силовых транзисторов в открытом состо нии и существует возможность регулировки необходимого времени задержки между запиранием одного транзистора и отпиранием другого.
Предмет изобретени 
Мостовой транзисторный инвертор, содержащий в каждом плече силовой транзистор и св занный с ним резистивно управл ющий транзистор, св занный также с генератором импульсов управлени , отличающийс  тем, что, с целью расширени  частотного диапазона и повышени  надежности работы, выходы генератора импульсов управлени  соединены с входами управл ющих транзисторов соответствующих верхних плеч мостового инвертора через дифференцирующую цепочку, формирователь импульсов и схему совпадени ; с входами управл ющих транзисторов соответствующих нижних плеч мостового инвертора через другую дифференцирующую цепочку , другой формирователь импульсов и схему суммировани  импульсов по длительности; а также непосредственно с вторыми входами указанных схем совпадени  н схем суммировани  импульсов по длительности.
Фиг. 2
SU1829888A 1972-09-21 1972-09-21 Мостовой транзисторный инвертор SU445107A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1829888A SU445107A1 (ru) 1972-09-21 1972-09-21 Мостовой транзисторный инвертор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1829888A SU445107A1 (ru) 1972-09-21 1972-09-21 Мостовой транзисторный инвертор

Publications (1)

Publication Number Publication Date
SU445107A1 true SU445107A1 (ru) 1974-09-30

Family

ID=20527431

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1829888A SU445107A1 (ru) 1972-09-21 1972-09-21 Мостовой транзисторный инвертор

Country Status (1)

Country Link
SU (1) SU445107A1 (ru)

Similar Documents

Publication Publication Date Title
SU445107A1 (ru) Мостовой транзисторный инвертор
GB1010609A (en) Pulse generators
SU1275710A1 (ru) Трехфазный тиристорный инвертор
SU834795A1 (ru) Реле времени
US3634748A (en) Static inverter circuits
SU1248510A1 (ru) Вентильный блок
SU650193A1 (ru) Электропривод посто нного тока
GB1155871A (en) Comparator Circuit
SU721907A1 (ru) Формирователь импульсов
SU1129596A1 (ru) Стабилизированный преобразователь посто нного напр жени в посто нное
SU718909A1 (ru) Импульсно-фазовый дискриминатор
SU410532A1 (ru)
SU762142A1 (ru) Генератор серий импульсов
SU416855A1 (ru)
JPS6016961Y2 (ja) パルス幅信号出力装置
SU913557A1 (ru) Устройство для управления однофазным автономным мостовым инвертором 1
SU959977A1 (ru) Устройство защиты от коротких замыканий
SU1309302A1 (ru) Управл емый формирователь импульсов
SU642817A1 (ru) Устройство дл контрол чередовани фаз трехфазной сети
SU888334A1 (ru) Устройство дл управлени транзисторным инвертором
SU1653144A1 (ru) Формирователь импульсов
SU725209A1 (ru) Формирователь импульсов
SU1444931A2 (ru) Генератор импульсов
SU1265983A1 (ru) Селектор импульсов по частоте следовани
SU900395A1 (ru) Статический преобразователь с блоком импульсного перевозбуждени дл питани гистерезисного электродвигател