SU411622A1 - - Google Patents

Info

Publication number
SU411622A1
SU411622A1 SU1708271A SU1708271A SU411622A1 SU 411622 A1 SU411622 A1 SU 411622A1 SU 1708271 A SU1708271 A SU 1708271A SU 1708271 A SU1708271 A SU 1708271A SU 411622 A1 SU411622 A1 SU 411622A1
Authority
SU
USSR - Soviet Union
Prior art keywords
frequency
input
pulse
output
integrator
Prior art date
Application number
SU1708271A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1708271A priority Critical patent/SU411622A1/ru
Application granted granted Critical
Publication of SU411622A1 publication Critical patent/SU411622A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

1
Изобретение относитс  к области цифровой измерительной техники.
Известен дискретный фильтр, служащий дл  сглаживани  пачечных частотно-имнульсных сигналов, содержащий последовательно включенные схему вычитани , реверсивный счетчик, преобразователь «код-напр жение, ключ, управл ющий вход которого подключен ко входу схемы вычитани  через последовательно соединенные схему выделени  первого импульса пачки и формирователь пр моугольных импульсов, интегратор и управл емый генератор, выход которого соединен со вторым входом схемы вычитани .
Недостатком известного устройства  вл етс  значительный объем оборудовани  и сложность, схемы.
С целью упрощени  схемы в предлагаемом фильтре выход формировател  пр моугольных импульсов через линию задержки подключен к нулевым установочным входам разр дов реверсивного счетчика, дополнительные выходы которого соединены с управл ющим входом преобразовател  «код-напр жение через знаковый триггер.
На фиг. 1 дана схема предлагаемого дискретного фильтра; на фиг. 2 - временные диаграммы , по сн ющие принцип его работы.
Дискретный фильтр содержит схему 1 вычитани , реверсивный счетчик 2, знаковый
триггер 3, схему 4 выделени  первого импульса пачки, преобразователь 5 «код-напр жение , формирователь 6 пр моугольных импульсов , ключ 7, линию задержки 8, интегратор 9 и управл емый генератор 10.
Дискретный фильтр работает следующим образом.
В исходном состо нии в реверсивном счетчике 2 записан код, равный интегралу разности входной частоты fx и частоты обратной св зи .FZ за период следовани  входных пачек. Знаковый триггер 3 находитс  в состо нии, соответствующем знаку разности частот f и F,.
При поступлении на вход дискретного фильтра пачек импульсов частоты fx ее первый импульс, выделенный схемой 4, запускает формирователь 6 пр моугольных импульсов , вырабатывающий импульс отрицательной
пол рности длительностью не более двух минимальных интервалов следовани  импульсов в пачке (фиг. 2, а, д).
Импульс, поступа  на управл ющий вход ключа 7, замыкает его. Напр жение, пропорциональное коду реверсивного счетчика 2, за врем  действи  отрицательного импульса с формировател  6 интегрируетс  интегратором 9 (фиг. 2, е). Пол рность входного напр жени  интегратора определ етс  состо нием
знакового триггера 3.
Скорость зар да емкости интегратора 9 пропорциональна величине напр жени  на выходе ключа 7. Зар д на емкости интегратора сохран етс  посто нным до прихода первого импульса следующей пачки. По окончаНИИ зар да емкости импульс формировател  6 через линию задержки 8 обнул ет код реверсивного счетчика и устанавливает знаковый триггер 3 в состо ние, соответствующее положительной разности частот fx и FZ.
Частоты поступают на вход вычитающего элемента 1, который, вычита  импульсы сигнала FZ из пачечной последовательности fx, предотвращает поступление на вход реверсивного счетчика 2 совпадающих во времени импульсов , что предохран ет реверсивный счетчик от сбоев (фиг. 2, а, б, в, ж). Разность частот /X и FZ интегрируетс  реверсивным счетчиком в течение интервала времени между первыми импульсами двух входных пачек.
Если разность частот к моменту поступлени  импульса следующей пачки оказываетс  положительной, т. е. среднее значение сигнала /х больше среднего значени  частоты FZ, на выходе преобразовател  5 «код-напр жение присутствует напр жение положительной пол рности, которое в момент замыкани  ключа 7 зар жает емкость интегратора 9, увеличивает тем самым значение частоты F на выходе управл емого генератора 10. Положительна  пол рность выходного напр жени  преобразовател  5 обеспечиваетс  соответствующим состо нием знакового триггера 3.
Если среднее значение частоты fx оказываетс  меньще среднего значени  частоты F, то импульсы сигнала FZ обнул ют содержимое реверсивного счетчика 2 до прихода первого импульса следующей пачки. С выхода преобразовател  5 снимаетс  напр жение отрицательной пол рности, которое разр жает емкость интегратора 9, уменьша  тем самым значение частоты T-,.
При равенстве среднего значени  частоты fx частоте F код реверсивного счетчика 2 в момент съема напр жени  с преобразовател  5 имеет нулевое значение, и частота f на выходе управл емого генератора 10 остаетс  посто нной, равной среднему значению сигнала пачечного характера fx.
Таким образом, на выходе дискретного фильтра в установившемс  режиме возникает равномерна  частота, значение которой равно среднему значению входного сигнала.
Емкость реверсивного счетчика определ етс  только максимальным числом импульсов во входной пачке.
Диапазон изменени  входной частоты дискретного фильтра определ етс  возможным диапазоном выходной частоты управл емого генератора 10.
Точность работы дискретного фильтра определ етс  только степенью самопроизвольного разр да емкости интегратора 9 за врем  между соседними пачками входного сигнала.
Предмет изобретени 
Дискретный фильтр, содержащий последовательно включенные схему вычитани , реверсивный счетчик, преобразователь «код-напр жение , ключ, управл ющий вход которого подключен ко входу схемы вычитани  через последовательно соединенные схему выделени  первого импульса пачки и формирователь пр моугольных импульсов, интегратор и управл емый генератор, выход которого соединен со вторым входом схемы вычитани , отличающийс  тем, что, с целью упрощени  схемы, выход формировател  пр моугольных импульсов через линию задержки подключен к нулевым установочным входам разр дов реверсивного счетчика, дополнительные выходы которого соединены с управл ющим входом преобразовател  «код - напр жение через знаковый триггер.
SU1708271A 1971-10-25 1971-10-25 SU411622A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1708271A SU411622A1 (ru) 1971-10-25 1971-10-25

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1708271A SU411622A1 (ru) 1971-10-25 1971-10-25

Publications (1)

Publication Number Publication Date
SU411622A1 true SU411622A1 (ru) 1974-01-15

Family

ID=20491156

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1708271A SU411622A1 (ru) 1971-10-25 1971-10-25

Country Status (1)

Country Link
SU (1) SU411622A1 (ru)

Similar Documents

Publication Publication Date Title
GB1213634A (en) Improvements in digital voltmeters
SU411622A1 (ru)
GB1128407A (en) Improvements in gating the input to an integrator
SU469460A1 (ru) Устройство дл измерени длительности словесной реакции
SU440677A1 (ru) Аналого-цифровой квадратор амплитуды одиночных импульсов
SU446842A1 (ru) Устройство дл формировани измерительного интервала дл цифровых частотомеров
SU381076A1 (ru) УСТРОЙСТВО дл ФОРМИРОВАНИЯ ИЛ\ПУЛЬСОВ
SU982016A1 (ru) Устройство дл определени приращений напр жени
SU892412A1 (ru) Цифровой измеритель длительности пачки импульсов
SU574726A1 (ru) Устройство дл возведени в дробную степень широтно-импульсных сигналов
SU1091090A1 (ru) Фазометр
SU805344A1 (ru) Врем -импульсное множительноеуСТРОйСТВО
SU508917A1 (ru) Врем -амплитудный преобразователь
SU1112373A1 (ru) Устройство дл логарифмировани отношени сигналов
SU381168A1 (ru) Устройство регулируемой задержки
SU432525A1 (ru) Время-импульсное множительное устройство
SU1205050A1 (ru) Устройство дл измерени абсолютного отклонени частоты
SU437078A1 (ru) Цифровое устройство дл определени дисперсии
SU634488A1 (ru) Устройство дл выделени серии импульсов
SU365026A1 (ru) Преобразователь интервалов времени между двумя
SU521647A1 (ru) Устройство тактовой синхронизации
SU533906A1 (ru) Нуль-оран
SU382987A1 (ru) Устройство для генерирования сигналов квантования
SU410403A1 (ru)
SU790173A1 (ru) Устройство дл суммировани длительностей импульсов