SU409393A1 - DIFFERENTIAL SYSTEM - Google Patents

DIFFERENTIAL SYSTEM

Info

Publication number
SU409393A1
SU409393A1 SU1763280A SU1763280A SU409393A1 SU 409393 A1 SU409393 A1 SU 409393A1 SU 1763280 A SU1763280 A SU 1763280A SU 1763280 A SU1763280 A SU 1763280A SU 409393 A1 SU409393 A1 SU 409393A1
Authority
SU
USSR - Soviet Union
Prior art keywords
amplifier
circuit
output
adder
emitter
Prior art date
Application number
SU1763280A
Other languages
Russian (ru)
Inventor
С. Федоров В.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1763280A priority Critical patent/SU409393A1/en
Application granted granted Critical
Publication of SU409393A1 publication Critical patent/SU409393A1/en

Links

Landscapes

  • Amplifiers (AREA)

Description

1one

Изобретение может быть исиользовано в апнаратуре нередачи данных и анпаратуре дальней св зи.The invention may be used in a data breach and a long-distance communications equipment.

Известны дифференциальные системы, содержащие линейный трансформатор, выход которого соединен со входом эмиттерного повторител , усилитель и сумматор. Недостатком известных дифференциальных систем  вл етс  наличие искажений вследствие прерывистого прохождени  сигналов через устройство (помехи коммутации).Known differential systems containing a linear transformer, the output of which is connected to the input of the emitter follower, amplifier and adder. A disadvantage of the known differential systems is the presence of distortions due to the intermittent passage of signals through the device (switching interference).

Цель изобретени  - уменынение помех коммутации и фильтрации помех.The purpose of the invention is the reduction of commutation noise and interference filtering.

Достигаетс  поставленна  цель тем, что однн из противодиодных выходов усилител  подключен ко входу линейного трансформатора , а второй, противофазный, выход усилител  подключен ко входу другого эмиттерного повторител , при этом выходы первого и второго эмиттерпого повторител  соответственно подключепы ко входам сумматора.The goal is achieved by the fact that one of the antidiode outputs of the amplifier is connected to the input of a linear transformer, and the second, anti-phase, output of the amplifier is connected to the input of another emitter follower, while the outputs of the first and second emitter repeater are connected to the inputs of the adder, respectively.

На фиг. J изображена блок-схема системы; на фиг. 2 - принципиальна  ее схема.FIG. J depicts a block diagram of the system; in fig. 2 - the principle of its scheme.

Система содержит цепь / передаваемого сигнала, усилитель 2 с противофазными выходами , линейный трансформатор 3, выход в линию св зи 4, цепь 5 передаваемого и принимаемого сигнала, эмиттервый повторитель 6 с высокоомным входным сопротивлением, цепь 7 противофазного передаваемого сигнала , эмиттерный повторитель 8 с входным сопротивлением , равным выходному сопротивлению усилител  2, сумматор 9, цепь 10 принимаемого сигнала.The system contains a circuit / transmitted signal, an amplifier 2 with anti-phase outputs, a linear transformer 3, an output to a communication line 4, a chain 5 of a transmitted and received signal, an emitter repeater 6 with high-impedance input resistance, an anti-phase transmitted signal 7, emitter follower 8 with an input resistance equal to the output impedance of the amplifier 2, the adder 9, the chain 10 of the received signal.

Передаваемый сигнал поступает по цепи } через усилитель 2 на лииейный трансформатор 3 и далее в линию св зи 4. Одновременно этот же сигнал по цени 5 поступает на эмиттерный повторитель 6. С другого выхода усилител  2 сигнал но цепи 7 поступает на эмитTcpiibu повторитель 8. Сигналы в цепи 5 и 7 сдвинуты но фазе на 180°. В сумматоре 9 сигпалы с выходов эмиттерных повторителей взаимно уничтожаютс , и в цепи 10 сигнал, поступающ гй на схему по цепи /, отсутствует . Сигнал, поступаюнций на схему по цепи 4, через эмиттерный повторитель б и сумматор 9 поступает беспреп тственно на выход схемы по цепи 10.The transmitted signal goes through the circuit} through the amplifier 2 to the linear transformer 3 and further to the communication line 4. At the same time, the same signal, at a value of 5, goes to the emitter follower 6. From the other output of the amplifier 2, the signal 7 to the emitter Tcpiibu repeater 8. Signals in chains 5 and 7 are shifted by 180 ° but in phase. In the adder 9, the sigpals from the outputs of the emitter repeaters are mutually canceled, and in the circuit 10 there is no signal arriving at the circuit along the circuit /. The signal arriving at the circuit in circuit 4, through the emitter follower b and adder 9 goes unhindered to the output circuit in circuit 10.

Предмет изобретени Subject invention

Дифференциальна  система, содержаа1а  линейный трансформатор, выход которого подключен ко входу первого эмиттерного повторител , усилитель и сумматор, отличающа с  тем, что, с целью уменьшенн  помех коммутации и фильтраци : помех, один из выходов усилител  подключен ко входу линейного трансформатора, а второй выход усилител  3 подключен ко входу второго эмиттерного повторител , при этом выходы первого и вто4 рого эмиттерных повторителей соответственно подключены ко входам сумматора.A differential system containing a linear transformer, the output of which is connected to the input of the first emitter follower, an amplifier and an adder, characterized in that, in order to reduce switching and filtering noise: interference, one of the outputs of the amplifier is connected to the input of the linear transformer, and the second amplifier output 3 is connected to the input of the second emitter follower, while the outputs of the first and second emitter followers are respectively connected to the inputs of the adder.

fpua.ifpua.i

SU1763280A 1972-03-27 1972-03-27 DIFFERENTIAL SYSTEM SU409393A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1763280A SU409393A1 (en) 1972-03-27 1972-03-27 DIFFERENTIAL SYSTEM

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1763280A SU409393A1 (en) 1972-03-27 1972-03-27 DIFFERENTIAL SYSTEM

Related Child Applications (1)

Application Number Title Priority Date Filing Date
SU4899431 Addition RU1808755C (en) 1991-01-03 1991-01-03 Running gear of track-laying vehicle

Publications (1)

Publication Number Publication Date
SU409393A1 true SU409393A1 (en) 1973-11-30

Family

ID=20507730

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1763280A SU409393A1 (en) 1972-03-27 1972-03-27 DIFFERENTIAL SYSTEM

Country Status (1)

Country Link
SU (1) SU409393A1 (en)

Similar Documents

Publication Publication Date Title
KR900001135B1 (en) Subscriber line interface circuit
SE7600666L (en) FIELD DETECTING DATA TRANSFER SYSTEM
GB1497288A (en) Telecommunication system
ES404359A1 (en) Amplifier circuit for transmission lines
US2970276A (en) Noise reduction systems
GB656023A (en) Improvements in time division multiplex communication systems
SU409393A1 (en) DIFFERENTIAL SYSTEM
GB1124743A (en) Digital processing of fsk and psk signals
US3144615A (en) Parametric amplifier system
US3346697A (en) Time division hybrid with bilateral gain
GB521139A (en) Improvements in or relating to electric signalling systems
GB1515510A (en) Transmission networks for telephone system
SE438067B (en) VIEW TO TRANSMIT BINERY SIGNALS OVER A PROMOTING TRADNET, SPECIFICALLY THE ELECTRICAL SUPPLY NETWORK
US2258275A (en) Repeatered transmission system
SU907819A1 (en) Differential device for matching two-wire channel with four-wire one
US1858307A (en) Means for compensating for nonlinear distortion in transmission circuits
SU886284A1 (en) Device for transmitting double bipulse signals
SU633155A1 (en) Digital information receiver
SU540400A1 (en) Device for transmitting discrete information
SU902294A1 (en) Device for shaping quasiternary sequence
SU1089606A1 (en) Device for receiving and transmitting information
SU414585A1 (en)
SU444338A1 (en) Pulse selector in asynchronous address system for transmitting digital information
SU499678A2 (en) Incoherent Frequency Receiver
RU1774506C (en) Method of transmission of pulse signals over communication line with intermediate points