SU399998A1 - PULSE DISCRIMINATOR - Google Patents
PULSE DISCRIMINATORInfo
- Publication number
- SU399998A1 SU399998A1 SU1670556A SU1670556A SU399998A1 SU 399998 A1 SU399998 A1 SU 399998A1 SU 1670556 A SU1670556 A SU 1670556A SU 1670556 A SU1670556 A SU 1670556A SU 399998 A1 SU399998 A1 SU 399998A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- signal
- output
- inputs
- outputs
- circuits
- Prior art date
Links
Landscapes
- Radar Systems Or Details Thereof (AREA)
Description
Изобретение относитс к радиоэлектронике и может быть использовано в схемах слежени за частотой допплеровского сигнала в радионавигационных станци х и системах. Известные частотные дискриминаторы, вырабатывающие сигналы рассогласовани между двум сравниваемыми частотами, характеризуютс динамическим запаздывани на выработку сигнала и значительными флюктуационными ошибками. Предлагаемое устройство не имеет этих недостатков и отличаетс от известных тем, что в нем попарно объединенные одни входы схем «И подключены к выходам формирователей пр моугольного напр жени каждого канала непосредственно, а другие попарно объединенные входы схем «И соединены с выходами формирователей через дифференцирующие элементы. На чертеже представлена схема предлагаемого устройства с восемью каскадами совпадени , формирующими по четыре импульса на один период растройки частоты Дсо. Устройство работает следующим образом. При по влении сигналов на входах преобразователей частоты 1 и 2 на их выходах по вл ютс сигналы, которые вследствие фазы опорного сигнала в фазовращателе 3 на - , также будут сдвинуты по отнощепню один к 30 5 10 15 20 25 другому на - . Фильтры низкой частоты настроены так, что сигналов суммарной частоты u)o+Wc они не пропуст т и поэтому на их выходах сигналы могут быть записаны /CiSinAo)/ - дл сигнала на выходе 4; /С2СозАсог; - дл сигнала на выходе 5, где К и /(2 - некоторые величины, пропорциональные амплитудам L/B.-C и t/o, а Дсо (0с-«оКаскады 6 и 7 формировани пр моугольного нанр жени имеют на своих выходах пр моугольные противофазные сигналы. Сигнал «1 с выхода каскада 6 в качестве управл ющего поступает на каскады совпадени 8 и 9, а сигнал «О с выхода этого же каскада подаетс на схемы совпадени 10 и 11. Сигнал «О с выхода каскада 7 после дифференцировани конденсатором 12 подаетс на импульсные входы схем совпадени 8 и 10, а сигнал «1 этого же каскада после дифференцировани конденсатором 13 поступает на импульсные входы схем совпадени 9 и 11. Аналогично сигнал «1 с выхода каскада 7 в качестве управл ющего подаетс на схемы совпадени 14 и 15, сигнал «О этого же каскада поступает на схемы совпадепи 16 и 17. Сигнал «1 с выхода каскада б после дифференцировани конденсатором 18 подаетс на импульсные входы схем совпадени 15 и 17, а сигнал «О этого же каскада после дифференцировани конденсатором 19 поступает па импульсные входы 14 и 16.The invention relates to electronics and can be used in schemes for tracking the Doppler signal frequency in radio navigation stations and systems. Known frequency discriminators, which generate error signals between the two compared frequencies, are characterized by dynamic delays in signal generation and significant fluctuation errors. The proposed device does not have these disadvantages and differs from the known ones in that it combines in pairs the single inputs of the circuits And is connected to the outputs of the rectangular voltage formers of each channel directly, and the other pairwise combined inputs of the circuits And are connected to the outputs of the formers via differentiating elements. The drawing shows the scheme of the proposed device with eight cascades of coincidence, which form four pulses for one period of the frequency tuning of Do. The device works as follows. When signals appear at the inputs of frequency converters 1 and 2, signals appear at their outputs, which, due to the phase of the reference signal in phase shifter 3, will also be shifted in relation to one to 30 5 10 15 20 25 by another to -. The low-pass filters are configured so that the cumulative frequency signals u) o + Wc do not pass them and therefore at their outputs the signals can be recorded (CiSinAo) / - for the signal at output 4; / C2CozAsog; - for the signal at output 5, where K and / (2 are some values proportional to the amplitudes L / B.-C and t / o, and Dso (0c- оOX of the cascades 6 and 7 of the formation of a rectangular pattern have mountable antiphase signals. The signal "1 from the output of the cascade 6 as a control is fed to the matching stages 8 and 9, and the signal" O from the output of the same stage is fed to the matching circuits 10 and 11. 12 is applied to the pulse inputs of the matching circuits 8 and 10, and the signal "1 of the same stage after differential The capacitor 13 is supplied to the pulse inputs of the matching circuits 9 and 11. Similarly, the signal "1 from the output of the cascade 7 as a control is fed to the matching circuits 14 and 15, the signal" About the same cascade goes to the coincidence circuits 16 and 17. The signal "1 from the output of stage b, after differentiation, the capacitor 18 is applied to the pulse inputs of the matching circuits 15 and 17, and the signal "On the same stage after differentiation by the capacitor 19 enters the pulse inputs 14 and 16.
Выходы схем совпадени 8, 11, 14 и 17 объединены и подключены к одному входу выходного устройства 20 (триггера), с другим входом которого соединены объединенные выходы схем совпадени 9, 10, 15 и 16. Пол рность сигнала на выходе выходного устройства 20 проиндуцирует знак рассогласовани частот.The outputs of the matching circuits 8, 11, 14, and 17 are combined and connected to one input of the output device 20 (trigger), the combined outputs of the matching circuits 9, 10, 15 and 16 are connected to the other input of the output signal of the output device 20. frequency mismatch.
Предмет изобретени Subject invention
Импульсный дискриминатор, содержащий два канала, каждый из которых содержит последовательно соединенные нреобразователь, фильтр низкой частоты и формирователь пр моугольного напр жени , например триггер, причем опорный вход преобразовател одного из каналов подключен к опорному входу дискриминатора через фазовращатель, и схемы «И, выходы которых попарно объединены и подключены к соответствующим входам выходного устройства, отличающийс тем, что, с целью уменьшени динамического запаздывани на выработку сигнала и уменьшени A pulse discriminator containing two channels, each of which contains a converter connected in series, a low-pass filter and a rectangular voltage driver, for example, a trigger, the reference input of the converter of one of the channels connected to the reference input of the discriminator through a phase shifter, and the circuits And, the outputs of which pairwise combined and connected to the corresponding inputs of the output device, characterized in that, in order to reduce the dynamic delay in the generation of the signal and reduce
флюктуационных ошибок, попарно объединенные одни входы схем «И подключены к вывыходам формирователей каждого канала непосредственно , а другие попарно объединенные входы схем «И соединены с выходамиfluctuation errors, one input of the “And connected to output pins of the drivers of each channel directly in pairs, while the other pair of combined inputs of the“ And connected to output
формирователей через дифференцирующие элементы.shapers through differentiating elements.
8,.eight,.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1670556A SU399998A1 (en) | 1971-06-28 | 1971-06-28 | PULSE DISCRIMINATOR |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1670556A SU399998A1 (en) | 1971-06-28 | 1971-06-28 | PULSE DISCRIMINATOR |
Publications (2)
Publication Number | Publication Date |
---|---|
SU39999A1 SU39999A1 (en) | 1934-11-30 |
SU399998A1 true SU399998A1 (en) | 1973-10-03 |
Family
ID=20479428
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1670556A SU399998A1 (en) | 1971-06-28 | 1971-06-28 | PULSE DISCRIMINATOR |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU399998A1 (en) |
-
1971
- 1971-06-28 SU SU1670556A patent/SU399998A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3883817A (en) | Digital phase-locked loop | |
GB1325219A (en) | Variable frequency oscillator systems | |
US3629709A (en) | Electronic frequency converter | |
US3634772A (en) | Digital band-pass detector | |
SU399998A1 (en) | PULSE DISCRIMINATOR | |
US3621405A (en) | Sinusoidal converter | |
SU1290249A1 (en) | Digital dynamic servo system | |
SU1241499A1 (en) | Multichannel radio reception device | |
SU995278A1 (en) | Controllable phase shifter | |
SU415605A1 (en) | ||
SU1255956A1 (en) | Digital phase shifter | |
GB1260976A (en) | A receiver for the reception of pulses modulated on a carrier wave | |
SU1712895A1 (en) | Device for checking shift of phases of two signals | |
SU1167750A1 (en) | Servo filter for pseudorandom signal | |
SU362465A1 (en) | DIGITAL DEVICE FOR PLAYING PHASE SHEETS | |
SU1041950A1 (en) | Phase calibrator | |
SU490132A1 (en) | Dual channel generator of random signals | |
SU1099385A1 (en) | Delayed pulse oscillator | |
SU902251A1 (en) | Pulse-time converter of the ratio of values | |
SU945981A1 (en) | Pulse converter | |
SU1401556A1 (en) | Phase increment discriminator | |
SU446846A1 (en) | Phase meter | |
SU801286A1 (en) | Device for monitoring time delay | |
SU437239A1 (en) | Clock Synchronization Analyzer | |
SU1001497A1 (en) | Frequency detector |