SU399007A1 - Многоуровневое запоминающее устройство - Google Patents
Многоуровневое запоминающее устройствоInfo
- Publication number
- SU399007A1 SU399007A1 SU1627692A SU1627692A SU399007A1 SU 399007 A1 SU399007 A1 SU 399007A1 SU 1627692 A SU1627692 A SU 1627692A SU 1627692 A SU1627692 A SU 1627692A SU 399007 A1 SU399007 A1 SU 399007A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- bit
- storage device
- elements
- multilevel storage
- delay
- Prior art date
Links
Landscapes
- Read Only Memory (AREA)
Description
1
Г1зобретенне относнтс к вычнслите.и.ноГ технике и может быть использовано дл храпени информапии в системах управлени . оиознавапп образов и в специализироваиных вычислительных машинах с адаптивпоп нереработкой пнформацип.
Известны многоуровневые запоминающие устройства, содержан.ие запо.мпнаюпдпе элементы с песколькими усто1 1чпвымп еосто пп ми , чпсловые и разр дпые шпиы, соедпиепные с разр дными ключами, п блоки задержки и формироваии ; спи характеризуютс мало устойчивостью дпскретпых уровней, малыми р,ыходпымп сигиаламп, малой надежностью, а также плохой устойчивостью к внешним воздействи м и нзменени л условий эксилуатапнн .
Целью изобретени вл етс расширение области нрименеин п повышение надежности мпогоуровиевого запоминающего устройства в работе. Это достигаетс тем, что опо содержит в каждом разр де п запом1и-1аюии1х элементов каждого числа и декодируюигую схему, соединенную с разр дпо шиной, котора последовательно прошита через все заиомннаю1пие элементы данного разр да каждого числа, а кажда числова шина через блоки задержки и формировани соединена со всемн запо.мннаюгпимн элементами каждого разр да даииого чис.та.
На чертеже дана блок-схема предложенного устройства и iipinuiTbi следуюи ие обозначепп : запоминающие э.че.менты - /, числовые шины - 2, блоки задержки и формироваии - 3, разр дные шпны - 4, разр дные ключи - 5, декодирующие схемы - 6; в каждом разр де каждого числа устройство содержит три двоичных элемента /, выполненных, например, на цилиндрических тонких магнитных пленках.
(1
Предложенное устройство работает с.педуюnuiM образо.м. По кодовым адресным шинам выбираетс необходимое число и по его число150Й шине 2 иодаетс импульс тока, который, проход через блоки задержки и формировани 3, ио вл етс на последующем запоминаюи|е М элементе 1, прщюдлежащем тому же разр ду, через определенный времеппой интервал . В моменты ирохождени числового импульса тока через элементы 7 по разр дным
(1 щипам 4 подаютс импульсы тока, пол рность которых зависит от записываемой информации . Эти импульсы последовательно записывают соответствующую информацию в элементы 1, ир1П1адлежащие выбранному числу. После окопчапп цикла записи в запоминающие э.тементы каждого разр да, принадлежащие выбранному числу, записываетс информащг . соответствуюп1а поданной 1п«}}0рмации н; разр дные ключи 5 в моменты прохождени
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1627692A SU399007A1 (ru) | 1971-02-15 | 1971-02-15 | Многоуровневое запоминающее устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1627692A SU399007A1 (ru) | 1971-02-15 | 1971-02-15 | Многоуровневое запоминающее устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
SU399007A1 true SU399007A1 (ru) | 1973-09-27 |
Family
ID=20467345
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1627692A SU399007A1 (ru) | 1971-02-15 | 1971-02-15 | Многоуровневое запоминающее устройство |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU399007A1 (ru) |
-
1971
- 1971-02-15 SU SU1627692A patent/SU399007A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3737879A (en) | Self-refreshing memory | |
SE8101174L (sv) | Minnesanordning | |
GB1469731A (en) | Computer peripheral control | |
US4027283A (en) | Resynchronizable bubble memory | |
FR2084903A5 (ru) | ||
SU399007A1 (ru) | Многоуровневое запоминающее устройство | |
US4918650A (en) | Memory control interface apparatus | |
US3191163A (en) | Magnetic memory noise reduction system | |
US3573750A (en) | High-speed memory system | |
JPS6051188B2 (ja) | 磁気バブルメモリの駆動法 | |
GB1132284A (en) | Memory for a coherent pulse doppler radar | |
US3136979A (en) | Checking device for record processing machines | |
US4053738A (en) | Programmable data envelope detector | |
JPS55136753A (en) | Compressed data recovery system | |
US3350693A (en) | Multiple section transfer system | |
GB1408818A (en) | Magnetic recording verification | |
US3346847A (en) | Magnetic memory system | |
SU399008A1 (ru) | Способ обращения к магнитному запоминающему | |
GB856166A (en) | Digital computers | |
SU600739A1 (ru) | Счетное устройство,сохран ющее информацию при перерывах питани | |
SU663113A1 (ru) | Двоичный счетчик | |
SU1016834A1 (ru) | Запоминающее устройство | |
SU329578A1 (ru) | Магнитное запоминающее устройство | |
SU410558A1 (ru) | ||
SU515155A1 (ru) | Устройство дл обмена информацией между регистрами |