SU391729A1 - УСТРОЙСТВО дл ФОРМИРОВАНИЯ ИМПУЛЬСОВ РАЗНОСТНОЙ ЧАСТОТЫ - Google Patents

УСТРОЙСТВО дл ФОРМИРОВАНИЯ ИМПУЛЬСОВ РАЗНОСТНОЙ ЧАСТОТЫ

Info

Publication number
SU391729A1
SU391729A1 SU1699298A SU1699298A SU391729A1 SU 391729 A1 SU391729 A1 SU 391729A1 SU 1699298 A SU1699298 A SU 1699298A SU 1699298 A SU1699298 A SU 1699298A SU 391729 A1 SU391729 A1 SU 391729A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
trigger
circuit
output
pulses
Prior art date
Application number
SU1699298A
Other languages
English (en)
Inventor
И. И. Трофимов Э. О. Волъфовский
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1699298A priority Critical patent/SU391729A1/ru
Application granted granted Critical
Publication of SU391729A1 publication Critical patent/SU391729A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

Изобретение относитс  к автоматике и вычислительной технике и может найти применение в цифровых устройствах различного назначени , например, в электронных цифровых вычислительных машинах, цифровых измерительных приборах, цифровых преобразовател х .
Известно устройство дл  формировани  импульсов разностной частоты, содержащее тригер, первый выход которого соединен с первым входом схемы «И, второй вход схемы «И подключен к первому входу триггера и к выходу линии задержки.
Цель изобретени  - расширение функциональных возможностей устройства.
Дл  этого в него дололнительно введены триггер, схема «И и формирователь имлульсов , вход которого соединен со вторым выходом триггера, выход формировател  имлульсов соединен с первым входом вновь введенного триггера, второй вход которого соединен с источником пм1пульсов низкой частоты, выход вновь введенного триггера через дополнительную схему «И соединен со вторым входоМ триггера, второй вход дополнительной схемы «И соединен со входом линии задержки и с источником импульсов высокой частоты .
На чертеже представлена функциональна  схема предлагаемого устройства.
Схема содержит триггер ), схему 2 «И, линию 3 задержки, триггер 4, схему 5 «И и формирователь 6. Выходом устройства  вл етс  выход 7 схемы 2 «И. Ко аходу 8 подключаетс  источник импульсов высокой частоты , ко входу 9 - источник импульсов низкой частоты. Первый вход триггера / соедидинен с первым входом схемы 2 «И, второй вход схемы 2 «И - с первым входом триггера / и с выходом линии 3 задержки.
Вход формировател  6 соединен со вторььм входом триггера 1, а выход - с первым входом триггера 4. Второй вход триггера 4 соединен со входом 9, к которому подключаетс 
источник импульсов низкой частоты. Выход триггера 4 через схему 5 «И соединен со вторьгм входом триггера /. Второй вход схемы 5 «И соединен со входом линии 3 задержки и входом 8, к которому подключаетс 
источник импульсов высокой частоты.
При отсутствии импульсов низкой частоты первый импульс высокой частоты, задержанный с помощью линии 3 задерл ки, устанавливает триггер / в состо ние «1. Схема 2
«И открываетс , и каждый следующий импульс высокой частоты проходит через схему 2 «И на выход устройства. С по влением импульса низкой частоты триггер 4 зстанавливаетс  в состо ние «1, и схема 5 «И открываетс . Очередной импульс высокой частоты проходит через схему 5 «И и устанавливает триггер 1 в состо ние «О. При этом на выходе формировател  6 импульсов формируетс  импульс, который устанавливает в состо ние «О и триггер 4. Вследствие того, что триггер 1 установлен в состо ние «О и схема 2 «И закрыта, импульс высокой частоты , задержанный линией 3 задержки, на выход устройства не проходит, а только устанавливает триггер 1 в состо ние «1. Если врем  задержки импульса высокой частоты относительно импульса низ1кой частоты оказываетс  меньше времени перехода схемы 5 «И в открытое состо ние, то на выходе схемы 5 «И сформируетс  сигнал, который может не установить в состо ние «О триггер /. В этом случае установка в состо ние «О этого триггера 1 происходит при поступлении следующего импульса высокой частоты.
Таким образом, предлагаемое- устройство позвол ет формировать импульсы разностной частоты при любом соотношении высокой и низкой частот.
Предмет изобретени 
Устройство дл  формировани  импульсов разностной частоты, содер:жаш;ее триггер, первый выход которого соединен с первым входом схемы «И, второй вход схемы «И под1ключен iK первому входу триггера и к выходу линии задержки, выход схемы «И  вл етс  выходом устройства, отличающеес 
тем, что, с целью расширени  функциональных возможностей, в него дополнительно введены триггер, схема «И и формирователь импульсов, вход которого соединен со вторым выходом триггера, выход формировател  импульсов соединен с первым входам вновь введенного триггера, второй вход которого соединен с источником ИМпульсов низкой частоты , выход вновь введенного триггера через дополнительную схему «И соединен со вторым входом триггера, второй вход дополнительный схемы «И соединен со входом линии задержки и с источником импульсов высокой частоты.
SU1699298A 1971-09-20 1971-09-20 УСТРОЙСТВО дл ФОРМИРОВАНИЯ ИМПУЛЬСОВ РАЗНОСТНОЙ ЧАСТОТЫ SU391729A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1699298A SU391729A1 (ru) 1971-09-20 1971-09-20 УСТРОЙСТВО дл ФОРМИРОВАНИЯ ИМПУЛЬСОВ РАЗНОСТНОЙ ЧАСТОТЫ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1699298A SU391729A1 (ru) 1971-09-20 1971-09-20 УСТРОЙСТВО дл ФОРМИРОВАНИЯ ИМПУЛЬСОВ РАЗНОСТНОЙ ЧАСТОТЫ

Publications (1)

Publication Number Publication Date
SU391729A1 true SU391729A1 (ru) 1973-07-25

Family

ID=20488542

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1699298A SU391729A1 (ru) 1971-09-20 1971-09-20 УСТРОЙСТВО дл ФОРМИРОВАНИЯ ИМПУЛЬСОВ РАЗНОСТНОЙ ЧАСТОТЫ

Country Status (1)

Country Link
SU (1) SU391729A1 (ru)

Similar Documents

Publication Publication Date Title
GB1143758A (ru)
GB1095944A (en) Improvements in and relating to devices for synchronizing pulses
GB1362210A (en) Electronic interference suppression device and method of operation thereof
CH537670A (de) Digitale Schaltungsanordnung zur Erzeugung eines in der Phase einem Eingangstaktsignal folgenden Ausgangstaktsignales
SU391729A1 (ru) УСТРОЙСТВО дл ФОРМИРОВАНИЯ ИМПУЛЬСОВ РАЗНОСТНОЙ ЧАСТОТЫ
US3448387A (en) Frequency doubler
GB1081753A (en) Improvements in or relating to electronic circuitry for producing and remembering an output voltage that represents the level of a signal on the input
GB1535231A (en) Oscillator circuit
US3575608A (en) Circuit for detecting a change in voltage level in either sense
GB1077659A (en) Radar spectrum analyzer
ES319506A1 (es) Dispositivo de subordinacion en fase de una señal suministrada por un reloj.
ES402247A1 (es) Perfeccionamientos en generadores de impulsos de fases mul-tiples sensibles a la frecuencia.
GB1196442A (en) Signal Processing Apparatus
SU374722A1 (ru) УСТРОЙСТВО дл ФОРА1ИРОВАНИЯ ИМПУЛЬСОВ ПРИ ДИСКРЕТНОМ ИЗМЕРЕНИИ ЧАСТОТЫ
US3487317A (en) System for isolating a single pulse from a series of pulses
GB1496397A (en) Phase detectors
SU484629A1 (ru) Генератор одиночных импульсов
SU148249A1 (ru) Импульсный преобразователь
SU828407A1 (ru) Устройство дл формировани импульсовРАзНОСТНОй чАСТОТы
SU372675A1 (ru) Генератор импульсов
SU436433A1 (ru) Генератор прямоугольных импульсов
JPS5218154A (en) Frequency addition circuit
SU362351A1 (ru) Счетный триггер
SU363990A1 (ru) Время-импульсный функциональный преобразователь
SU622198A1 (ru) Удвоитель частоты следовани импульсов