SU377871A1 - Коммутатор сигналов считывания для запоминающего устройства - Google Patents

Коммутатор сигналов считывания для запоминающего устройства

Info

Publication number
SU377871A1
SU377871A1 SU1622113A SU1622113A SU377871A1 SU 377871 A1 SU377871 A1 SU 377871A1 SU 1622113 A SU1622113 A SU 1622113A SU 1622113 A SU1622113 A SU 1622113A SU 377871 A1 SU377871 A1 SU 377871A1
Authority
SU
USSR - Soviet Union
Prior art keywords
windings
diodes
storage device
switching signal
signal switch
Prior art date
Application number
SU1622113A
Other languages
English (en)
Inventor
И. М. Рыбин Институт электронных управл ющих машин В. Шаповалов
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1622113A priority Critical patent/SU377871A1/ru
Application granted granted Critical
Publication of SU377871A1 publication Critical patent/SU377871A1/ru

Links

Landscapes

  • Electronic Switches (AREA)

Description

1
Изобретение относитс  к о.блас№ вЫчйС йительной техники.
Известны коммутаторы сигналов считывани  дл  запоминающего устройства, содержащие трансфор1маторы с входными и выходными обмотками, дифференциальный усилитель считывани  и диоды. Такие коммутаторы сложны.
В цел х упрощени  в предлагаемом коммутаторе каждый трансфо.рматор прошит дополнительной , зашунтированной диодом, управл ющей обмоткой и входными обмотками в соответствии с ортогональным кодом, а выходные обмотки трансформаторов подключены к дифференциальному усилителю.
На чертеже изображена принципиальна  схема коммутатора сигналов считывани .
Коммутатор содержит ферритовые сердечники /-8, выходные 9 и Ю, входные 11-17 и управл ющие 18-25 обмотки, диоды 26- 33, усилитель 34 и источники 35-4.1 сигналов .
Наклонными лини ми в местах пересечени  обмоток и сердечников показано направление намотки.
Коммутируемый сигнал положительной пол рности поступает на одну из входных обмоток ,, например, с источника 37. При этом Э.Д.С., индуцируемые на других о.бмотках матрицы, имеют направлени , обозначенные
2
на схеме знаками е+ и е-. Диоды 26, 29, ЗО и 33 открываютс . Вследствие малого сопротивлени  диодов суммарный магнитный поток и, следовательно, напр л ени  на всех обмотках сердечников 1, 4, 5 и 8 близки к нулю. Соотношение числа витков входных и управл ющих обмоток выбираетс  таким, что открытые диоды вывод тс  напр жени ми е+ в область малого пр мого сопротивлени . На выходных обмотках, т. е. на входе усилител , сумма э.д.с. равна 4е и 4е+, а на входных обмотках 11, 12, 14, 15, 16 и 17 сумма э.д.с. равна нулю.
При орицательной пол рности входного сигнала с источником 37 направлени  э.д.с. противоположны, открываютс  диоды 27, 28, 31 и 32 и суммарна  э.д.с. на выходных обмотках равна 4е и 4е--.
В случае необходимости рабоча  точка диодов может быть смещена подачей пр мого напр жени  на все диоды одновременно . Разброс характеристик диодов существенного значен1и  не имеет, так как коммутатор осуществл ет усреднение такого разброса тем успешнее, чем выше пор док используемого ортогонального кода.
Предмет изобретени 
Коммутатор сигналов считывани  дл  запоминающего устройства, содержащий транс3 форматоры с входными и выходными обмотками , дифференциальный усилитель считывани  и диоды, отличающийс  тем, что, с целью упрощени  коммутатора, каждый его трансформатор прошит дополнительной, за-5 4 шунтированной диодом, управл ющей Oi6MOTкой и входными обмотками в соответствии с ортогональным кодом, а выходные обмотки трансформаторов подключены к дифференциальному усилителю.
/ 2 3 if 5 6 7 8
SU1622113A 1971-02-17 1971-02-17 Коммутатор сигналов считывания для запоминающего устройства SU377871A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1622113A SU377871A1 (ru) 1971-02-17 1971-02-17 Коммутатор сигналов считывания для запоминающего устройства

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1622113A SU377871A1 (ru) 1971-02-17 1971-02-17 Коммутатор сигналов считывания для запоминающего устройства

Publications (1)

Publication Number Publication Date
SU377871A1 true SU377871A1 (ru) 1973-04-17

Family

ID=20466021

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1622113A SU377871A1 (ru) 1971-02-17 1971-02-17 Коммутатор сигналов считывания для запоминающего устройства

Country Status (1)

Country Link
SU (1) SU377871A1 (ru)

Similar Documents

Publication Publication Date Title
US2805409A (en) Magnetic core devices
ES398836A1 (es) Un sistema de transmision de senales.
US3027547A (en) Magnetic core circuits
GB788352A (en) Improvements in and relating to electric signal storage devices and apparatus
GB897092A (en) Magnetic core switching circuit
SU377871A1 (ru) Коммутатор сигналов считывания для запоминающего устройства
US2933563A (en) Signal translating circuit
US3044044A (en) Magnetic toggle
US3093819A (en) Magnetic translators
GB896967A (en) Improvements in or relating to magnetic storage and switching apparatus
US3165642A (en) Active element word driver using saturable core with five windings thereon
US3174137A (en) Electrical gating apparatus
GB849894A (en) Improvements in or relating to magnetic information storage arrangements
US3233112A (en) Preference circuit employing magnetic elements
US3045216A (en) Magnetic information storage devices
GB998948A (en) Content addressable memory
US3555257A (en) Transfluxor logic circuits for performing the exclusive or, half adder and full adder operations
SU364031A1 (ru) УСТРОЙСТВО дл КОНТРОЛЯ АДРЕСНЫХ токов
SU147368A1 (ru) Статический магнитный элемент пам ти
US3121171A (en) Switching devices
US3435436A (en) Drive circuit utilizing linear cores to control switching
US3253268A (en) Multi-aperture plate logic
SU647743A1 (ru) Посто нное запоминающее устройство трансформаторного типа
SU511581A1 (ru) Устройство дл ввода данных в управл ющую цифровую вычислительную машину от объектов
SU378952A1 (ru) Запоминающее устройство