SU374710A1 - Устройство формирования импульсов - Google Patents
Устройство формирования импульсовInfo
- Publication number
- SU374710A1 SU374710A1 SU1475507A SU1475507A SU374710A1 SU 374710 A1 SU374710 A1 SU 374710A1 SU 1475507 A SU1475507 A SU 1475507A SU 1475507 A SU1475507 A SU 1475507A SU 374710 A1 SU374710 A1 SU 374710A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- pulses
- trigger
- transformer
- Prior art date
Links
Landscapes
- Dc Digital Transmission (AREA)
Description
1
Изобретение относитс к области радиотехники и может быть использовано в устройствах дл формировани импульсов.
Известны устройства дл формировани импульсов, содержащие триггеры и логические элементы и имеющие гальваническую разв зку входной и выходной цепей.
Предлагаемое устройство отличаетс тем, что на его входе включены два электронных ключа с общим входом. Выходы ключей соединены через первичные обмотки выходного трансформатора со вторичной обмоткой импульсного трансформатора.
Это позвол ет расширить нижпий предел частоты входного сигналаНа чертеже изображена схема предлагаемого устройства.
Оно содержит электронные ключи па транзисторах 1 и 2, выходы которых через первичные обмотки выходного трансформатора 3 соединены со вторичной обмоткой 4 импульсного трансформатора, триггеры 5, 6 и 7, логические потенциальные элементы 8-// (элементы «И- НЕ).
Транзисторные ключи построены на транзисторах 7 и 2 разного тина проводимости. Коллекторное питание ключей осуществл етс с помощью обмотки 4 трансформатора импульсами тактовой частоты IT. Триггеры выполнены на потенциальных элементах «И-НЕ.
2
При поступлении отрицательной полуволны сигнала на вход устройства открываетс транзистор /, а транзистор 2 запираетс , в результате чего в коллекторной цепи транзистора 1
по вл ютс импульсы тока от тактового питани . На обмотках трансформатора 5 по вл ютс импульсы, в результате чего триггер 5 ставитс в «1, на выходе триггера по вл етс высокий потенциал, который подготавливает
элемент 8 и 11. В такте 2Т на выходе 12 элемента 8 по вл етс выходной сигнал.
В такте ЗТ выходной сигнал элемента 9 перебрасывает триггер 6, в результате чего на нулевой вход триггера 5 подаетс низкий потенциал . Триггер 5 устанавливаетс в нулевое состо ние и удерживаетс в этом положении до тех пор, пока триггер 6 не опрокинетс сигналом ЗТ по другому входу, а это может произойти только при по влении положительной
полуволны входного сигнала. Таким образом, при поступлении отрицательной полуволны входного сигнала на выходе 12 по вл етс один синхронизированньш с тактом 2Т выходной импульс. Теперь при поступлеппи положителЬной полуволны открываетс транзистор 2 и запираетс транзистор 1. Импульсы по вл ютс на обмотке 13 трансформатора, в результате чего в «Ь устанавливаетс триггер 7. Подготавливаютс элементы 10 и 11. В такте
2Т на выходе 14 элемента 11 по вл етс выходной импульс. Сигналом с элемента 10 триггер 6. перебрасываетс в противоположное состо ние, в результате чего триггер 7 возвращаетс в нулевое состо ние, а с триггера 5 снимаетс блокировка по нулевому входу. Таким образом, при положительной полуволне входного сигнала на выходе 14 также по вл етс один синхронизированный с тактом 2Т выходной импульс. Далее процесс повтор етс Дл обеспечени функционировани устройства , необходимо, чтобы тактова частота была больше частоты входных сигналов таким образом, чтобы на каждую полуволну входного сигнала об зательно попало не менее одного импулъса тактовой частоты IT.
Предмет изобретени
Устройство формировани импульсов, содержащее выходной и импульсный трансформаторы , при этом вторичные обмотки выходного трансформатора через триггер подключены к логическим потенциальным элементам, отличающеес тем, что, с целью расширени нижнего предела частоты входного сигнала, на входе устройства включены два электронных ключа с общим входом, а выходы ключей соединены через первичные обмотки выходного трансформатора со вторичной обмоткой импульсного трансформатора.
чгзад
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1475507A SU374710A1 (ru) | 1970-09-14 | 1970-09-14 | Устройство формирования импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1475507A SU374710A1 (ru) | 1970-09-14 | 1970-09-14 | Устройство формирования импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU374710A1 true SU374710A1 (ru) | 1973-03-20 |
Family
ID=20457301
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1475507A SU374710A1 (ru) | 1970-09-14 | 1970-09-14 | Устройство формирования импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU374710A1 (ru) |
-
1970
- 1970-09-14 SU SU1475507A patent/SU374710A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1514964A (en) | Logic level difference shifting circuit | |
US3668436A (en) | Circuit apparatus for supplying first and second trains of mutually exclusive clock pulses | |
SU374710A1 (ru) | Устройство формирования импульсов | |
US4420695A (en) | Synchronous priority circuit | |
GB692180A (en) | Pulse generator | |
US3386036A (en) | Delay line timing pulse generator | |
US3748498A (en) | Low voltage quasi static flip-flop | |
US3184612A (en) | Pulse-generating counter with successive stages comprising blocking oscillator and "and" gate forming closed and open loops | |
US3324313A (en) | Series connected scr's sequentially fired by consecutive pulses to provide single output pulse and remaining conductive until reset | |
GB1125271A (en) | Pulse generating system | |
US3235745A (en) | Circuit arrangement for producing an electrical signal of definite duration, especially for frequency dividers for electrical pulses | |
RU193855U1 (ru) | Двухканальный генератор-манипулятор прямоугольных импульсов | |
ES399374A1 (es) | Instalacion de lectura a distancia de las informaciones contenidas en puestos locales en cascada, especialme nte en la lectura de contadores. | |
US3117240A (en) | Transistor inverter amplifier employing capacitor diode combination to provide synchronous output from synchronoulsy applied input | |
GB924203A (en) | Improvements in memory elements | |
SU560325A1 (ru) | Генератор импульсов | |
GB1464842A (en) | Resettable toggle flip-flop | |
SU400038A1 (ru) | ДЕЛИТЕЛЬ ЧАСТОТЫ НА п^ | |
SU372675A1 (ru) | Генератор импульсов | |
SU459855A1 (ru) | Логическа дифференцирующа цепочка | |
GB1341156A (en) | Single-channel mis flip-flop circuit | |
SU120368A1 (ru) | Бесконтактный переключатель циклического действи | |
SU150185A1 (ru) | Управл емый феррит-транзисторный генератор пр моугольных импульсов | |
SU545073A1 (ru) | Устройство дл формировани импульсов разностной частоты | |
SU1444931A2 (ru) | Генератор импульсов |