SU364003A1 - UNITED - Google Patents
UNITEDInfo
- Publication number
- SU364003A1 SU364003A1 SU1400096A SU1400096A SU364003A1 SU 364003 A1 SU364003 A1 SU 364003A1 SU 1400096 A SU1400096 A SU 1400096A SU 1400096 A SU1400096 A SU 1400096A SU 364003 A1 SU364003 A1 SU 364003A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- decoder
- inputs
- outputs
- circuits
- circuit
- Prior art date
Links
Description
1one
Изобретение относитс к области вычислительной техники и может быть использовано в выводных устройствах вычислительных машин .The invention relates to the field of computing and can be used in the output devices of computers.
Известные устройства содержат регистры числа, дешифраторы, формирователи записи, схемы «И и «ИЛИ, блоки синхронизации и масштабировани , блок записи и линии задержки .The known devices include number registers, decoders, recording drivers, AND and OR circuits, synchronization and scaling units, a recording unit, and delay lines.
Цель изобретени - обеспечение одновременной записи многих параметров на одном носителе информации комбинаци ми точек двух цветов командами, вырабатываемыми самим устройством.The purpose of the invention is to provide simultaneous recording of many parameters on one storage medium with combinations of dots of two colors with commands produced by the device itself.
Это достигаетс тем, что в устройство введен блок автоматической маркировки, соединенный с входами установки нул регистров числа и с управл ющими входами одних из дешифраторов.This is achieved by the fact that an automatic marking unit is inserted into the device, connected to the inputs of setting zero number registers and to the control inputs of one of the decoders.
На фиг. 1 изображена блок-схема предлагаемого устройства; на фиг. 2 и 3 - схема блока автоматической маркировки; на фиг. 4 - маркировка кривых, выведенных на бумагу с помощью предлагаемого устройства.FIG. 1 shows a block diagram of the proposed device; in fig. 2 and 3 is a diagram of an automatic marking unit; in fig. 4 - marking of curves displayed on paper using the proposed device.
Устройство содержит регистры 1 и 2 числа, дешифраторы 3-7, формирователи 8 записи, схемы «ИЛИ 9, блок 10 синхронизации, блок 11 масштабировани , блок 12 записи и блок 13 автоматической маркировки, состо щий из счетчика 14 команд, дешифратора 15 команд.The device contains registers 1 and 2 numbers, decoders 3-7, write drivers 8, OR 9 schemes, synchronization unit 10, scaling unit 11, recording unit 12 and automatic marking unit 13 consisting of a command counter 14, a decoder 15 commands.
счетчика кадра на триггерах 16, схемы «И /7 и 18, линии 19-21 задержки, схему «И 22, переключатель 23, схемы «ИЛИ 24-29, группы схем «И 30 и 31.frame counter on the trigger 16, the circuit "And / 7 and 18, delay lines 19-21, the circuit" And 22, switch 23, the circuit "OR 24-29, the group circuit" And 30 and 31.
Устройство работает следующим образом. При поступлении из вычислительной машины в начальный момент команды «Пуск в блок 10 синхронизации запускаетс блок 12 записи. После выхода блока записи на нормальную скорость на регистры 1 н 2 числа подаетс числова информаци в двоичном коде.The device works as follows. When a command is received from the computer at the initial moment, the Start-up to Synchronization Unit 10 starts recording unit 12. After the recording unit reaches the normal speed, the numbers in binary code are supplied to the registers 1 n 2.
Сигнал «Выдача через схему «И 17 поступает на разрешающий вход дешифратораThe signal "Issue through the scheme" And 17 is fed to the authorizing input of the decoder
15 команд, сигнал с нулевого выхода дешифратора - на схему «ИЛИ 24, а с выхода этой схемы - на разрешающий вход дешифратора 4. Дешифратор 6 и соответствующий формирователь 8 возбуждаютс .15 commands, the signal from the zero output of the decoder to the circuit OR 24, and from the output of this circuit to the enable input of the decoder 4. The decoder 6 and the corresponding driver 8 are excited.
Тот же сигнал со схемы «И 17 через линию 19 задержки переводит счетчик 14 команд в следующее состо ние, а пройд через линию 20 задержки и схему «И 22, устанавливает регистры / и 2 в положении «О и запрашивает новую информацию из вычислительной машины, котора подаетс на числовые входы этих регистров.The same signal from the circuit "And 17 through the delay line 19 transfers the counter of 14 commands to the next state, and passes through the delay line 20 and the circuit" And 22, sets the registers / and 2 to the "O" position and requests new information from the computer, which is fed to the numeric inputs of these registers.
Сигнал с возбужденного единичного выходаExcited Single Output Signal
дешифратора 15 поступает на схему «ИЛИdecoder 15 enters the scheme "OR
25, а с выхода этой схемы на разрешающий вход дешифратора 5.25, and from the output of this circuit to the enabling input of the decoder 5.
Дешифратор 7 и соответствуюш,ий формирователь 8 возбуждаютс .The decoder 7 and the corresponding driver 8 are energized.
Так записываетс перва точка второго параметра, и счетчик 14 .переходит в следующее состо ние и считает до тех пор, пока не будут записаны все первые точки выводимых параметров.Thus, the first point of the second parameter is recorded, and the counter 14 switches to the next state and counts until all the first points of the output parameters are recorded.
Поскольку триггеры 16 счетчика кадров наход тс в нулевом состо нии, то соответственно выходные сигналы с дешифратора 15 проход т через открытые схемы «И 30, схему «ИЛИ 24 на разрешающий вход дешифратора 4 и, таким образом, через вторую ступень дешифрации возбуждаетс цепь, дешифратор 6 и соответствующий формирователь 8 записи.Since the frame counter triggers 16 are in the zero state, respectively, the output signals from the decoder 15 pass through the open AND 30 schemes, the OR 24 circuit to the enable input of the decoder 4, and thus the circuit is decoded through the second decryption stage, the decoder 6 and the corresponding write driver 8.
Сигнал с соответствующего выхода дешифратора через переключатель 23 записываетс в счетчик кадра через линию 21 задержки.The signal from the corresponding output of the decoder through the switch 23 is recorded in the frame counter via the delay line 21.
После записи вторых точек всех параметров в счетчик закрываетс перва схема «ИЛИ 24 и открываетс следующа схема и следующие две точки параметра записываютс другим цветом.After the second points of all parameters are recorded in the counter, the first OR 24 scheme is closed and the next scheme opens and the next two points of the parameter are recorded in a different color.
С увеличением числа в триггерах 16 счетчика кадра разрешающие сигналы на дешифраторы 4 и 5 подаютс таким образом, что после окончани полного пересчета в счетчике кадра кривые записываютс в виде, представленном на фиг. 4, т. е. параметр I состоит из одноцветных точек (черных); параметр II - из одноцветных точек другого цвета; параметр III - из чередовани двух точек обоих цветов; параметр IV - из чередовани четырех точек обоих цветоЕ; параметр V - из чередовани обоих цветов по одной точке и т. д.With an increase in the number in the frame counter triggers 16, the enabling signals to decoders 4 and 5 are provided in such a way that after the end of the full recalculation in the frame counter, the curves are written in the form shown in FIG. 4, i.e., the parameter I consists of single-color dots (black); Parameter II - from monochrome dots of a different color; parameter III - from the alternation of two points of both colors; parameter IV - from the alternation of four points of both colors; the parameter V is from the alternation of both colors by one point, etc.
Таким образом, командами, вырабатываемыми самим устройством, обеспечиваетс одновременна запись многих параметров на одном носителе путем различных комбинаций точек двух цветов.Thus, the commands developed by the device itself ensure the simultaneous recording of many parameters on one medium through different combinations of dots of two colors.
Предмет изобретени Subject invention
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1400096A SU364003A1 (en) | 1970-02-03 | 1970-02-03 | UNITED |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1400096A SU364003A1 (en) | 1970-02-03 | 1970-02-03 | UNITED |
Publications (1)
Publication Number | Publication Date |
---|---|
SU364003A1 true SU364003A1 (en) | 1972-12-25 |
Family
ID=20449715
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1400096A SU364003A1 (en) | 1970-02-03 | 1970-02-03 | UNITED |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU364003A1 (en) |
-
1970
- 1970-02-03 SU SU1400096A patent/SU364003A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU740148A3 (en) | Device for cartridge positioning | |
SU364003A1 (en) | UNITED | |
SU745389A3 (en) | Device for generating characters on matrix indicator | |
JPS56116190A (en) | Dot type printer | |
KR860006734A (en) | Signal selection circuit | |
GB918690A (en) | Improvements relating to type composition | |
GB1103186A (en) | Printing control systems for a line printer | |
SU959112A1 (en) | Apparatus for controlling printing mechanism | |
SU398988A1 (en) | DEVICE FOR CONTROLLING THE PRINTING MECHANISM | |
SU474802A1 (en) | Alphanumeric line printer control system | |
SU1252817A1 (en) | Storage with self-checking | |
JPS5377135A (en) | Information read-in system | |
SU437115A1 (en) | Printing device | |
SU562932A1 (en) | Telegraph device to eliminate detected errors | |
SU885078A1 (en) | Unit for automatic syllabification | |
SU481053A1 (en) | Device for recording information | |
SU901056A1 (en) | Device for controlling printing mechanism | |
SU763898A1 (en) | Microprogram control device | |
SU517911A1 (en) | Digital display device | |
SU765878A1 (en) | Long-time memory | |
SU995091A1 (en) | Multi-program control device | |
SU576588A1 (en) | Magnetic digital recording apparatus | |
SU763973A1 (en) | Individual check buffer memory | |
SU746495A1 (en) | Typewriter control device | |
SU607283A1 (en) | Arrangement for monitoring storage units |