SU306570A1 - FREQUENCY DIVIDER - Google Patents

FREQUENCY DIVIDER

Info

Publication number
SU306570A1
SU306570A1 SU1392063A SU1392063A SU306570A1 SU 306570 A1 SU306570 A1 SU 306570A1 SU 1392063 A SU1392063 A SU 1392063A SU 1392063 A SU1392063 A SU 1392063A SU 306570 A1 SU306570 A1 SU 306570A1
Authority
SU
USSR - Soviet Union
Prior art keywords
divider
cells
cell
chain
installation
Prior art date
Application number
SU1392063A
Other languages
Russian (ru)
Original Assignee
ПАТЕНТгШ ТЕХШ Еизлист
Э. В. Базазь
Publication of SU306570A1 publication Critical patent/SU306570A1/en

Links

Description

Предложенный делитель частоты может быть:приме«ен дл  построени  дискретных устройств автоматики и вычислительной техники.The proposed frequency divider can be: applicable for building discrete devices of automation and computing.

Известны делители частоты, .построенные на феррит-Т1ранз«сторных  чейках (ФТЯ), с позиционной установкой коэффициента делени  с помощью -переключателей. Такие делители состо т из п  чеек, соединенных цепочкой так, что кажда  из них записывает «1 в соседнюю ФТЯ. Дл  всех  чеек предусматриваютс  две цепи, по одной из (цепь установ1КИ ) записывают в первую ФТЯ цепочки «1, а в остальные - «О, а по другой (считывающей ) поступают счетные импульсы, под действием которых записанна  в первой  чейке «1 продвигаетс  вдоль цепочки.Frequency dividers are known. They are built on ferrite-T1rans "storice cells (FTA), with the positional setting of the division factor by means of -switches. Such dividers consist of the cells of the cells connected in a chain in such a way that each of them writes "1" into the adjacent FTH. For all the cells, two chains are provided, one of the (installation chain) is recorded in the first FTN chain "1, and in the others -" O, and on the other (reading) the counting pulses arrive, under the action of which the recorded in the first cell "1 moves along chains.

Дл  того чтобы в каждой из  чеек процесс записи преобладал над процессом считывани , входна  обмотка дл  записи «1 содержит в два раза больше витков, чем обмотка считывани . Концы обмоток заЛИСи всех  чеек подаютс  на контакты двух плат многолозиционного переключени , причем перва  из них имеет только один замкнутый из п контактов, а втора  - только один разомкнутый контакт, позици  которого При всех положени х переключател  совпадает с позицией замкнутого контакта 1на пер,вой плате.In each cell, the writing process dominates the reading process, the input winding for writing "1 contains two times more turns than the reading winding. The ends of the windings of the FOLLOWS of all cells are fed to the contacts of two multi-position switching cards, the first of which has only one closed of n contacts, and the second has only one open contact, the position of which At all positions of the switch coincides with the position of the closed contact 1 on the first board .

в цепь установки делител , а общий полюс второй платы (Подает коллекторное напр жение ко всем  чейкам цепочки делител .into the installation circuit of the divider, and the common pole of the second board (It supplies the collector voltage to all cells of the divider chain.

Таким образом, дл  делителей данного типа коэффициент делени  устанавливаетс  с помощью переключател , обеспечивающего выход делител  и подключение выбранной  чейки к цепи установки и подачу коллекторного напр жени  ко всем остальным  чейкамThus, for dividers of this type, the division factor is established using a switch that provides the output of the divider and the connection of the selected cell to the installation circuit and the supply of the collector voltage to all other cells

делител . Если по входной цепи (цепи считывани ) счетные и пyльcы с частотой f {i, то на выходе делител  частота будетdivider If the input circuit (read circuit) is countable and is used with frequency f {i, then the output of the divider will be

f . 1 равна i iif. 1 equals i ii

ЛуСТLuST

Известна  схема делител  имеет недостаток , заключающийс  в том, что импзльс, поступающий в цепь установки дл  надежной записи в первую  чейку «1, а в остальные «О, должен иметь длительность , (где и - длительность имлульсов  чеек делител ). В .противном случае очистка всех  чеек не происходит , так как в момент установки «1 оказываетс  переписанной в пер1вую, во вторую и т. д. соседнюю  чейкл- в зависимости от длительности установочного импульса.The known divider circuit has the disadvantage that the impuls entering the circuit of the installation for reliable recording in the first cell "1, and in the remaining" O must have a duration, (where and is the duration of the impulses of the divider cells). In the opposite case, the cleaning of all cells does not occur, since at the moment of installation the "1" is rewritten into the first, second, etc., adjacent cell, depending on the duration of the setting pulse.

Необходимость удлинени  установочного импульса ведет к снижению быстродействи  делител , так как при делитель не работает .The need to lengthen the installation pulse leads to a decrease in the speed of the divider, since when the divider does not work.

В предложенном делителе частоты этот недостаток устранен за счет включени  дополнительной  чейки-.клапана. Эмиттерный вход  чейки-клапана соединен через переключатель со вссмп коллекторнымп выходами  чеек делител , коллектор - с шиной питани , а считывающий вход подключен к шине поступлени  счетных импульсов.In the proposed frequency divider, this disadvantage is eliminated by the inclusion of an additional cell-valve. The emitter input of the valve cell is connected via a switch to the VSMPR collector output of the divider cells, the collector is connected to the power bus, and the read input is connected to the input pulse bus of the counting pulses.

ПрппцнпИальна  схема делител  дана на чертеже.The design of the divider is given in the drawing.

Он состоит из цепочки  чеек , цепи установки и цепи считывани , двул плат / и 2 переключател ,  чейки задержки Яз и клапанной  чейки Як.1.It consists of a chain of cells, an installation chain and a reading chain, two lanes / and 2 switches, an Iaz delay cell and a Yak.1 valve cell.

Клапанна   чейка включена так, что ее эмиттерный вход подсоединен к общему полюсу платы 2. Триод этой  чейки открываетс  только во врем  поступлени  с-четных импульсов , так что только в эти моменты на коллекторах  чеек делител  по вл етс  напр жение - ЕК , л записанна  при уста«ов ке «1 продвигаетс  по  чейкам делител . Установка  чеек делител  импульсом с выхода  чейки Яз производитс  в момент, когда очереднойThe valve cell is turned on so that its emitter input is connected to the common pole of board 2. The triode of this cell opens only at the time of receipt of the even-numbered pulses, so that only at these moments the voltage appears on the collector collector cells, EC, recorded at The mouth of the ke 1 is advanced on the divider cells. The installation of a divider cell with a pulse from the output of the Yaz cell is made at the moment when the next

счетный импульс еще не поступил. Установочный импульс перемагничивает сердечники первой Ячейки, а также той, в которой осталась записанна  ранее «1. А так как в этот момент коллекторное питание на всех  чейках отсутствует, то «1 в соседнюю  чейку не передаетс . В этом случае и быстродействие делител  повыгиаетс  в п раз.counting impulse has not yet arrived. The setup impulse remagnetizes the cores of the first Cell, as well as the one in which the previously recorded “1. And since at this moment the collector power on all the cells is missing, "1" is not transmitted to the next cell. In this case, the speed of the divider will also be raised n times.

Предмет изобретени Subject invention

Делитель частоты, содержащий цепочку ферротранзисторных  чеек, имеющую цепь установки и депь считывани  и соедине нную с переключателем набора коэффициентов делени , отличающийс  тем, что, с целью повыщени  быстродействи , в его состав включена ферротранзисторна   чейка-клапан, эмиттерпый вход которой соединен через переключатель со всеми коллекторными выходами  чеек делител , коллектор соединен с щиной питани , а считывающий вход подключен к щине поступлени  счетных импульсов.A frequency divider containing a chain of ferrotransistor cells, having an installation chain and readout circuit and connected to a dividing coefficient set switch, characterized in that, in order to improve speed, a ferrotransistor cell / valve is included, the emitter input of which is connected via a switch to all the collector outputs of the divider cells, the collector is connected to the power supply, and the reading input is connected to the counting pulse arrival bar.

че/пт/еTh / Fri / F

импулыыimpulses

SU1392063A FREQUENCY DIVIDER SU306570A1 (en)

Publications (1)

Publication Number Publication Date
SU306570A1 true SU306570A1 (en)

Family

ID=

Similar Documents

Publication Publication Date Title
SU306570A1 (en) FREQUENCY DIVIDER
US2814003A (en) Binary numeration pulse counter
SU656209A1 (en) Reversible pulse distributor
SU472460A1 (en) Ferrite Diode Binary Counter
SU308517A1 (en) REVERSIBLE IMPULSE DISTRIBUTOR
SU1312569A1 (en) Generator of ordinal statistics
SU892735A1 (en) Binary counter
SU1355988A1 (en) Device for checking interruptions of power supply
SU1287283A1 (en) Binary counter with non-volatile information
SU1506545A1 (en) Device for counting bipolar pulses
SU106211A1 (en) Relay distributor
SU1444787A1 (en) Device for interfacing data transmission channel with trunk line
SU1534689A1 (en) Digital device for pulse-phase control of static frequency converter
SU942107A1 (en) Reversible pulse distributor
SU131550A1 (en) Information processing device
SU1236616A1 (en) Binary-coded decimal code-to-binary code converter
SU627595A1 (en) Pulse counter
SU1046935A1 (en) Scaling device
SU1575220A1 (en) Device for reception of telecontrol commands
SU372725A1 (en) BINARY REVERSIVE IMPULSE COUNTER
SU1307584A1 (en) Synchronous frequency divider with 9:1 countdown based on ik flip-flops
SU320063A1 (en) LIBRARY. E. Bobrov
SU718897A1 (en) Flip-flop with conservation of information at power supply pauses
SU760462A1 (en) Discrete channel monitoring device
SU1462320A1 (en) Device for registering failures