SU265575A1 - DEVICE FOR DIVISION OF ANALOG SIGNAL BY FREQUENCY FREQUENCIES - Google Patents
DEVICE FOR DIVISION OF ANALOG SIGNAL BY FREQUENCY FREQUENCIESInfo
- Publication number
- SU265575A1 SU265575A1 SU1080916A SU1080916A SU265575A1 SU 265575 A1 SU265575 A1 SU 265575A1 SU 1080916 A SU1080916 A SU 1080916A SU 1080916 A SU1080916 A SU 1080916A SU 265575 A1 SU265575 A1 SU 265575A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- key
- division
- analog signal
- output
- frequency frequencies
- Prior art date
Links
- 238000000605 extraction Methods 0.000 description 2
- 238000005259 measurement Methods 0.000 description 2
- 238000010586 diagram Methods 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 230000001960 triggered Effects 0.000 description 1
Description
Изобретение относитс к области приборостроени .The invention relates to the field of instrumentation.
Известны устройства дл делени аналогового сигнала на частоту импульсов, содержащие последовательно соединенные генератор заполн ющих и гпульсО|В, ключ с присоединенными к одному из его входов триггером управлени и счетчик выходного результата.Devices are known for dividing an analog signal by a frequency of pulses, comprising a series-connected filling generator and a pulse | B, a key with a control trigger connected to one of its inputs, and an output result counter.
Предложенное устройсгво отличаетс от известных тем, что оно содержит интегратор, выход которого Подключен через схему выделени начального уровн к установочному входу триггера управлени , а входы соединены через ключи с источниками сигнала делимого и опорного сигнала, лричем управл ющий вход ключа делимого подключен к выходу дополнительного блока измерени лериода следовани импульсов делител , а управл ющий вход ключа опорного сигнала соединен с выходом триггера управлени .The proposed device differs from the known ones in that it contains an integrator whose output is connected via an initial level extraction circuit to the control input of the control trigger, and the inputs are connected via keys to the split and reference sources, the control input of the dividend key is connected to the output of the additional unit measurements of the pulse periodicity of the divider pulse, and the control input of the reference signal key is connected to the control trigger output.
Это позволило новысить точность устройства .This allowed us to improve the accuracy of the device.
На чертеже приведена блок-схема устройства .The drawing shows a block diagram of the device.
Устройст1во поз|БОЛ ет делить аналоговую неличину А на частоту следовани импульсов f и состоит из источника опорного сигнала 1, ключей 2 и 3, интегратора 4, триггера управлени 5, схемы выделени начального уровн 6, блока 7 измерени периода следовани импульсов делител , вспомогательного триггера 8, ключей 9 и 10, генератора заполн ющих имиульсоБ 11 и счетчика выходного результата 12, на выходе которого получают результат делени в виде кода.The device possesses to divide analog nonsense A by pulse frequency f and consists of a reference signal source 1, keys 2 and 3, integrator 4, control trigger 5, initial level extraction circuit 6, divider pulse length measurement unit 7, auxiliary trigger 8, keys 9 and 10, a generator of immobilizers 11, and an output result counter 12, at the output of which the result of the division is obtained in the form of a code.
Внешний запускающий имиульс, подаваемый в точку 13, устанавливает в нулевое ноложение счетчик 12. в начальное положение три ггеры 5 и 8. При этом «лючи 2 и 3 заперты , а на ключ 9 подаетс «разрешение. Первый импульс частоты / после этого попадает на вход блока 7, устанавлива его в положение , когда ключ 3 открываетс и производитс интегрирование величины Ль Следующий импульс частоты / постунает через интервалThe external triggering impulse supplied to point 13 sets the counter 12 to zero position. Three gates 5 and 8 set to the initial position. At the same time, keys 2 and 3 are locked, and key 9 is given permission. The first frequency pulse / then hits the input of block 7, sets it to the position when key 3 opens and the value of E is integrated and the next frequency pulse / is sent through the interval
времени- и устанавливает в исходное положение блок 7 (при этом ключ 3 закрываетс ), а триггер управлени 5 - в полол ение, при котором открываетс ключ 2. При этом триггер 8 устанавливаетс в исходное положение, и на ключ 9 подаетс «запрет. С этого момента времени производитс интегрирование величины «в обратном направлении IB течение интервала времени 2-i, что отмечаетс схемой выделени начального уровн 6, котора устанавливает триггер 5 в исходное положение . Ключ 2 при этом закрываетс .time- and sets to the initial position the block 7 (the key 3 is closed), and the control trigger 5 - to the polishing, at which the key 2 is opened. At the same time the trigger 8 is set to the initial position, and the "prohibition" is applied to the key 9. From this point in time, the integration of the magnitude "in the reverse direction IB" is carried out over the time interval 2-i, which is indicated by the initial level allocation circuit 6, which sets the trigger 5 to the initial position. Key 2 closes.
входов ключа 10, который пропускает импульсы от 1гвнератора // в счетчик 12. Результат делени , таким образом, представл етс кодом К.the inputs of the key 10, which transmits pulses from the inverter // to the counter 12. The result of the division is thus represented by the code K.
Предмет изобретени Subject invention
Устройство дл делени аналогового сигнала на частоту импульсов, содержащее иоследовательно соединенные генератор заполн ющих импульсов, ключ с лрисоединенными к одному из ето входов три1ггером управлени и счетчик выходного результата, отличающеес A device for dividing an analog signal by a pulse frequency, containing successively connected a generator of filling pulses, a key with a triggered control connected to one of these inputs, and an output result counter, different
тем, что, с целью повышени точности, оно содержит интегратор, Выход которого подключен через схему выделени начального уровн к установочному входу триггера управлени , а входы соединены через ключи с источниками сигнала делимого и олорного сигнала, причем управл ющий вход ключа делимого подключен к выходу дополнительного блока измерени периода следовани имлульсов делител , а управл ющий вход ключа опорного сигнала соединен с выходом триггера управлени .in order to increase accuracy, it contains an integrator, the Output of which is connected through an initial level selection circuit to the control trigger input input, and the inputs are connected via keys to the split and olor signal sources, and the split key control input is connected to the output of an additional the unit for measuring the period of the follower of the impulses of the divider, and the control input of the key of the reference signal is connected to the output of the control trigger.
Publications (1)
Publication Number | Publication Date |
---|---|
SU265575A1 true SU265575A1 (en) |
Family
ID=
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU265575A1 (en) | DEVICE FOR DIVISION OF ANALOG SIGNAL BY FREQUENCY FREQUENCIES | |
SU408231A1 (en) | DIGITAL LOW FREQUENCY METER | |
SU300856A1 (en) | DIGITAL FREQUENCY METER, TWO RELATIONS | |
SU938184A1 (en) | Digital frequency meter | |
SU898447A1 (en) | Squaring device | |
SU262507A1 (en) | DEVICE FOR MULTIPLICATION OF ANALOG SIGNAL TO DIGITAL CODE | |
SU468180A1 (en) | A digital frequency meter, the ratio of two frequencies and the percentage deviation of the measured frequency from the nominal | |
SU268019A1 (en) | DEVICE FOR DIVISION OF FREQUENCY-PULSE [HSI | |
SU428353A1 (en) | MEASURING TIME INTERVALS | |
SU192932A1 (en) | ||
SU647642A1 (en) | Time interval digital meter | |
SU959104A1 (en) | Device for determining expectation | |
SU485463A1 (en) | Device for dividing two voltages | |
SU238004A1 (en) | DEVICE FOR MEASURING THE VALID VALUE OF INFRASTRUCTURE FREQUENCIES | |
SU473984A1 (en) | Digital infra-low frequency periodometer | |
SU357850A1 (en) | DIGITAL MEASURING TIME PARAMETERS | |
SU561961A1 (en) | Digital computing device | |
SU532056A1 (en) | Digital average frequency meter | |
SU454699A1 (en) | Pulse dividing device | |
SU297055A1 (en) | TIME AND TIME TRANSFORMER OF TIME INTERVALS | |
SU209031A1 (en) | CORRELOMETER | |
SU257616A1 (en) | DIGITAL PHASOMETER WITH CONSTANT MEASUREMENT TIME | |
SU600472A1 (en) | Instantaneous value digital phase meter | |
SU725038A1 (en) | Digital follow-up period meter | |
SU206892A1 (en) | DEVICE FOR THE FORMATION OF IMPULSES WHICH ARE DURING A PROPORTIONAL SPECIFIED |