SU235101A1 - Логический элемент «или» - Google Patents

Логический элемент «или»

Info

Publication number
SU235101A1
SU235101A1 SU1209779A SU1209779A SU235101A1 SU 235101 A1 SU235101 A1 SU 235101A1 SU 1209779 A SU1209779 A SU 1209779A SU 1209779 A SU1209779 A SU 1209779A SU 235101 A1 SU235101 A1 SU 235101A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistors
output
input
output transistor
emitters
Prior art date
Application number
SU1209779A
Other languages
English (en)
Original Assignee
Ю. В. Марков
Ленинградский электротехнический институт проф М. А. Бонч Бруевича
Publication of SU235101A1 publication Critical patent/SU235101A1/ru

Links

Description

Логический элемент «ИЛИ, содержащий входные и выходной транзисторы, относитс  к транзисторным логическим элементам цифровых вычислительных машин; он может быть применен в импульсных радиотехнических схемах .
Известны схемы логических элементов «ИЛИ на транзисторах, содержащие входные и выходной транзисторы, в которых эмиттеры и коллекторы входных транзисторов объединены , а обща  точка коллекторов соединена с базой выходного транзистора.
Транзисторы наход тс  в режиме усилени  с заходом в область отсечки и элементы не имеют резко выраженного порога переключени , что приводит к относительно низкой помехозащищенности элемента по сравнению с элементами с резко выраженным порогом.
Предложенный логический элемент отличаетс  тем, что обща  точка эмиттеров входных транзисторов соединена с эмиттером выходного транзистора, коллектор которого подключен к выходу элемента. Это обеснечивает повыщение чувствительности и помехозащищенности схемы.
Схема предложенного логического элемента «ИЛИ на транзисторах приведена на чертеже .
Логический элемент состоит из параллельно включенных входных транзисторов 1, базы которых соединены со входами элемента 2. Кол лекторы входных транзисторов объединены и подключены к резистору 3 и к базе выходного транзистора 4, эмиттер которого соединен с
эмиттерами входных транзисторов I и резистором 5. Коллектор выходного транзистора 4 подключен к резистору 6 и выходу элемента «ИЛИ 7. В предложенном логическом элементе входные транзисторы / работают в режиме переключателей тока, причем их коллекторы и эмиттеры соединены соответственно с базой и эмиттером выходного транзистора 4, благодар  чему образуетс  ноложительна  обратна 
св зь, перевод ща  токовый переключатель в триггерный режим с порогом переключени  пор дка 0,2 в и 0,4 в относительно земл ной шины. В результате этого дл  уверенного переключени  логического элемента достаточен
перепад напр жени  на его входах от О до 0,6 в. На выходе элемента 7 перепад напр жени  имеет такую же велич1шу, что позвол ет включать подобные элементы каскадно. Во избежание насыщени  транзисторов (/ и 4
перепады напр жени  в коллекторных цеп х логического элемента ие должны превышать контактной разности потенциалов коллекторных переходов кремнпевых транзисторов
(,75 в).
одного из транзисторов / подано напр жение меньшее, чем порог 0,2 в, т. е. транзистор / открыт, выходной транзистор 4 заперт. Открытие следующих входных транзисторов / приводит только к перераспределению тока между открытыми входными транзисторами. Если напр жение на входах всех открытых до этого момента времени транзисторов достигло пороговой величины 0,4 в, то ток переключател  лавинообразно переключаетс  в выходной транзистор 4.
Таким образом, в предлагаемом логическом элементе на токовом переключателе за счет введени  положительной обратной св зи между входными и выходным транзисторами повышаетс  помехозащищенность и чувствительность элемента.
Предмет изобретени 
Логический элемент «ИЛИ, содержащий входные транзисторы, эмиттеры и коллекторы которых объединены, и выходной транзистор, база которого соединена с общей точкой коллекторов входных транзисторов, отличающийс  тем, что, с целью повыщени  чувствительности и помехозащищенности, в нем обща  точка эмиттеров входных транзисторов соединена с эмиттером выходного транзистора, коллектор которого подключен к выходу элемента .
SU1209779A Логический элемент «или» SU235101A1 (ru)

Publications (1)

Publication Number Publication Date
SU235101A1 true SU235101A1 (ru)

Family

ID=

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2710962C1 (ru) * 2019-06-27 2020-01-14 Федеральное государственное бюджетное образовательное учреждение высшего образования "Юго-Западный государственный университет" (ЮЗГУ) Триггерный логический элемент ИЛИ
RU2767177C1 (ru) * 2021-06-30 2022-03-16 Федеральное государственное бюджетное образовательное учреждение высшего образования «Юго-Западный государственный университет» (ЮЗГУ) (RU) Триггерный логический элемент ИЛИ/ИЛИ-НЕ

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2710962C1 (ru) * 2019-06-27 2020-01-14 Федеральное государственное бюджетное образовательное учреждение высшего образования "Юго-Западный государственный университет" (ЮЗГУ) Триггерный логический элемент ИЛИ
RU2767177C1 (ru) * 2021-06-30 2022-03-16 Федеральное государственное бюджетное образовательное учреждение высшего образования «Юго-Западный государственный университет» (ЮЗГУ) (RU) Триггерный логический элемент ИЛИ/ИЛИ-НЕ

Similar Documents

Publication Publication Date Title
US4612497A (en) MOS current limiting output circuit
US3775693A (en) Mosfet logic inverter for integrated circuits
US4491747A (en) Logic circuit using depletion mode field effect switching transistors
US4161663A (en) High voltage CMOS level shifter
US4945258A (en) Monolithic gaAs high speed switch driver
US4028556A (en) High-speed, low consumption integrated logic circuit
US3010031A (en) Symmetrical back-clamped transistor switching sircuit
US5057722A (en) Delay circuit having stable delay time
US3676700A (en) Interface circuit for coupling bipolar to field effect transistors
US4864159A (en) ECL to CMOS transition amplifier
EP0230306B1 (en) Schmitt trigger circuit
US4092548A (en) Substrate bias modulation to improve mosfet circuit performance
US3772607A (en) Fet interface circuit
SU235101A1 (ru) Логический элемент «или»
US5374862A (en) Super buffer and DCFL circuits with Schottky barrier diode
US4596939A (en) Schmitt trigger input gate having delayed feedback for pulse width discrimination
US3571616A (en) Logic circuit
US3601630A (en) Mos circuit with bipolar emitter-follower output
US3989962A (en) Negative-resistance semiconductor device
US6023157A (en) Constant-current circuit for logic circuit in integrated semiconductor
US3250917A (en) Logic circuits
JPH0160973B2 (ru)
KR890004770B1 (ko) 논리 회로
KR940002771B1 (ko) 반도체 회로장치
US4207476A (en) Exclusive OR circuit