SU179090A1 - DEVICE FORMING SIGIAL ERRORS FOR - Google Patents

DEVICE FORMING SIGIAL ERRORS FOR

Info

Publication number
SU179090A1
SU179090A1 SU1003021A SU1003021A SU179090A1 SU 179090 A1 SU179090 A1 SU 179090A1 SU 1003021 A SU1003021 A SU 1003021A SU 1003021 A SU1003021 A SU 1003021A SU 179090 A1 SU179090 A1 SU 179090A1
Authority
SU
USSR - Soviet Union
Prior art keywords
errors
sigial
counter
device forming
cell
Prior art date
Application number
SU1003021A
Other languages
Russian (ru)
Original Assignee
А. Э. Нейфах
Publication of SU179090A1 publication Critical patent/SU179090A1/en

Links

Description

Устройство относитс  к системам передачи данных с коррекцией ошибок. Подобные устройства известны в основном двух тииов: симнлексные систе.мы с исправлением ошибок и системы дуплексного типа с обнаружением и запросом ошибочных комбинаций (типа АЗО). Недостатком первых устройств  вл етс  по вление большого числа неисправл емых и необнаруженных ошибок при большом уровне помех в канале св зи, а дл  вторых устройств - необходимость запроса зиачительиой части информации. Предлагаемое устройство применительтю к рекуррентному коду позвол ет обнаружить по вление неисиравл емого всплеска ошибок. Данное качество особенно ценно дл  симплексных систем передачи информации между вычислительными машинами при возможности осуш,ествлени  запроса неправильно прин того сообш,еии  самой машиной по сигналу о наличии ошибки со стороны аппаратуры передачи данных. Работа предлагаемого устройства основана на том, что при нарушении допустимого рассто ни  между всплесками или длины всплеска ошибок, длительность результируюш,его всилеска единиц последовательности будет, как нраиило, больше всплеска единиц, когда правильное исправление ошибок гарантируетс . Функциональна  схема устройства дл  рекуррентного кода (2,1) показана на чертеже. Импульсы исправл юшей последовательности вырабатываютс  в декодируюш,ем устройстве рекуррентного кода 1, где по модулю 2 прибавл ютс  к искаженным информационным и проверочным символам. Импульсы исправл юшей последовательности запускают счетчик 2, выполненный на триггерных эле .ментах, который обеспечивает счет импульсов . Тактовые импульсы на счетчик подаютс  с динамического триггера 3, выполненного на  чейке 4 с временной задержкой 5. Выходной импульс сбрасывает триггер и подготавливает его к прин тию следуюш,ей серии импульсов. Аналогично работает счетчик 6, коэффициент делени  которого равен /Я с магнитным триггером 7. Счетчик 6 перед работой сбрасываетс  импульсом гашени  со схемы сброса 8, а в начале работы на триггеры 2, 2-, 2 записываетс  дополнение двоичного числа 19 с тем, чтобы счетчик считал до 19, а не до 32. Если рассто ние между всплесками больше допустимого, то «единица, записанна  в  чейке 9 будет стерта с помощью импульса с  чейки 10 и сигнала ошибки не поступит. В противном случае на  чейку 9 поступит импульс до того, как будет произведено стирание  чейкой 10. При этом будет выработан сигналThe device relates to data transmission systems with error correction. Such devices are known mainly for two TIIs: error-correcting synchronous systems and duplex-type systems for detecting and requesting erroneous combinations (such as AZO). The disadvantage of the first devices is the occurrence of a large number of uncorrectable and undetected errors with a large level of interference in the communication channel, and for the second devices the need to query the information's part. The proposed device, applied to a recurrent code, allows detecting the appearance of an uncorrectable burst of errors. This quality is especially valuable for simplex systems of information transfer between computers when it is possible to dry up, requesting an incorrectly received message from the machine itself on the signal that there is an error on the part of data transmission equipment. The operation of the proposed device is based on the fact that if the permissible distance between the bursts or the length of the burst of errors is violated, the duration of the result, its entire sequence will, as expected, be larger than the burst of units when correct error correction is guaranteed. Functional diagram of the device for the recurrent code (2.1) is shown in the drawing. The pulses of the corrected sequence are generated in the decoder device of the recurrent code 1, where modulo 2 are added to the distorted information and check symbols. The impulses of the corrected sequence start the counter 2, executed on the trigger elements, which provides the counting of impulses. The clock pulses are fed to the counter from a dynamic trigger 3, performed on cell 4 with a time delay of 5. The output pulse resets the trigger and prepares it for reception by the next series of pulses. Counter 6 operates similarly, the division ratio of which is equal to I with magnetic trigger 7. Counter 6 is reset by a damping pulse from reset circuit 8 before operation, and at the start of operation, the complement of binary number 19 is recorded on triggers 2, 2, so that the counter counted up to 19, not up to 32. If the spacing between the bursts is greater than the allowable distance, then the unit recorded in cell 9 will be erased with the help of a pulse from cell 10 and no error signal will be received. Otherwise, the cell 9 will receive a pulse before the cell is erased 10. The signal will be generated.

«ошибка и в дешифраторе должно быть произведено стирание принимаемой условной кодовой группы.“The error and in the descrambler must be made erasing the received conditional code group.

Предмет изобретени Subject invention

Устройство формировани  сигнала ошибки дл  одновременного исправлени  и обнаружени  всплесков ошибок с помоидью рекуррентного кода, состо щее из счетчика допустимогоAn error signal shaping device for simultaneously correcting and detecting bursts of errors with the help of a recurrent code, consisting of a valid counter

всплеска, счетчика заш.итного промежутка со схемой сброса и запоминаюших  чеек, отличающеес  тем, что, с целью обнаружени  пеисправл емых всплесков ошибок, счетчик допустимого всплеска подключен к обмотке записи запоминающей  чейки, счетчик защитного промежутка - к запрещающей обмотке этой  чейки, а формирователь исправл ющей последовательности - к ее считывающей обмотке .a burst, a gap counter with a reset circuit and memorized cells, characterized in that, in order to detect reproducible burst errors, the allowable burst counter is connected to the storage cell of the storage cell, the guard counter is applied to the inhibit winding of this cell, and the driver is corrected sequence to its readout winding.

SU1003021A DEVICE FORMING SIGIAL ERRORS FOR SU179090A1 (en)

Publications (1)

Publication Number Publication Date
SU179090A1 true SU179090A1 (en)

Family

ID=

Similar Documents

Publication Publication Date Title
US3409875A (en) Transmission system for transmitting pulses
Sellers Bit loss and gain correction code
US4821270A (en) Method for decoding data transmitted along a data channel and an apparatus for executing the method
KR840007497A (en) Error correction method and device
US4841167A (en) Clock recovering device
CN109885525B (en) UART receiving method, device, electronic equipment and readable storage medium
US3938086A (en) Circuit arrangement for correcting slip errors in pcm receivers
US4320511A (en) Method and device for conversion between a cyclic and a general code sequence by the use of dummy zero bit series
SU179090A1 (en) DEVICE FORMING SIGIAL ERRORS FOR
US4414662A (en) System for the transmission of digital data in packets
RU2450436C1 (en) Code frame synchronisation method
SU377781A1 (en) DECODER
RU2428801C1 (en) Device of code cycle synchronisation with soft decisions
JPH0546131B2 (en)
RU2127953C1 (en) Method for message transmission in half-duplex communication channel
SU1619278A1 (en) Device for majority selection of signals
SU1727201A2 (en) Jamproof codec for transmission of discrete messages
SU964999A1 (en) Convolution code threshold decoder
JPS648942B2 (en)
US4998251A (en) Method of detecting erasures affecting a digital radio link and a receiver system implementing such a method
SU1112554A1 (en) Linear code decoder with erasure correction
SU1115055A1 (en) Device for correcting single errors and detecting multiple errors
SU856023A1 (en) Device for quality control of communication channel
JP3290331B2 (en) Block synchronization processing circuit
SU429543A1 (en) DEVICE FOR AUTOMATIC MEASUREMENT OF THE DISCRETE CHANNEL CHARACTERISTICS