SU1762398A1 - Переключатель - Google Patents
Переключатель Download PDFInfo
- Publication number
- SU1762398A1 SU1762398A1 SU904888531A SU4888531A SU1762398A1 SU 1762398 A1 SU1762398 A1 SU 1762398A1 SU 904888531 A SU904888531 A SU 904888531A SU 4888531 A SU4888531 A SU 4888531A SU 1762398 A1 SU1762398 A1 SU 1762398A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- transistor
- output
- resistor
- collector
- bus
- Prior art date
Links
Landscapes
- Electronic Switches (AREA)
- Logic Circuits (AREA)
Abstract
Сущность изобретени : устройство содержит: 6 транзисторов (1-6). 8 резисторов. 2 диода (15. 16). 2 входные шины (17, 18), 2 выходные шины (19, 20), 1 общую шину (21). 2 ил.
Description
Изобретение относится к импульсной технике и может быть использовано для формирования выходного сигнала на одном из двух выходов, в зависимости от состояния входных сигналов на его входах. 5
Известен переключатель, содержащий первый транзистор, коллектор которого соединен с первой выходной шиной, база - с первым выводом первого резистора, первую входную шину, соединенную с первым 1С выводом второго резистора, первый диод, первый вывод которого соединен с второй входной шиной, второй диод и вторую выходную шину.
Недостатком известного переключате- П ля является его малая область использования, вследствие невозможности реагирования на моменты прихода передних фронтов входных импульсов относительно друг друга. 2(
Целью изобретения является расширение области использования путем формирования выходного импульса на том выходе, который соответствует более раннему приходу переднего фронта одного импульса от- 2Е носительно другого в тех случаях, когда они совпадают по времени.
Указанная цель достигается тем, что в переключатель, содержащий первый транзистор, коллектор которого соединен с пер- 31 вой выходной шиной, база - с первым выводом первого резистора, первую входную шину, соединенную с первым выводом второго резистора, первый диод, первый вывод которого соединен со второй входной 3! шиной, второй диод, второй диод и вторую выходную шину, введены второй, третий, четвертый, пятый и шестой транзисторы и третий, четвертый, пятый, седьмой и восьмой резисторы, при этом первая входная 41 шина соединена с эмиттером второго транзистора и с первым выводом второго диода, второй вывод которого соединен со вторым выводом первого диода, с эмиттерами первого и третьего транзисторов, коллектор 4! первого транзистора соединен через третий резистор соединен с базой четвертого транзистора, коллектор которого через четвертый резистор - с базой пятого транзистора и через пятый резистор - с базой’5 первого транзистора и с коллектором второго транзистора, база которого через шестой резистор соединена с коллектором шестого транзистора, база которого через седьмой резистор соединен с 5? второй выходной шиной и с коллектором третьего транзистора, база которого соедийена через восьмой резистор с коллектором шестого транзистора и непосредственно с вторым выводом второго резистора и с коллектором пятого транзистора, эмиттер которого соединен с вторым выводом первого резистора и со второй входной шиной, причем эмиттеры четвертого и шестого.транзисторов соединены с общей шиной.
Изобретение поясняется фиг. 1, где показаны транзисторы 1-6, резисторы 7-14, диоды 15и 16, входные шины 17 и 18. выходные шины 19 и 20 и общая шина 21.
Причем транзисторы 4 и 6 одного типа проводимости, а остальные транзисторы другого типа проводимости, аноды диодов 15 и 16 соответственно соединены с входными шинами 18 и 17.
В отсутствие входных сигналов на шинах 17 и 18, все детали переключателя обесточены и он никакой электроэнергии не потребляет.
Это дополнительное преимущество ί данного переключателя.
Рассмотрения работы начнем с момента времени Τι (см. фиг. 2), когда на входную . шину 18 пришел передний фронт импульса Ubx2. Этим напряжением происходит насы• щение транзистора 3 током базы, протекающим по цепи: источник ивхг, шина 18, диод 15, эмиттер - база транзистора 3. резистор 8, шина 17, внутреннее сопротивление источника Ubxi и общая шина 21. i формируемое на коллекторе транзистора 3 напряжение является выходным Ubmxi, от которого происходит насыщение транзисто, ра 6 током резистора 13. В момент времени t2 прищрл передний фронт входного имi пульса Ubxi на шину 17 в течение времени формирования импульса Ubxj. Это^наг.ря, жение*состояние переключателя не изменит, т.к. транзистор tl' останется насыщенным током базы протекающим че) рез резистор 14 и коллектор - эмиттер насыщенного транзистора 6, а транзистор Д окажется надежно запертым напряжением ’ с коллектора насыщенного транзистора 2, который насыщается током резистора 12.
> протекающимчерез коллектор - эмиттер насыщенного транзистора 6.
( В момент времени t3 сформировался задний фронт входного импульса Ubxi, « о это * не привело к изменению формирования зыходного наггряжения на шине 20, поскольку транзистор Судет останется запертым напряжением коллектора транзистора 2; а транзистор 3 насыщенным, вследствие того, что на его эмиттер будет поступать напряжение Ubxi через диод 16.
С формированием заднего фронта Uaxi прекратится формирование и выходного сигнала на шине 20 ивыхг й переключатель возвратится в исходное состояние.
В момент времени ts /пришел импульс Ubxi на шину 17 и произошло насыщение транзистора 1 током базы по цепи: Ubxi, · шина 17, диод 16, эмиттер - база транзистора 1, резистор 7, шина 18 и внутреннее со- 5 противление источника Ubx2 и общая шина
21. Формируемое на коллекторе транзистора 1 является выходным Ubuxi. По окончанию формирования импульса Up 1 - момент времени t;6 оканчивается и формирование 10 выходногб импульса Ubuxi.
В момент времени Τγ пришел импульс Ubx2, насыщается транзистор 3 и на выходе формируется напряжение ивыхг.
В момент времени Тэ пришел импульс 15 Ubxi вошел в насыщение транзистор 1 и на выходной шине 19 сформировался передний фронт выходного импульса Ubuxi, от которого насыщается транзистор 4 током резистора 9. В момент Тю сформировался 20 передний фронт входного импульса Ubx2 на шине 18, но состояние выходного сигнала не изменится, поскольку транзистор 1 останется насыщенным током резистора 11, протекающим через коллектор - эмиттер 25 насыщенного транзистора 4, а транзистор 3 запертым напряжением с коллектора насыщенного транзистора 5.
В момент времени ti2 переключатель 30 возвращается в исходное состояние.
Таким образом, рассмотренный переключатель формирует на своем выходе сигнал соответствующий тому входному сигналу, передний фронт которого пришел первым и возвращается в исходное состояние только после формирования заднего фронта последнего входного сигнала.
Claims (1)
- Формула изобретенияПереключатель, содержащий первый транзистор, коллектор которого соединен с первой выходной шиной, база - с первым выводом первого резистора, первую входную шину, соединенную с первым выводом второго резистора, первый диод, первый вывод которого соединен с второй входной шиной, второй диод и вторую выходную шину, отличающийся тем. что. с целью расширения области использования, в него введены второй, третий, четвертый, пятый и шестой транзисторы и третий, четвертый, пятый, шестой, седьмой и восьмой резисторы. при этом первая входная шина соединена с эмиттером второго транзистора и с первым выводом второго диода, второй вывод которого соединен с вторым выводом первого диода, с эмиттером третьего транзистора и с эмиттером первого транзистора, коллектор которого соединен через третий резистор с базой четвертого транзистора, коллектор которого соединен через четвертый резистор с базой пятого транзистора и через пятый резистор с базой первого транзистора и с коллектором второго транзистора, база которого через шестой резистор соединена с коллектором шестого транзистора, база которого через седьмой резистор соединена с второй выходной шиной и с коллектором третьего транзистора, база которого соединена через восьмой рези стор с коллектором шестого транзистора и непосредственно с вторым выводом второго резистора и с коллектором пятого транзисторауэмитгер которого соединен с вторым выводом первого резистора и с второй входной шиной, причем эмиттеры четвертого и шестого транзисторов соединены с общейФиг. Z
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU904888531A SU1762398A1 (ru) | 1990-07-10 | 1990-07-10 | Переключатель |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU904888531A SU1762398A1 (ru) | 1990-07-10 | 1990-07-10 | Переключатель |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1762398A1 true SU1762398A1 (ru) | 1992-09-15 |
Family
ID=21548634
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU904888531A SU1762398A1 (ru) | 1990-07-10 | 1990-07-10 | Переключатель |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1762398A1 (ru) |
-
1990
- 1990-07-10 SU SU904888531A patent/SU1762398A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 864567. кл. Н 03 К 17/60. 1979. Авторское свидетельство СССР Nfc 1471301.кл. Н 03 К 17/60. 1987. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3484624A (en) | One-shot pulse generator circuit for generating a variable pulse width | |
US5124573A (en) | Adjustable clock chopper/expander circuit | |
KR870008444A (ko) | 직렬/병렬 변환기용 레벨 시프팅 회로 | |
US3952213A (en) | Delayed pulse generating circuit | |
SU1762398A1 (ru) | Переключатель | |
US3723761A (en) | Emitter-emitter coupled logic circuit device | |
US5068550A (en) | ECL-TTL signal level converter | |
GB1453038A (en) | Comparator circuitry | |
US3048715A (en) | Bistable multiar | |
US3225217A (en) | Monostable pulse generator with charge storage prevention means | |
US3207920A (en) | Tunnel diode logic circuit | |
US3749945A (en) | Constant current pull-up circuit for a mos memory driver | |
SU1762397A1 (ru) | Переключатель | |
RU1826130C (ru) | Компаратор фаз | |
SU1732450A1 (ru) | Компаратор фаз | |
SU364106A1 (ru) | Интегральный логический элемент для возбуждения длинных линий | |
SU1667225A1 (ru) | Триггер Шмитта | |
US3178585A (en) | Transistorized trigger circuit | |
JPS63253722A (ja) | レベルシフト回路 | |
RU1800583C (ru) | Фазовый дискриминатор | |
EP0082851A4 (en) | VALIDATION CIRCUIT NETWORK FOR LOGIC CIRCUITS. | |
SU1649651A1 (ru) | Электронный переключатель | |
SU1261120A1 (ru) | Формирователь бипол рного кода | |
SU1660168A1 (ru) | Устройство реверсировани тока | |
JPH0414533B2 (ru) |