SU175737A1 - Способ выполнения логических операций на феррит-диодных элементах - Google Patents
Способ выполнения логических операций на феррит-диодных элементахInfo
- Publication number
- SU175737A1 SU175737A1 SU883533A SU883533A SU175737A1 SU 175737 A1 SU175737 A1 SU 175737A1 SU 883533 A SU883533 A SU 883533A SU 883533 A SU883533 A SU 883533A SU 175737 A1 SU175737 A1 SU 175737A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- logical operations
- ferrite
- implementation
- diode elements
- output
- Prior art date
Links
- 238000004804 winding Methods 0.000 description 4
- 229910000529 magnetic ferrite Inorganic materials 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 229910000859 α-Fe Inorganic materials 0.000 description 1
Description
Способы вынолнени логических операций на ферритдиодных элементах, ннтаемых переменным током, известны. Эти способы используют двухтактное управленне, при котором в первую полуволну синусонды осуществл етс запись «1 на феррнтовый сердечник, а втора полуволна синусоиды, поступающа на выходную обмотку, нроизводит снисывание «1. При этом, наличие выходного сигнала будет соответствовать отсутствию предварительной заииси «1. Выполнение логических функций осуществл етс диодной логической схемой . Как правило, это требует зпачптельного количества диодов и снижает общую надежность работы нодобной снстемы элементов.
Предлагаемый способ позвол ет сократить число диодов и сопротивлений схемы и повысить надежность работы. Это достигаетс тем, что сердечиики логического элемента разбивают иа две группы. Кажда группа объедин етс своей выходной обмоткой, а выходными парафазными сигиалами запрещаетс запись «1 во все сердеч}П1ки той или иной группы в зависимости от условий выполнени конкретной логической операции.
Предлагаемый способ иллюстрируетс схемой совпадени , приведеиной на фиг. 1; на фиг. 2 дана логическа схема «ИЛИ и «ЗАПРЕТ.
они унравл ютс пр мымн сигналами двух входных велнчин - А и В. Их выходные обмотки W-2 соединены последовательно и вместе с выходным днодом Ml образуют выход А / В. Сердечник 3 вл етс сердечником второй грунпы, он управл етс ннверсными сигналамн А и В и его выходна обмотка W-2 с диодом Д-2 образуют выход А Д В.
В случае поступленн двух снгналов А и В происходит запрет записи «1 на сердечниках 1 и 2 к первом рабочем такте. В то же врем будет отсутствовать заирет заниси «1 иа сердечнике 3, и управл ющим нанр жением ei
заиишетс «1 с сердечннка 3. Во втором рабочем такте с помощью второй полуволны нсточннка нанр женн (i производитс списывание «1 с сердечннка 5, прн этом диод Д-2 закрываетс н весь ток от положительной полуволны е-2 проходит через выходные обмотки сердечников / и 2 и диод Д что будет соответствовать выполнению логической операцнн совпадени двух сигналов /1 . При любой другой комбинации поступающих сигналов отсутствует запрет записи «1 на одном из сердечников нервой группы и сердечник 3 остаетс в состо нии «О. Выходной ток проходнт через диод До- Подобиый элемент легко преобразуетс в логическую схему
включени пр мых и инверсных входных сигналов .
Таким образом, предлагаемый способ выполнени логических операций позвол ет избежать большого количества диодов на входе каждой чейки.
Предмет изобретени
Способ выполнени логических операций на феррнт-диодных элементах, питаемых переменным током, отличающийс тем, что, с целью сокращени числа диодов и сопротивлений и повышени надежности работы, все сердечники логического элемента разбивают на две группы, каждую из которых объедин ют своей выходной обмоткой, а выходными парафазиыми сигналами занрещают запись «1 во все сердечники той или иной группы в зависимости от условий выполпенн конкретной логической операции.
fuz.
иг 2
Publications (1)
Publication Number | Publication Date |
---|---|
SU175737A1 true SU175737A1 (ru) |
Family
ID=
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU175737A1 (ru) | Способ выполнения логических операций на феррит-диодных элементах | |
US3191163A (en) | Magnetic memory noise reduction system | |
Besse et al. | The Deccan Trapps (India) and Cretaceous-Tertiary boundary events | |
SU281543A1 (ru) | Двухтактный элемент совпадения | |
CN100418160C (zh) | 优先电路 | |
SU149257A1 (ru) | Двухтактный сдвигающий регистр | |
SU196453A1 (ru) | ||
SU145064A1 (ru) | Импульсный магнитный дешифратор | |
SU190416A1 (ru) | П- v 'i! ^ | |
SU257548A1 (ru) | ||
SU185582A1 (ru) | Феррит-диодный универсальный логический элемент на два входа | |
SU653616A1 (ru) | Устройство дл проверки кода на четность | |
SU365044A1 (ru) | Импульсный дешифратор | |
SU748407A1 (ru) | Дешифратор троичного кода 1,0,1 | |
SU144643A1 (ru) | Одноходовой феррит-транзисторный регистр сдвига | |
US3300652A (en) | Logical circuits | |
SU255652A1 (ru) | УСТРОЙСТВО дл СРАВНЕНИЯ ДВОИЧНЫХ ЧИСЕЛ | |
SU1487104A2 (ru) | Электромагнит постоянного тока с форсированным возбуждением | |
SU265563A1 (ru) | Адаптивный элемент | |
SU1019440A1 (ru) | Устройство дл подсчета числа нулей в двоичном коде | |
SU169895A1 (ru) | Кольцевой формирователь кодов с логической обратной связью | |
US3292002A (en) | Logical circuits | |
SU441564A1 (ru) | Сумматор по модулю три | |
SU450347A1 (ru) | Дешифратор параллельного кода | |
SU124202A1 (ru) | Способ записи и считывани информации в накопителе на ферритовых парах |